用FPGA設計數字系統,2007年上海FPGA研修班王巍老師講義
標簽: FPGA 數字系統
上傳時間: 2013-08-16
上傳用戶:duoshen1989
FPGA可促進嵌入式系統設計改善即時應用性能,臺灣人寫的,關于FPGA應用的技術文章
標簽: FPGA 嵌入式 系統 性能
上傳時間: 2013-08-20
上傳用戶:liuwei6419
用fpga實現dsp 的fft算法 其中有幾個文檔文件和用vhdl寫的1024點的fft代碼
標簽: fft fpga 1024 vhdl
上傳時間: 2013-08-22
上傳用戶:ukuk
DSP的使用正呈爆炸式發展。OFDM、GPS相關器、FFT、FIR濾波器或H.264之類計算密集型算法在從移動電話到汽車的各種應用中都很常見。設計人員實現DSP有三種選擇:他們可以使用DSP處理器、FPGA或掩膜ASIC。ASIC具有最高的吞吐量、最低的功耗和最低的成本,但其極大的NRE和較長研制周期使其對許多設計而言并不適用。定制ASIC的研制周期可達一年之久,比最終產品的使用壽命都長。FPGA已占居較大的市場份額,因為其能提供比DSP處理器更好的吞吐量,而且沒有ASIC的極大NRE和較長研制周期。 因此,常常將基于ARM的MCU和FPGA結合使用來實現這些設計,其中FPGA實現設計的DSP部分。然而,FPGA也有其自身的不足--最突出的是功耗很高(靜態功耗接近2W),且性能比ASIC慢。FPGA時鐘用于邏輯執行時通常限制為50MHz,而ASIC可以400MHz或更高頻率執行邏輯。其他缺點還包括在IP載入基于SRAM的FPGA時安全性還不夠理想,成本也較高。盡管FPGA成本已迅速降低,但價格通常在10,000片左右就不再下降,因此仍比較昂貴。 新型可定制Atmel處理器(CAP)MCU具有的門密度、單元成本、性能和功耗接近基于單元的ASIC,而NRE較低且開發時間較快。與基于ARM的非可定制標準產品MCU一樣,不需要單獨的ARM許可。 可定制MCU利用新型金屬可編程單元結構(MPCF)ASIC技術,其門密度介于170K門/mm2與210K門/mm2之間,與基于單元的ASIC相當。例如,實現D觸發器(DFF)的MPCF單元與標準的單元DFF都使用130nm的工藝,所用面積差不多相同。
標簽: ARM MCU DSP 處理器
上傳時間: 2013-10-29
上傳用戶:xymbian
采用基于TI公司高性能Davinci系列TMS320DM6437處理器的SEED-DEC6437 EVM板作為主要硬件平臺,在DSP開發環境CCS3.3中采用C語言和匯編語言混合編程實現運動估計算法的DSP移植,并加入人機接口,使用DSP/BIOS調度多個任務,從而實現了從軟件平臺到硬件平臺的移植,成功搭建了一個基于運動估計算法的DSP應用系統。研究結果表明,使用DSP平臺可以使得運動估計算法的實時性更好。
標簽: DSP 264 運動估計 算法研究
上傳時間: 2014-11-18
上傳用戶:萍水相逢
針對傳統的Max-Log-Map譯碼算法時效性差、存儲空間開銷大的特點,本文對傳統的Max-Log-Map譯碼算法進行了改進。改進的算法對前、后向度量使用了蝶形結構圖,便于DSP實現;將原始幀均分為多個子塊,設計子塊間的并行運算以減小系統延遲;子塊內采取進一步地優化措施,以減小數據存儲量并提高譯碼速率。在DSP C6416平臺上的仿真結果表明了算法的可實現性與可靠性。
標簽: Max-Log-Map DSP 譯碼算法
上傳時間: 2013-11-08
上傳用戶:a296386173
文中基于帶通信號的低通等效原理,采用數字希爾伯特濾波器實現了數字包絡檢波器,并在CCS中實現了軟件調試。其中,通過使用LinkforCCS和DSP的函數庫DSPLIB縮短了程序的開發時間,提高了算法的實現效率。
標簽: DSP 數字 調幅解調器 算法
上傳時間: 2013-10-09
上傳用戶:gaoqinwu
DSP算法大全C語言版本
標簽: DSP C語言 算法 版本
上傳時間: 2013-10-27
上傳用戶:zhyiroy
WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs
標簽: Xilinx FPGA 409 DSP
上傳時間: 2013-11-07
上傳用戶:defghi010
針對實際應用中電子戰設備對雷達信號分選的實時性要求,在分析了序列差直方圖算法和多核DSP任務并行模式的基礎上,設計了基于TMS320C6678的八核DSP雷達信號分選電路,對密集的雷達信號進行分選。實驗結果表明:該電路可對常規雷達信號實現快速分選,并且分選效果良好,系統可靠性高。
標簽: SDIF DSP 多核 雷達信號分選
上傳時間: 2013-10-16
上傳用戶:攏共湖塘
蟲蟲下載站版權所有 京ICP備2021023401號-1