該論文討論如何采用一種串行無逆的Berlekamp-Massey(BM)算法,設(shè)計應(yīng)用于DVB系統(tǒng)中的RS(204,188)信道編碼/解碼電路,并通過FPGA的驗證.RS解碼器的設(shè)計采用無逆BM算法,并利用串行方式來實現(xiàn),不僅避免了求逆運算,而且只需用3個有限域乘法器就可以實現(xiàn),大大的降低了硬件實現(xiàn)的復(fù)雜度,并且因為在硬件實現(xiàn)上,采用了3級流水線(pipe-line)的處理結(jié)構(gòu).RS編碼器的設(shè)計中,利用有限域常數(shù)乘法器的特性對編碼電路進行優(yōu)化.這些技術(shù)的采用大大的提高了RS編/解碼器的效率,節(jié)省了RS編/解碼器所占用資源.
標(biāo)簽:
FPGA
DVB
RS編解碼
上傳時間:
2013-08-05
上傳用戶:BOBOniu
本文通過對當(dāng)前國際上現(xiàn)有的數(shù)字電視標(biāo)準(zhǔn)和數(shù)字電視中間件標(biāo)準(zhǔn)進行比較,根據(jù)我國市場的實際情況,選擇了歐洲數(shù)字電視(DVB)中間件標(biāo)準(zhǔn)DVB-MHP,深入分析了基于MHP的數(shù)字電視中間件模型.Java平臺是基于MHP中間件模型的核心,本文通過深入分析Java平臺的構(gòu)成和Java虛擬機(JVM)的結(jié)構(gòu)和運行原理,并結(jié)合適合嵌入式環(huán)境的KVM的原理及體系結(jié)構(gòu),提出了將KVM以FPGA的硬件方式實現(xiàn)的方案.根據(jù)數(shù)字電視的實際需要對KVM進行適當(dāng)剪裁,以適應(yīng)數(shù)字電視的嵌入式環(huán)境,并設(shè)計了相應(yīng)的功能模塊,最后在設(shè)計基礎(chǔ)上用VHDL加以實現(xiàn),對于核心模塊做了仿真和驗證.此外,本文還綜述了EDA技術(shù)和FPGA器件的發(fā)展概況,并較為詳細的介紹利用EDA技術(shù)進行設(shè)計開發(fā)的一般流程,最后在FPGA上實現(xiàn)JVM.
標(biāo)簽:
FPGA
JVM
數(shù)字電視
環(huán)境
上傳時間:
2013-07-02
上傳用戶:dba1592201