貼出來和大家分享一下,文中借鑒來自互聯網和書籍 硬件平臺:康草EP2C5-V5 FPGA :EP2C5Q208C8N SDRAM:K4S641632k Flash:JS28F640 4位led,輸入0時亮 1位按鍵,有上拉,平時為高電平狀態 軟件平臺:Microsoft Windows xp Professional sp3(深度D版) Quartus II 10.0 SP1 Build: 262 Nios II IDE 10.0 SP1 Build: 262
上傳時間: 2018-10-31
上傳用戶:殘紅一號
#首先安裝Quartus II 9.0 (32-Bit): #用Quartus_II_9.0破解器.exe破解C:\altera\90\quartus\bin下的sys_cpt.dll和quartus.exe文件(運行Quartus_II_9.0破解器.exe后,直接點擊“應用補丁”,如果出現“未找到該文件。 搜索該文件嗎?”,點擊“是”,(如果直接把該破解器Copy到C:\altera\90\quartus\bin下,就不會出現這個對話框,而是直接開始破解!) 然后選中sys_cpt.dll,點擊“打開”。安裝默認的sys_cpt.dll路徑是在C:\altera\90\quartus\bin下)。 #把license.dat里的XXXXXXXXXXXX 用您老的網卡號替換(在Quartus II 9.0的Tools菜單下選擇License Setup,下面就有NIC ID)。 #在Quartus II 9.0的Tools菜單下選擇License Setup,然后選擇License file,最后點擊OK。 #注意:license文件存放的路徑名稱不能包含漢字和空格,空格可以用下劃線代替。 #僅限于學習,不要用于商業目的! 嚴禁貼到網上!!!
上傳時間: 2018-11-10
上傳用戶:990687715
quartus很簡單的蜂鳴器例程,適合初學者使用
上傳時間: 2019-01-01
上傳用戶:zlq9608
可以直接在quartus 上運行 FPGA 電子琴
上傳時間: 2020-12-29
上傳用戶:
《Altera FPGA/CPLD設計(高級篇)(第2版)》結合作者多年工作經驗,深入地討論了altera fpga/cpld的設計和優化技巧。在討論fpga/cpld設計指導原則的基礎上,介紹了altera器件的高級應用;引領讀者學習邏輯鎖定設計工具,詳細討論了時序約束與靜態時序分析方法;結合實例討論如何進行設計優化,介紹了altera的可編程器件的高級設計工具與系統級設計技巧。 本書附帶光盤中收錄了altera quartus ii web版軟件,讀者可以安裝使用,同時還收錄了本書所有實例的完整工程、源代碼和使用說明文件,便于讀者邊學邊練,提高實際應用能力。第1章 可編程邏輯設計指導原則 第2章 Altera器件高級特性與應用第3章 LogicLock設計方法.第4章 時序約束與時序分析 第5章 設計優化第6章 Altera其他高級工具 第7章 FPGA系統級設計技術
上傳時間: 2022-06-13
上傳用戶:
VIP專區-嵌入式/單片機編程源碼精選合集系列(90)資源包含以下內容:1. 我們公司控制電泳設備運行的程序.2. A04_AD模數轉換.3. 常用 ARM 指令集以及匯編語言 描述ARM各種指令尋址方式.4. 一款芯片AT89S51的介紹.5. 步進電機伺服電機控制板簡介.6. 混合式步進電機SPWM微步驅動技術的研究.7. 一款步進電機驅動芯片.8. quartus2編譯環境 最新的cpld開發環境.9. TG19264A接口程序(AVR模擬方式) 連線圖 連線圖: LCM------S8515* *LCM----S8515* *LCM-------S8515* *LCM------S8515.10. IC卡讀卡器程序.是一個非常好的程序.11. 一款不錯的字模軟件,可大大節省工程人員的開發時間!很不錯哦!.12. LCD多級菜單C51程序 LCD多級菜單C51程序.13. C51四相步進電機驅動 C51四相步進電機驅動.14. 可實現任意一位小數分頻,在quartus II中仿真驗證通過,輸入端N為分頻系數的十位數,X為分頻系數的個位數..15. 這是我做的可變程放大器.16. EDA技術應用.用QUARTUES II 實現EDA技術實驗操作,類似于精典的MAX+PLUS.17. 這個是用VC編的關于LDPC碼方面的應用程序,很全的,包括編碼譯碼等方面的仿真.18. oled驅動IC.19. 自適應濾波中128ms回聲消除VC6.0程序.20. 嵌入perl開發。關于perl應用的好書。.21. 本課程設計主要解決用CPLD芯片編程.22. T6963C(LCD芯片)操作程序(c),很好的源程序代碼.23. DSPIC30源程序例子文件,需要的可以.24. 一個C51串口通訊程序,學習串口通訊的經典源碼..25. 可綜合Verilog風格,英文版,50頁.初學必讀..26. <系統時序基礎理論.doc>,9頁 雖然簡短,但從其文其圖及其公式可以看出,是CPLD/FPGA設計的必修課..27. DMX512接收程序.28. 完成ADC對模擬信號進行采樣.29. 當AIN0引腳上模擬采樣電壓高于AIN1上模擬采樣電壓時.30. 實現10000進制(0000~9999)加/減計數.31. T/C2工作在異步模式下.32. AT90S8535內有512B的EEPROM用于存放數據和表格.33. 本人作的全部ICD2。5 資料.34. pic18f4550 作的USB BULK傳輸.35. 以實用電子技術為主,內容涵蓋電子設計與制作,EDA軟件應用,電子工藝,電子元器件等方面,同時它還白日做夢部分設計原文件,譬如原程序,軟件流程圖,電原理圖,等方便大家學習利用.36. 以實用電子技術為主,內容涵蓋電子設計與制作,EDA軟件應用,電子工藝,電子元器件等方面,同時它還白日做夢部分設計原文件,譬如原程序,軟件流程圖,電原理圖,等方便大家學習利用.37. 以實用電子技術為主,內容涵蓋電子設計與制作,EDA軟件應用,電子工藝,電子元器件等方面,同時它還白日做夢部分設計原文件,譬如原程序,軟件流程圖,電原理圖,等方便大家學習利用之三.38. 以實用電子技術為主,內容涵蓋電子設計與制作,EDA軟件應用,電子工藝,電子元器件等方面,同時它還白日做夢部分設計原文件,譬如原程序,軟件流程圖,電原理圖,等方便大家學習利用之四.39. 這是一個點陣電子鐘的資料.40. 非常好用的真有效值轉換芯片.
標簽: 機械設計
上傳時間: 2013-06-30
上傳用戶:eeworm
Quartus II入門例子
標簽: QuartusII
上傳時間: 2013-05-22
上傳用戶:xmsmh
比較全的Quartus II 中文教程 目錄 第一章 可編程邏輯設計流程 第二章 設計輸入 第三章 綜合 第四章 仿真 第五章 布局布線 第六章 ······ ···· 第十五章 文檔和其他資源
上傳時間: 2013-06-14
上傳用戶:lingduhanya
矩陣運算是描述許多工程問題中不可缺少的數學關系,矩陣運算具有執行效率好、速度快、集成度高等優點,并且隨著動態可配置技術的發展,靈活性也有了很大的提高。因此,尋找矩陣運算的高速實現方法是具有很大的現實意義,能夠為高速運算應用提供技術支持。 為了提高研究成果的實用性與商用性,本文主要針對某種體積小、運算速度和性能要求很高的特殊場合設計并實現基于FPGA的矩陣運算功能。通過系統地研究FPGA功能結構、設計原理、DSP接口、IEEE-754標準,深入學習浮點數及矩陣的基礎運算以及硬件編程語言等內容,根據矩陣運算的特點和原理,討論了硬件設計方面重點對具體核心器件結構、特點以及有關FPGA的設計流程和控制器Verilog HDL硬件編程語言代碼方面內容,確定了基于FPGA浮點運算及矩陣運算單元的Verilog HDL設計方法,在Quartus II平臺上對其仿真、記錄運算結果,并對采集到的數據結果進行了深入分析與總結。 本設計通過幾種矩陣算法利用FPGA和MATLAB分別進行了實現測試,驗證了設計結果的正確性,證明了本設計中矩陣運算速率的實用性與高效性,提高了系統資源利用率和系統可靠性,為今后在工程、軍事、通訊等生產生活各個領域應用打下良好基礎。
上傳時間: 2013-07-07
上傳用戶:xuanjie
LED顯示屏是LED點陣模塊或者像素單元組成的平面顯示屏幕。自從誕生以來,以其亮度高、視角廣、壽命長、性價比高的特點,在交通、廣告、新聞發布、體育比賽、電子景觀等領域得到了廣泛應用。 LED顯示屏控制器作為控制LED屏顯示圖像、數據的關鍵,是整個LED視頻顯示系統的核心。本文研究的是對全彩色同步LED屏的控制,控制LED屏同步顯示在上位機顯示系統中某固定位置處的圖像。根據已有的LED顯示屏及其驅動器的特點,提出了一種可行的方案并進行了設計。系統主要分為兩個部分:視頻信號的獲取,視頻信號的處理。 經過分析比較,決定從顯卡的DVI接口獲得視頻源,視頻源經過DVI解碼芯片TFP401A的解碼后,可以獲得圖像的數字信息,這些信息包括紅、綠、藍三基色的數據以及行同步、場同步、使能等控制信號。這些信號將在視頻信號處理模塊中被使用。 信號處理模塊在接收視頻信號源后,對數據進行處理,最后輸出數據給驅動電路。在信號處理模塊中,采用了可編程邏輯器件FPGA來完成。可編程邏輯器件具有高集成度、高速度、高可靠性、在線可編程(ISP)等特點,所以特別適合于本設計。利用FPGA的可編程性,在FPGA內部劃分了各個小模塊,各小模塊中通過少量的信號進行聯系,這樣就將比較大的系統轉化成許多小的系統,使得設計更加簡單,容易驗證。本文分析了驅動電路所需要的數據的特點,全彩色灰度級的實現方式,決定把系統劃分為視頻源截取、RGB格式轉化、位平面分離、讀SRAM地址發生器、寫SRAM地址發生器、讀寫SRAM選擇控制器、灰度實現等模塊。 最后利用示波器和SignalTap II邏輯分析儀等工具,對系統進行了聯合調試。改進了時序、優化了布局布線,使得系統性能得到了良好的改善。 在分析了所需要的資源的基礎上,課題決定采用Altera的Cyclone EP1C12 FPGA設計視頻信號處理模塊,在Quartus II和modelsim平臺下,用Verilog HDL語言開發。
上傳時間: 2013-05-19
上傳用戶:玉簫飛燕