用來測試ESL DSP C COMPILER數學函數庫是否正確的VC程序,測試方法,在VC下隨機產生函數輸入值,并把輸入與輸出值記錄到C:MATH文件中。可以直接用于你所測試的COMPILER。
標簽: COMPILER ESL DSP 測試
上傳時間: 2015-03-22
上傳用戶:徐孺
ELAN eAM eDSP ESL Serial an assembly example that shows how to use the ADC,DAC,MIC macro
標簽: assembly example Serial shows
上傳時間: 2013-12-28
上傳用戶:秦莞爾w
Summit Design公司基于ESL設計產品的最新Visual Elite圖像產品具有Advanced SystemC建模及分析功能。該工具的最新版本包括原始SystemC構造,允許用戶在SystemC內建模并驗證設計。 該工具的HDL版本可幫助門級設計師們學習用Verilog和VHDL設計。最新版本的Visual Elite可幫助硬件設計師們和C/C++編程者迅速使用SystemC語言創建系統。Visual Elite 允許用戶熟悉語言后,使用預建圖形模塊創建系統并自行創建文本模塊。 該工具的瀏覽器
標簽: Visual Elite
上傳時間: 2013-04-24
上傳用戶:東大小布
IC-Ucc28950改進的相移全橋控制設計UcC28950是T公司進一步改進的相移全橋控制C,它比原有標準型UCC2895主要改進為Zvs能力范圍加寬,對二次側同步整流直接控制,提高了輕載空載轉換效率,而且此時可以ON/OFF控制同步整流成為綠色產品。既可以作電流型控制,也可以作電壓型控制。增加了閉環軟啟動及使能功能。低啟動電流,逐個周期式限流過流保護,開關頻率可達1MHz UCC28950基本應用電路如圖1所示,內部等效方框電路如圖2所示。*啟動中的保護邏輯UCC28950啟動前應該首先滿足下列條件:*VDD電壓要超過UvLo閾值,73V*5V基準電壓已經實現*芯片結溫低于140℃。*軟啟動電容上的電壓不低于0.55V。如果滿足上述條件,一個內部使能信號EN將產生出來,開始軟啟動過程。軟啟動期間的占空比,由Ss端電壓定義,且不會低于由Twm設置的占空比,或由逐個周期電流限制電路決定的負載條件電壓基準精確的(±1.5%5V基準電壓,具有短路保護,支持內部電路,并能提供20mA外部輸出電流,其用于設置DCDC變換器參數,放置一個低ESR,ESL瓷介電容(1uF-2.2uF旁路去耦,從此端接到GND,并緊靠端子,以獲得最佳性能。唯一的關斷特性發生在C的VDD進入UVLo狀態。*誤差放大器(EA+EA,COMP)誤差放大器有兩個未提交的輸入端,EA+和EA-。它具有3MHz帶寬具有柔性的閉環反饋環。EA+為同相端,EA-為反向端。COMP為輸出端輸入電壓共模范圍保證在0.5V-3.6V。誤差放大器的輸出在內部接到pWM比較器的同相輸入端,誤差放大器的輸出范圍為0.25V4.25V,遠超出PwM比較器輸入上斜信號范圍,其從0.8v-2.8V。軟啟動信號作為附加的放大器的同相輸入,當誤差放大器的兩個同相輸入為低,是支配性的輸入,而且設置的占空比是誤差放大器輸出信號與內部斜波相比較后放在PWM比較器的輸入處。
標簽: ucc2895
上傳時間: 2022-03-31
上傳用戶:
標簽: 機械原理 機械設計
上傳時間: 2013-04-15
上傳用戶:eeworm
蟲蟲下載站版權所有 京ICP備2021023401號-1