亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA的數(shù)據(jù)采集系統(tǒng)

  • 基于FPGA的逆變器控制芯片研究

    逆變控制器的發(fā)展經(jīng)歷從分立元件的模擬電路到以專用微處理芯片(DSP/MCU)為核心的電路系統(tǒng),并從數(shù)模混合電路過渡到純數(shù)字控制的歷程。但是,通用微處理芯片是為一般目的而設計,存在一定局限。為此,近幾年來逆變器專用控制芯片(ASIC)實現(xiàn)技術(shù)的研究越來越受到關注,已成為逆變控制器發(fā)展的新方向之一。本文利用一個成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專用控制芯片ASIC的實現(xiàn)技術(shù),依次對專用芯片的系統(tǒng)功能劃分,硬件算法,全系統(tǒng)的硬件設計及優(yōu)化,流水線操作和并行化,芯片運行穩(wěn)定性等問題進行了初步研究。首先引述了單相電壓型PWM逆變器連續(xù)時間和離散時間的數(shù)學模型,以及基于極點配置的單相電壓型PWM逆變器電流內(nèi)環(huán)電壓外環(huán)雙閉環(huán)控制系統(tǒng)的設計過程,同時給出了仿真結(jié)果,仿真表明此系統(tǒng)具有很好的動、靜態(tài)性能,并且具有自動限流功能,提高了系統(tǒng)的可靠性。緊接著分析了FPGA器件的特征和結(jié)構(gòu)。在給出本芯片應用目標的基礎上,制定了FPGA目標器件的選擇原則和芯片的技術(shù)規(guī)格,完成了器件選型及相關的開發(fā)環(huán)境和工具的選取。然后系統(tǒng)闡述了復雜FPGA設計的設計方法學,詳細介紹了基于FPGA的ASIC設計流程,概要介紹了僅使用QuartusII的開發(fā)流程,以及Modelsim、SynplifyPro、QuartusII結(jié)合使用的開發(fā)流程。在此基礎上,進行了芯片系統(tǒng)功能劃分,針對:DDS標準正弦波發(fā)生器,電壓電流雙環(huán)控制算法單元,硬件PI算法單元,SPWM產(chǎn)生器,三角波發(fā)生器,死區(qū)控制器,數(shù)據(jù)流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設計。分析了全數(shù)字鎖相環(huán)的結(jié)構(gòu)和模型,以此為基礎,設計了一種應用于逆變器的,用比例積分方法替代傳統(tǒng)鎖相系統(tǒng)中的環(huán)路濾波,用相位累加器實現(xiàn)數(shù)控振蕩器(DCO)功能的高精度二階全數(shù)字鎖相環(huán)(DPLL)。分析了“流水線操作”等設計優(yōu)化問題,并針對逆變器控制系統(tǒng)中,控制系統(tǒng)算法呈多層結(jié)構(gòu),且層與層之間還有數(shù)據(jù)流聯(lián)系,其執(zhí)行順序和數(shù)據(jù)流的走向較為復雜,不利于直接采用流水線技術(shù)進行設計的特點,提出一種全新的“分層多級流水線”設計技術(shù),有效地解決了復雜控制系統(tǒng)的流水線優(yōu)化設計問題。本文最后對芯片運行穩(wěn)定性等問題進行了初步研究。指出了設計中的“競爭冒險”和飽受困擾之苦的“亞穩(wěn)態(tài)”問題,分析了產(chǎn)生機理,并給出了常用的解決措施。

    標簽: FPGA 逆變器 控制芯片

    上傳時間: 2013-05-28

    上傳用戶:ice_qi

  • 基于DSP和FPGA的四關節(jié)實驗室機器人控制器的研制

    在機器人學的研究領域中,如何有效地提高機器人控制系統(tǒng)的控制性能始終是研究學者十分關注的一個重要內(nèi)容。在分析了工業(yè)機器人的發(fā)展歷程和機器人控制系統(tǒng)的研究現(xiàn)狀后,本論文的主要目標是針對四關節(jié)實驗室機器人特有的機械結(jié)構(gòu)和數(shù)學模型,建立一個新型全數(shù)字的基于DSP和FPGA的機器人位置伺服控制系統(tǒng)的軟、硬件平臺,實現(xiàn)對四關節(jié)實驗室機器人的精確控制。 本論文從實際情況出發(fā),首先分析了所研究的四關節(jié)實驗室機器人的本體結(jié)構(gòu),并對其抽象簡化得到了它的運動學數(shù)學模型。在明確了實現(xiàn)機器人精確位置伺服控制的控制原理后,我們對機器人控制系統(tǒng)的諸多可行性方案進行了充分論證,并最終決定采用了三級CPU控制的控制體系結(jié)構(gòu):第一級CPU為上位計算機,它實現(xiàn)對機器人的系統(tǒng)管理、協(xié)調(diào)控制以及完成機器人實時軌跡規(guī)劃等控制算法的運算;第二級CPU為高性能的DSP處理器,它輔之以具有高速并行處理能力的FPGA芯片,實現(xiàn)了對機器人多個關節(jié)的高速并行驅(qū)動;第三級CPU為交流伺服驅(qū)動處理器,它實現(xiàn)了機器人關節(jié)伺服電機的精確三閉環(huán)誤差驅(qū)動控制,以及電機的故障診斷和自動保護等功能。此外,我們采用比普通UART速度快得多的USB來實現(xiàn)上位計算機.與下位控制器之間的數(shù)據(jù)通信,這樣既保證了兩者之間連接方便,又有效的提高了控制系統(tǒng)的通信速度和可靠性。 機器人系統(tǒng)的軟件設計包括兩個部分:一是采用VC++實現(xiàn)的上位監(jiān)控軟件系統(tǒng),它主要負責機器人實時軌跡規(guī)劃等控制算法的運算,同時完成用戶與機器人系統(tǒng)之間的信息交互;二是采用C語言實現(xiàn)的下位DSP控制程序,它主要負責接收上位監(jiān)控系統(tǒng)或者下位控制箱發(fā)送的控制信號,實現(xiàn)對機器人的實時驅(qū)動,同時還能夠?qū)崟r的向上位監(jiān)控系統(tǒng)或者下位控制箱反饋機器人的當前狀態(tài)信息。 研究開發(fā)出來的四關節(jié)實驗室機器人控制器具有控制實時性好、定位精度高、運行穩(wěn)定可靠的特點,它允許用戶通過上位控制計算機實現(xiàn)對機器人的各種設定作業(yè)的控制,也可以讓用戶通過機器人控制箱現(xiàn)場對機器人進行回零、示教等各項操作。

    標簽: FPGA DSP 實驗室 機器人控制器

    上傳時間: 2013-06-11

    上傳用戶:edisonfather

  • 基于FPGA的MPEG4協(xié)同處理器研究

    網(wǎng)絡帶寬依然在不斷增長(尤其是在本地網(wǎng)),最后一公里的高速接入日益普及;另一方面的情況是大容量的磁盤、FLASH移動存儲盤和激光盤的容量不斷增大,使得傳送和儲存數(shù)據(jù)的成本不斷地下降。不僅使人發(fā)問:我們孜孜不倦的搞視頻壓縮高級算法還有多少意義?我們可以看到,算法的復雜性日益增加,但性能的提高卻接近邊緣。 是什么還在要求更高的壓縮速率?還有被我們遺忘的地方嗎?還有什么應用讓我們繼續(xù)追求更精妙的壓縮算法? 在作者看來,這個應用領域就是移動視頻服務。無線頻譜這種稀缺資源的有限性決定了我們必須繼續(xù)對視頻壓縮技術(shù)進行研究。即使伴隨UMTS/IMT2000的到來,移動終端可以獲得的數(shù)據(jù)速率也限制在144Kbit/s,在微蜂窩的時候最高能達到的速率上限也在2Mbit/s。144Kbit/s的速率對于較高質(zhì)量的視頻傳輸來講,仍然是有限的。因此,可以預見,移動終端的空中接口這個瓶頸使得我們必須繼續(xù)進行視頻壓縮。 另一方面,移動終端領域開發(fā)視頻壓縮算法,在其低功耗和實時性要求下,也是異常困難的。為了減少計算的復雜性和運動估計的功耗,業(yè)界提出了許多快速算法,例如2-D的對數(shù)搜索,三步搜索,聯(lián)合搜索。盡管這些方法減少了功耗,其結(jié)果是視頻壓縮性能的降低,因為這些算法的本質(zhì)是減少了運動搜索的空間。為了實現(xiàn)運動搜索的低功耗,在電路領域又提出了搜索窗口和時鐘管理的措施。但這些方法都是在犧牲視頻壓縮比性能的基礎進行的折中,并沒有強調(diào)算法映射結(jié)構(gòu)上做出處理。 本論文提出了一種新的解決MPEG-4運動估計運算的低功耗實時處理器架構(gòu)。其基礎是采用了心肌陣列并行處理技術(shù)和低功耗控制電路。運動估計的繁復運算通過心肌陣列分布式運算得到有效處理。從理論上看,心肌陣列有其簡單易理解性,然后,由于FPGA的互聯(lián)網(wǎng)絡有限性,設計這樣一個陣列仍有許多值得注意的問題。論文提出使用保守近似處理在全局運動估計中減少功耗,其本質(zhì)是消除不必要的冗余運算。宏塊的最小誤差匹配是一個典型的串行操作過程。論文新提出的方法是在進行絕對匹配前使用保守計算,如果保守誤差值與最小誤差差別過大,則不進行絕對誤差計算。 總的說來,論文實現(xiàn)了兩個目標:通過心肌陣列實現(xiàn)了實時的運動估計編碼,通過在算法層次引入控制電路,降低運動估計電路的功耗。

    標簽: MPEG4 FPGA 處理器

    上傳時間: 2013-06-23

    上傳用戶:lacsx

  • 基于FPGA的數(shù)字化通用PWM控制器設計

    如今電力電子電路的控制旨在實現(xiàn)高頻開關的計算機控制,并向著更高頻率、更低損耗和全數(shù)字化的方向發(fā)展。現(xiàn)場可編程門陣列器件(FieldProgrammableGateArrays)是近年來嶄露頭角的一類新型集成電路,它具有簡潔、經(jīng)濟、高速度、低功耗等優(yōu)勢,又具有全集成化、適用性強,便于開發(fā)和維護(升級)等顯著優(yōu)點。與單片機和DSP相比,F(xiàn)PGA的頻率更高、速度更快,這些特點順應了電力電子電路的日趨高頻化和復雜化發(fā)展的需要。因此,在越來越多的領域中FPGA得到了日益廣泛的發(fā)展和應用。  本文提出了一種采用現(xiàn)場可編程門陣列(FPGA)器件實現(xiàn)數(shù)字化通用PWM控制器的方案。該控制器能產(chǎn)生多路PWM脈沖,具有開關頻率可調(diào)、各路脈沖間的相位可調(diào)、接口簡單、響應速度快、易修改、可現(xiàn)場編程等特點,可應用于PWM的全數(shù)字化控制。文中對方案的實現(xiàn)進行了比較詳細的論述,包括A/D采樣控制、PI算法的實現(xiàn)、PWM波形的產(chǎn)生、各模塊的工作原理等。  本文還提出一種新型ZCT-PWMBoost變換器,詳細的分析了該變換器的工作過程,并采用基于FPGA的數(shù)字化通用PWM控制器對這種軟開關Boost變換器進行控制,給出了比較完滿的實驗結(jié)果。實驗結(jié)果驗證了該控制器以及該ZCTBoost變換器的可行性和有效性,

    標簽: FPGA PWM 數(shù)字化 制器設計

    上傳時間: 2013-06-22

    上傳用戶:yph853211

  • 基于ARM和FPGA的嵌入式開發(fā)平臺設計與實現(xiàn)

    隨著計算機技術(shù)、網(wǎng)絡技術(shù)和微電子技術(shù)的深入發(fā)展,嵌入式系統(tǒng)在各個領域中得到廣泛應用。以ARM和以FPGA為核心的嵌入式系統(tǒng)是當前嵌入式研究的熱點,而相關研究的開展需要功能強大的開發(fā)平臺支持,因此基于ARM和FPGA的開發(fā)平臺設計研究具有重要意義。 本文分別設計了一款基于PXA270的ARM開發(fā)平臺和一款基于Virtex5的FPGA開發(fā)平臺,主要針對電源管理、接口設計、板級時序等關鍵技術(shù)進行了研究。在此基礎上利用PADS Logic設計工具完成了系統(tǒng)原理圖設計,并借助Hyperlynx SI仿真工具,對PCB的板級設計問題進行了分析,實現(xiàn)了平臺PCB的可靠設計。最后對平臺各模塊進行了調(diào)試,通過在平臺上運行操作系統(tǒng)并加載可執(zhí)行程序的方法驗證了平臺整體功能。 本文的特色體現(xiàn)在以下三個方面: (1)結(jié)合PXA270處理器內(nèi)部的電源管理單元和MAX1586A集成電源管理芯片,實現(xiàn)了PXA270開發(fā)平臺的動態(tài)電源管理,有效降低了平臺功耗; (2)平臺實現(xiàn)了FF/BT/STUART、USB Host/Client、SD/MMC、AC'97、LCD和擴展VGA、PCMCIA/CF等多種接口,具有良好的開發(fā)靈活性和通用性; (3)對開發(fā)平臺PCB板級走線中可能出現(xiàn)的反射、串擾、時序沖突等問題進行評估,給出了布線約束方案,使系統(tǒng)可靠性得到有效提高。

    標簽: FPGA ARM 嵌入式開發(fā) 平臺設計

    上傳時間: 2013-07-06

    上傳用戶:gps6888

  • 基于ARM和μCOS-Ⅱ的嵌入式數(shù)據(jù)采集系統(tǒng)的研究

    隨著計算機技術(shù)的迅猛發(fā)展與后PC時代的到來,嵌入式系統(tǒng)已成為計算機領域的一個重要組成部分,并成為近年來新興的研究熱點。現(xiàn)今的嵌入式應用對嵌入式設備的性能提出了更高的要求,8/16位單片機所能提供的系統(tǒng)性能已經(jīng)顯出不足。ARM7TDMI是一種高效,低功耗的RISC處理器。而S3C44BOX就是以該內(nèi)核為核心的一款芯片,它集成了許多外圍設備,非常適合做嵌入式產(chǎn)品。 論文主要研究基于ARM處理器和μC/OS- II操作系統(tǒng)的嵌入式數(shù)據(jù)采集系統(tǒng)設計,主要內(nèi)容包括以下幾方面: (1)介紹了ARM7 S3C44BOX體系結(jié)構(gòu)和BootLoader的概念,并在參考開源BootLoader的基礎上進行了BootLoader的設計與實現(xiàn); (2)深入研究了μC/OS-II的概念、特點,分析了μC/OS-II在ARM處理器上移植所需的條件,并經(jīng)過剪裁后成功移植到ARM處理器上: (3)介紹了AD、多串口擴展、LCD和鍵盤4個模塊的硬件工作原理,著重開發(fā)了這4個模塊的驅(qū)動程序,并通過實驗驗證了多串口擴展、LCD和鍵盤這3個模塊的工作穩(wěn)定性; (4)在ARM S3C44BOX和μC/OS-II操作系統(tǒng)基礎上,設計了多任務來實現(xiàn)4通道的數(shù)據(jù)采集。經(jīng)過對采集數(shù)據(jù)的分析和系統(tǒng)的運行,可以驗證本數(shù)據(jù)采集系統(tǒng)運行的高效性和穩(wěn)定性。

    標簽: ARM COS 嵌入式 數(shù)據(jù)采集系統(tǒng)

    上傳時間: 2013-06-05

    上傳用戶:sk5201314

  • 基于FPGA 的QPSK 調(diào)制解調(diào)電路設計與實現(xiàn)Design and Realization of QPSK Modulation andDemodulation Circuit Based on F

    數(shù)字調(diào)制解調(diào)技術(shù)在數(shù)字通信中占有非常重要的地位,數(shù)字通信技術(shù)與FPGA的結(jié)合是現(xiàn)代通信系統(tǒng)發(fā)展的一個必然趨勢。文中介紹了QPSK調(diào)制解調(diào)的原理,并基于FPGA實現(xiàn)了QPSK調(diào)制解調(diào)電路。

    標簽: QPSK andDemodulation Realization Modulation

    上傳時間: 2013-07-03

    上傳用戶:1142895891

  • 基于Modbus 協(xié)議的智能數(shù)據(jù)采集顯示模塊

    為實現(xiàn)實時數(shù)據(jù)的遠程采集與顯示,設計了基于Modbus 協(xié)議和RS-485 總線為基礎的智能數(shù)據(jù)采集模塊,能夠采集PT100 信號或4~20mA 的工業(yè)標準信號。其硬件系統(tǒng)主要由單片機、A/D 轉(zhuǎn)換、

    標簽: Modbus 協(xié)議 數(shù)據(jù)采集 顯示模塊

    上傳時間: 2013-06-12

    上傳用戶:wqxstar

  • ARMFPGA嵌入式系統(tǒng)設計及在測量儀器上的應用.pdf

    目前在各行各業(yè)中應用種類繁多的測量儀器隨著儀器性能指標要求的逐漸提升以及功能的不斷拓展,對儀器控制系統(tǒng)的實時性和集成化程度等性能的要求也越來越高。目前發(fā)展的趨勢是開放式、集成度向芯片級靠攏的高實時性儀器。針對目前傳統(tǒng)的系統(tǒng)設計存在著功能簡單、速度慢、實時性差、對數(shù)據(jù)的再加工處理能力極為有限等問題,本文根據(jù)課題需要提出了一種基于ARM+FPGA架構(gòu)的高速實時數(shù)據(jù)采集嵌入式系統(tǒng)方案,應用在小功率半導體測量儀器上。方案采用三星S3C2410的ARM處理器進行管理控制,處理數(shù)據(jù),界面顯示;Altera公司的Cyclone系列的1C12 FPGA器件用來進行高速數(shù)據(jù)采集,提高了系統(tǒng)的實時性和集成化程度。 本文首先給出了ARM+FPGA架構(gòu)的總體設計。硬件方面,簡要討論了ARM處理器的特點和優(yōu)勢,F(xiàn)PGA在高速采集和并行性上的優(yōu)勢,給出了硬件的總體結(jié)構(gòu)和主要部件及相關接口。軟件方面,研究了基于嵌入式Linux的嵌入式系統(tǒng)的構(gòu)建和BootLoader的啟動以及內(nèi)核和根文件系統(tǒng)的結(jié)構(gòu),構(gòu)建了嵌入式Linux系統(tǒng)包括建立交叉開發(fā)環(huán)境,修改移植BootLoader和裁減移植Linux內(nèi)核,并且根據(jù)課題實際需要精簡建立了根文件系統(tǒng)。 為了滿足測量儀器的實時性,設計了ARM與FPGA的高速數(shù)據(jù)采集接口。進行了FPGA內(nèi)部與ARM接口相關部分的硬件電路設計;通過分析ARM與FPGA內(nèi)部時序的差異,針對ARM與FPGA內(nèi)部FIFO時序不匹配的問題,解決了測量儀器中高速數(shù)據(jù)采集與處理速度不匹配的問題。接著,通過研究Linux設備驅(qū)動基本原理和驅(qū)動程序的開發(fā)過程,設計了Linux下的FPGA數(shù)據(jù)采集接口驅(qū)動程序,并且實現(xiàn)了中斷傳輸。使得FPGA芯片通過高效可靠的驅(qū)動程序可以很好的與ARM進行通訊。 最后為了方便用戶操作,進行了人機交互系統(tǒng)的設計。為了降低成本和提高實用性利用FPGA芯片剩余的資源實現(xiàn)了對PS/2鍵盤鼠標接口的控制,應用到系統(tǒng)中,大大提高了人機交互能力;通過比較分析目前比較流行的幾種嵌入式GUI圖形設計工具的優(yōu)缺點,結(jié)合課題的實際情況選擇了MiniGUI作為課題圖形界面的開發(fā)。根據(jù)具體要求設計了適合測量儀器方面上使用的人機交互界面,并且移植到了ARM平臺上,給測量儀器的使用提供了更好的交互操作。 本課題完成了嵌入式Linux開發(fā)環(huán)境的建立,針對課題實際硬件電路設計修改移植了bootloader,裁減移植了內(nèi)核以及根文件系統(tǒng)的建立;設計了FPGA內(nèi)部硬件電路,解決了接口中ARM與FPGA時序不匹配的問題,實現(xiàn)了ARM與FPGA之間的高速數(shù)據(jù)采集;設計了高速采集接口在嵌入式Linux下的驅(qū)動程序以及中斷傳輸和應用程序;合理設計了適合測量儀器使用的人機交互界面,并巧妙設計了PS/2鍵盤鼠標接口,進一步提高了交互操作。

    標簽: ARMFPGA 嵌入式系統(tǒng)設計 測量儀器

    上傳時間: 2013-06-21

    上傳用戶:01010101

  • 基于ARMLinux的嵌入式數(shù)據(jù)采集與遠傳系統(tǒng)

    隨著通信技術(shù)的發(fā)展,無線通信技術(shù)在工業(yè)領域的應用日益增多。以前,工業(yè)中大多采用有線或人工的方式進行數(shù)據(jù)采集與傳輸,雖然簡單實用,卻耗費了大量人力、物力資源,且很大程度上限制了應用場所的拓展。因此,選取一種相對經(jīng)濟、穩(wěn)定而又高效的無線傳輸方式就變得緊迫和必要。 隨著GPRS網(wǎng)絡技術(shù)的逐漸成熟,GPRS無線網(wǎng)絡逐漸顯露出其在遠距離通信應用中的優(yōu)勢。于此同時,嵌入式軟硬件技術(shù)的飛速發(fā)展也使得嵌入式產(chǎn)品進入千家萬戶。因此,采用基于嵌入式系統(tǒng)和GPRS網(wǎng)絡進行無線通信漸漸成為當今應用的熱點之一。 本系統(tǒng)采用高性能嵌入式微處理器S3C2410和GPRS無線通訊模塊MC39i構(gòu)建硬件平臺,以嵌入式Linux操作系統(tǒng)和TCP/IP協(xié)議建立軟件平臺,完成基于ARM-Linux的嵌入式數(shù)據(jù)采集與遠傳系統(tǒng)設計。 本文首先對嵌入式系統(tǒng)的概況進行了綜述,接著對嵌入式處理器、嵌入式操作系統(tǒng)和GPRS無線網(wǎng)絡技術(shù)進行了概要介紹,然后提出了基于ARM-Linux的嵌入式數(shù)據(jù)采集與遠傳系統(tǒng)的設計方案,并從硬件設計和軟件實現(xiàn)兩方面具體闡述了該系統(tǒng)的開發(fā)實現(xiàn)過程,包括搭建以S3C2410和MC39i為核心的硬件平臺以及在該硬件平臺上建立基于嵌入式Linux操作系統(tǒng)的軟件平臺,并最終實現(xiàn)了數(shù)據(jù)采集與遠傳功能。 此系統(tǒng)由于采用了高性能的ARM處理器和嵌入式Linux系統(tǒng),因此在多任務并行處理和進程實時處理等方面具有一定的優(yōu)勢。該系統(tǒng)可以廣泛應用于燃氣、油田和電力等部門,具有較好的發(fā)展前景。

    標簽: ARMLinux 嵌入式 數(shù)據(jù)采集

    上傳時間: 2013-07-08

    上傳用戶:lhc9102

主站蜘蛛池模板: 佛坪县| 邹平县| 郧西县| 伊春市| 文成县| 商河县| 瓮安县| 乐东| 大理市| 武威市| 扎兰屯市| 连江县| 舟山市| 宕昌县| 德兴市| 家居| 福清市| 沙湾县| 邢台县| 巴东县| 双柏县| 馆陶县| 平阳县| 正阳县| 广汉市| 内江市| 晋宁县| 正安县| 娄底市| 永修县| 墨脱县| 松溪县| 新津县| 长泰县| 屏山县| 湛江市| 博乐市| 屯昌县| 尼玛县| 荣成市| 宣威市|