針對石油測井儀器須將地下傳感器發(fā)送的不同數(shù)量級信號進(jìn)行識別并恢復(fù)原始數(shù)值,從而方便地面分析地下情況,本文介紹了一種基于FPGA和DSP的石油測井控制系統(tǒng)的軟硬件設(shè)計(jì)與實(shí)現(xiàn)的新方法,采用FPGA芯片EP1C6T144C8進(jìn)行主要時(shí)序控制,DSP做算法運(yùn)算,不依靠GPIO而用數(shù)據(jù)總線來控制放大模式位。調(diào)試以及現(xiàn)場試驗(yàn)結(jié)果表明,該系統(tǒng)能夠準(zhǔn)確的實(shí)現(xiàn)對整支測井儀器的控制,并且恢復(fù)原始數(shù)據(jù)。
標(biāo)簽: FPGA 石油 測井 控制系統(tǒng)
上傳時(shí)間: 2014-08-11
上傳用戶:鳳臨西北
根據(jù)無人機(jī)系統(tǒng)的控制特點(diǎn),提出了一種基于FPGA的無人機(jī)控制器設(shè)計(jì)方案,并完成了該方案的軟硬件設(shè)計(jì)。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到FPGA內(nèi)部,簡化了控制器硬件結(jié)構(gòu)。實(shí)際應(yīng)用表明,該無人機(jī)控制器具有指令群延時(shí)低、功能可擴(kuò)展性強(qiáng)等優(yōu)點(diǎn),能夠滿足使用要求。
標(biāo)簽: FPGA 無人機(jī) 制器設(shè)計(jì)
上傳時(shí)間: 2013-11-24
上傳用戶:南國時(shí)代
高性能的數(shù)據(jù)壓縮可以有效的減少數(shù)據(jù)對存儲空間和通信帶寬的要求,降低通信成本。為解決圖像數(shù)據(jù)的高壓縮性能問題,本文提出了基于JPEG2000標(biāo)準(zhǔn)的數(shù)據(jù)壓縮系統(tǒng)的FPGA實(shí)現(xiàn)方案。相對于軟件算法實(shí)現(xiàn)和其他硬件方法,采用FPGA硬件實(shí)現(xiàn)可降低系統(tǒng)復(fù)雜度提高性能。最終設(shè)計(jì)的IP核具有資源占用少,性能良好和便于擴(kuò)展等優(yōu)點(diǎn),能夠滿足通信傳輸和照相設(shè)備等應(yīng)用需求。
標(biāo)簽: JPEG 2000 FPGA 數(shù)據(jù)壓縮
上傳時(shí)間: 2013-12-17
上傳用戶:cjl42111
FPGA推薦好書免費(fèi)下載
標(biāo)簽: Warrior Design Guide FPGA
上傳時(shí)間: 2014-12-28
上傳用戶:sdlqbbla
可編程邏輯器件(PLD)是嵌入式工業(yè)設(shè)計(jì)的關(guān)鍵元器件。在工業(yè)設(shè)計(jì)中,PLD已經(jīng)從提供簡單的膠合邏輯發(fā)展到使用FPGA作為協(xié)處理器。該技術(shù)在通信、電機(jī)控制、I/O模塊以及圖像處理等應(yīng)用中支持 I/O 擴(kuò)展,替代基本的微控制器 (MCU) 或者數(shù)字信號處理器 (DSP)。 隨著系統(tǒng)復(fù)雜度的提高,FPGA還能夠集成整個(gè)芯片系統(tǒng)(SoC),與分立的 MCU、DSP、ASSP,以及 ASIC解決方案相比,大幅度降低了成本。不論是用作協(xié)處理器還是SoC,Altera FPGA在您的工業(yè)應(yīng)用中都具有以下優(yōu)點(diǎn): 1. 設(shè)計(jì)集成——使用FPGA作為協(xié)處理器或者SoC,在一個(gè)器件平臺上集成 IP和軟件堆棧,從而降低成本。 2. 可重新編程能力——在一個(gè)公共開發(fā)平臺的一片 FPGA中,使工業(yè)設(shè)計(jì)能夠適應(yīng)協(xié)議、IP以及新硬件功能的發(fā)展變化。 3. 性能調(diào)整——通過FPGA中的嵌入式處理器、定制指令和IP模塊,增強(qiáng)性能,滿足系統(tǒng)要求。 4. 過時(shí)保護(hù)——較長的 FPGA 產(chǎn)品生命周期,通過 FPGA 新系列的器件移植,延長工業(yè)產(chǎn)品的生命周期,保護(hù)硬件不會過時(shí)。 5. 熟悉的工具——使用熟悉的、功能強(qiáng)大的集成工具,簡化設(shè)計(jì)和軟件開發(fā)、IP集成以及調(diào)試。
標(biāo)簽: FPGA 工業(yè)應(yīng)用
上傳用戶:rnsfing
基于FPGA火車狀態(tài)機(jī)的實(shí)現(xiàn)方法,詳細(xì)見資料
標(biāo)簽: FPGA 火車 實(shí)現(xiàn)方法 狀態(tài)
上傳時(shí)間: 2013-10-09
上傳用戶:行者Xin
關(guān)于FPGA視頻處理方面的應(yīng)用,FPGA用于視頻分割
標(biāo)簽: FPGA 視頻圖像 分割技術(shù)
上傳時(shí)間: 2013-12-20
上傳用戶:cazjing
為了使車流在交通路口順暢通過,通常需要統(tǒng)計(jì)一個(gè)交通信號燈周期內(nèi)的車流量,以實(shí)現(xiàn)交通信號燈的自動配時(shí)。文中提出了一種交通路口的車流量檢測算法。通過在道路前方設(shè)置檢測線,進(jìn)而統(tǒng)計(jì)檢測線灰度變化的情況,即可統(tǒng)計(jì)出通過的車流量。并對其進(jìn)行FPGA的硬件仿真。實(shí)驗(yàn)結(jié)果表明,此方法實(shí)現(xiàn)簡單,運(yùn)算處理速度快,能夠得到較滿意的結(jié)果。
標(biāo)簽: FPGA 交通路口 車流量檢測 方法研究
上傳時(shí)間: 2013-10-12
上傳用戶:1406054127
FPGA lcd driver
標(biāo)簽: FPGA lcd 驅(qū)動 片的設(shè)計(jì)
上傳時(shí)間: 2013-11-05
上傳用戶:thinode
賽靈思spartan6系列FPGA片內(nèi)資源設(shè)計(jì)指導(dǎo)
標(biāo)簽: spartan6 FPGA 賽靈思 資源
上傳時(shí)間: 2013-10-28
上傳用戶:hahayou
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1