亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

Free-RAM

  • 基于FPGA的液晶顯示控制系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).rar

    本文對(duì)基于FPGA的液晶顯示控制系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究。設(shè)計(jì)中從LCD技術(shù)參數(shù)著手,通過(guò)對(duì)顯示驅(qū)動(dòng)系統(tǒng)結(jié)構(gòu)與工作原理的研究,設(shè)計(jì)出顯示控制系統(tǒng)的框圖及各功能模塊的VHDL程序,通過(guò)單片機(jī)系統(tǒng)配置FPGA芯片,控制LCD顯示相應(yīng)的漢字和圖形。LCD顯示控制系統(tǒng)由顯示控制電路、顯示驅(qū)動(dòng)電路和相關(guān)外圍輔助電路組成。顯示控制電路從電路中各個(gè)功能模塊所需要的控制時(shí)序信號(hào)出發(fā),通過(guò)對(duì)其工作過(guò)程的研究,設(shè)計(jì)出控制器、RAM控制器等各功能模塊。顯示驅(qū)動(dòng)電路從LCD工作所需要的掃描時(shí)序信號(hào)出發(fā),設(shè)計(jì)出時(shí)序發(fā)生電路等各功能模塊。所有的VHDL程序通過(guò)了MAX+PLUS—II軟件實(shí)現(xiàn)編譯及仿真后,在實(shí)際的硬件中調(diào)試通過(guò)。

    標(biāo)簽: FPGA 液晶顯示 控制系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):asasasas

  • FPGA的測(cè)試

    隨著FPGA(FieldProgrammableGateArray)器件的應(yīng)用越來(lái)越廣泛且重要,F(xiàn)PGA的測(cè)試技術(shù)也得到了廣泛重視和研究。基于FPGA可編程的特性,應(yīng)用獨(dú)立的測(cè)試(工廠測(cè)試)需要設(shè)計(jì)數(shù)個(gè)測(cè)試編程和測(cè)試向量來(lái)完成FPGA的測(cè)試,確保芯片在任何用戶(hù)可能的編程下都可靠工作。 本論文正是針對(duì)上述問(wèn)題,以XilinxXC4000E系列FPGA為主要的研究對(duì)象,在詳細(xì)研究FPGA內(nèi)部結(jié)構(gòu)的基礎(chǔ)上,基于“分治法”的基本思路對(duì)FPGA的測(cè)試?yán)碚摵头椒ㄗ隽颂剿餍匝芯俊?研究完成了對(duì)可編程邏輯模塊(ConfigrableLogicBlock)及其子模塊的測(cè)試。主要基于“分治法”對(duì)CLB及其子模塊進(jìn)位邏輯(CLM)、查找表(LUT)的RAM工作模式等進(jìn)行了測(cè)試劃分,分別實(shí)現(xiàn)了以“一維陣列”為基礎(chǔ)的測(cè)試配置和測(cè)試向量,以較少了測(cè)試編程次數(shù)完成了所有CLB資源的測(cè)試。 研究完成了對(duì)互連資源(ConfigrableInterconnectResource)的測(cè)試。基于普通數(shù)據(jù)總線的測(cè)試方法,針對(duì)互連資源主要由線段和NMOS開(kāi)關(guān)管組成的特點(diǎn)及其自身的故障模型,通過(guò)手工連線實(shí)現(xiàn)測(cè)試配置,僅通過(guò)4次編程就實(shí)現(xiàn)了對(duì)其完全測(cè)試。 在測(cè)試?yán)碚撗芯康幕A(chǔ)上,我們開(kāi)發(fā)了能對(duì)FPGA器件進(jìn)行實(shí)際測(cè)試的測(cè)試平臺(tái)。基于硬件仿真器的測(cè)試平臺(tái)通過(guò)高速光纖連接工作站上的EDA仿真軟件,把軟件語(yǔ)言描述的測(cè)試波形通過(guò)硬件仿真器轉(zhuǎn)化為真實(shí)測(cè)試激勵(lì),測(cè)試響應(yīng)再讀回到仿真軟件進(jìn)行觀察,能夠靈活、快速的完成FPGA器件的配置和測(cè)試。該平臺(tái)在國(guó)內(nèi)首次實(shí)現(xiàn)了軟硬件協(xié)同在線測(cè)試FPGA。在該平臺(tái)支持下,我們成功完成了對(duì)各軍、民用型號(hào)FPGA的測(cè)試任務(wù)。 本研究成果為國(guó)內(nèi)自主研發(fā)FPGA器件提供了有力保障,具有重大科研與實(shí)踐價(jià)值,成功解決了國(guó)外公司在FPGA測(cè)試技術(shù)上的壟斷問(wèn)題,幫助國(guó)產(chǎn)FPGA器件實(shí)現(xiàn)完全國(guó)產(chǎn)化。

    標(biāo)簽: FPGA 測(cè)試

    上傳時(shí)間: 2013-05-17

    上傳用戶(hù):wangyi39

  • 基于DSP/FPGA的多波形數(shù)字脈沖壓縮系統(tǒng)硬件的研究與實(shí)現(xiàn)

    現(xiàn)代雷達(dá)系統(tǒng)廣泛采用脈沖壓縮技術(shù),用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達(dá)通過(guò)發(fā)射寬脈沖,保證足夠的最大作用距離,而接收時(shí),采用相應(yīng)的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過(guò)程。同時(shí),數(shù)字信號(hào)處理技術(shù)的迅猛發(fā)展和廣泛應(yīng)用,為雷達(dá)脈沖壓縮處理的數(shù)字化實(shí)現(xiàn)提供了可能。 本文主要研究雷達(dá)多波形頻域數(shù)字脈沖壓縮系統(tǒng)的硬件系統(tǒng)實(shí)現(xiàn)。在匹配濾波理論的指導(dǎo)下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形頻域數(shù)字脈沖壓縮系統(tǒng)。該系統(tǒng)可處理時(shí)寬在42μs以?xún)?nèi)、帶寬在5MHz以下的線性調(diào)頻信號(hào)(LFM),非線性調(diào)頻信號(hào)(NLFM)和Taylor四相碼信號(hào),且技術(shù)指標(biāo)完全滿足實(shí)用系統(tǒng)的設(shè)計(jì)要求。 本文完成的主要工作和創(chuàng)新之處有:(1)基于雙通道模數(shù)轉(zhuǎn)換器AD10242設(shè)計(jì)高精度數(shù)據(jù)采集電路,為整個(gè)脈壓系統(tǒng)的工作提供必要的條件。完成了前端模擬信號(hào)輸入電路的優(yōu)化和差分輸入時(shí)鐘的產(chǎn)生,以實(shí)現(xiàn)高精度采樣。 (2)根據(jù)協(xié)議和脈壓系統(tǒng)的工作要求,以基于FPGAEP1K100QC208完成系統(tǒng)控制,使整個(gè)脈壓系統(tǒng)正確穩(wěn)定地工作。同時(shí)以該FPGA生成雙口RAM,實(shí)現(xiàn)數(shù)據(jù)暫存,以匹配采樣速率和脈壓系統(tǒng)頻率。 (3)設(shè)計(jì)基于4片高性能ADSP21160M的緊耦合并行處理系統(tǒng),以完成多波形頻域數(shù)字脈沖壓縮的全部運(yùn)算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進(jìn)行數(shù)據(jù)通信。各DSP還使用一個(gè)鏈路口連接到接口板DSP,將脈壓結(jié)果送出。 (4)以一片ADSP21160M和一片EP1K100QC208為核心,設(shè)計(jì)輸出板電路,完成數(shù)據(jù)對(duì)齊、求模和數(shù)據(jù)向下一級(jí)的輸出,并產(chǎn)生模擬輸出。 (5)調(diào)試并改進(jìn)處理板和輸出板。

    標(biāo)簽: FPGA DSP 多波形 壓縮系統(tǒng)

    上傳時(shí)間: 2013-06-11

    上傳用戶(hù):qq277541717

  • 面向特種LCD圖像處理方法與FPGA實(shí)現(xiàn)研究

    本文研究特種LCD的圖像處理方法和FPGA實(shí)現(xiàn)方案,并研制出基于FPGA的若干實(shí)際應(yīng)用系統(tǒng),有效地解決目前存在的問(wèn)題。本文主要研究?jī)?nèi)容為:  (1)給出一種基于彩色空間變換的色彩調(diào)整方法,在YCrCb空間內(nèi)實(shí)現(xiàn)亮度和色度分離,避免了RGB空間兩者同時(shí)變化造成偏色和失真的現(xiàn)象,并在FPGA內(nèi)采用流水線結(jié)構(gòu)改進(jìn)3階矩陣運(yùn)算的邏輯結(jié)構(gòu),節(jié)省出2/3的邏輯資源,提高了模塊的最高運(yùn)行速度。  (2)研究利用FPGA實(shí)現(xiàn)圖像實(shí)時(shí)縮放處理的方法,選擇能夠滿足特種LCD要求的雙線性插值法作為研究對(duì)象,實(shí)時(shí)計(jì)算插值系數(shù)dx和dy,并采用流水線結(jié)構(gòu)進(jìn)行插值計(jì)算,僅使用FPGA中的3個(gè)雙端口RAM來(lái)緩沖圖像數(shù)據(jù),沒(méi)有外擴(kuò)大容量幀存儲(chǔ)器,降低了成本,提高特種LCD的系統(tǒng)兼容性。  (3)設(shè)計(jì)一種針對(duì)特種LCD更為簡(jiǎn)捷、有效的隔行轉(zhuǎn)逐行掃描的實(shí)現(xiàn)方案,即利用圖像實(shí)時(shí)縮放的方法,把一場(chǎng)圖像縮放到LCD的分辨率,實(shí)現(xiàn)復(fù)合視頻圖像在LCD的“滿屏”顯示,改善現(xiàn)有特種LCD在顯示隔行掃描的復(fù)合視頻信號(hào)時(shí),遇到圖像信息丟失或顯示效果不佳的問(wèn)題。  (4)設(shè)計(jì)出一種基于字符和位圖的數(shù)字OSD控制核,合理使用分布式RAM和塊RAM兩種邏輯資源來(lái)存儲(chǔ)字符和位圖信息,OSD圖像由數(shù)字邏輯自動(dòng)合成,編程簡(jiǎn)單靈活,使特種LCD的參數(shù)調(diào)整更加方便。  (5)研制成功基于FPGA的特種LCD顯示控制板,能顯示三種分辨率640×480,800×600,1024×768的圖像信號(hào);支持寬范圍的亮度、對(duì)比度、顯示位置等參數(shù)的實(shí)時(shí)調(diào)整,并提供全功能的透明OSD菜單進(jìn)行指示。  (6)研制成功基于FPGA的特種LCD圖像調(diào)節(jié)板,用于對(duì)某型號(hào)機(jī)載特種LCD進(jìn)行改造,增加寬范圍的亮度、對(duì)比度、圖像顯示位置的實(shí)時(shí)調(diào)整功能,提供無(wú)信號(hào)輸入檢測(cè)與OSD指示功能,提高圖像顯示的性能,通過(guò)了環(huán)境溫度試驗(yàn)與性能測(cè)試,并已裝機(jī)。  (7)研制成功基于DSP和FPGA的圖像采集顯示板,實(shí)現(xiàn)了對(duì)全分辨率復(fù)合視頻信號(hào)進(jìn)行25幀/秒的實(shí)時(shí)采集和顯示,在DSP內(nèi)使用“三幀”輪換的圖像數(shù)據(jù)緩沖方法提高了系統(tǒng)的實(shí)時(shí)處理能力,使之能夠完成一定復(fù)雜度的實(shí)時(shí)圖像處理。

    標(biāo)簽: FPGA LCD 圖像 處理方法

    上傳時(shí)間: 2013-06-12

    上傳用戶(hù):ivan-mtk

  • FPGA測(cè)試技術(shù)研究

      論文首先介紹了SRAM型FPGA的典型代表XC4000系列的結(jié)構(gòu)和主要特性,并對(duì)XC4000系列器件的配置模式和配置順序做了簡(jiǎn)單介紹。根據(jù)XC4000系列器件各組成模塊的功能和特點(diǎn),可以將其分為可編程邏輯功能塊(CLB)、輸入輸出功能塊(IOB)、互連資源(IR)、可配置接口模塊(CIM)和進(jìn)位邏輯(CLM)等五大部分組成。 對(duì)于這五個(gè)功能模塊,可以采用“分治法”分別考慮各個(gè)模塊的測(cè)試問(wèn)題。論文隨后深入討論了各模塊的測(cè)試問(wèn)題,由于RAM測(cè)試的特殊性,所以對(duì)函數(shù)發(fā)生器RAM模式的測(cè)試單獨(dú)進(jìn)行了討論。

    標(biāo)簽: FPGA 測(cè)試 技術(shù)研究

    上傳時(shí)間: 2013-06-29

    上傳用戶(hù):牛津鞋

  • 指紋識(shí)別算法的研究及基于FPGA的硬件實(shí)現(xiàn)

    隨著圖像處理和模式識(shí)別技術(shù)的進(jìn)步,基于生物特征的識(shí)別技術(shù)成為蓬勃發(fā)展的高技術(shù)之一,根據(jù)IBG(InternationalBiometricGroup)組織對(duì)生物特征市場(chǎng)的統(tǒng)計(jì)和預(yù)測(cè),該領(lǐng)域的收入的年增長(zhǎng)率30-50%,到2008年,全球總收入將達(dá)到46.39億美元。而基于指紋特征的識(shí)別技術(shù)由于其獨(dú)特的可靠性,穩(wěn)定性,方便快捷的特點(diǎn),恰好符合了市場(chǎng)的需求。目前指紋識(shí)別技術(shù)是生物識(shí)別領(lǐng)域中應(yīng)用最廣泛的識(shí)別技術(shù),也是研究與應(yīng)用的一個(gè)熱點(diǎn)。 SOPC片上可編程系統(tǒng)和嵌入式系統(tǒng)是當(dāng)前電子設(shè)計(jì)領(lǐng)域中最熱門(mén)的概念。NiosⅡ是Altera公司開(kāi)發(fā)的一種采用流水線技術(shù)、單指令流的RISC嵌入式處理器軟核,可以將它嵌入FPGA內(nèi)部,與用戶(hù)自定義邏輯結(jié)合構(gòu)成一個(gè)基于FPGA的片上系統(tǒng)。與嵌入式硬核相比較,嵌入式軟核具有更大的靈活性。而FPGA的高速性、恰恰滿足了指紋識(shí)別系統(tǒng)對(duì)速度的要求。 本文對(duì)指紋識(shí)別技術(shù)中各個(gè)環(huán)節(jié)的算法進(jìn)行了較為深入的研究,結(jié)合NiosⅡ嵌入式處理器的特點(diǎn),對(duì)算法進(jìn)行了合理的選擇與優(yōu)化,形成了一套完整的指紋識(shí)別算法,并提出了一種基于FPGA的指紋識(shí)別系統(tǒng)硬件設(shè)計(jì)方案。 論文的內(nèi)容主要包括以下幾個(gè)方面: 1、對(duì)指紋圖像預(yù)處理、后處理和匹配算法進(jìn)行了改進(jìn),提高了算法的性能;設(shè)計(jì)了一種適用于快速匹配的指紋特征數(shù)據(jù)結(jié)構(gòu);提出了一套基于特征點(diǎn)匹配的指紋識(shí)別算法。實(shí)驗(yàn)結(jié)果表明該算法速度快、誤識(shí)率較低、可靠性較高,可以滿足實(shí)用的要求。 2、本著增加系統(tǒng)集成度、減小系統(tǒng)體積、提高便攜性、降低功耗和成本,同時(shí)提升系統(tǒng)的性能的原則,使用Altera公司提供的外圍設(shè)備IP核配合NiosⅡ處理器軟核搭建了一個(gè)單片嵌入式系統(tǒng),然后以?xún)?nèi)嵌NiosⅡ軟核的FPGA和FPS200指紋采集器為核心芯片,外配片外RAM和Flash存儲(chǔ)器以及小鍵盤(pán)和LCD顯示屏等器件,設(shè)計(jì)了一個(gè)便攜式指紋識(shí)別系統(tǒng),提出了一套基于FPGA的硬件設(shè)計(jì)方案。 3、利用NiosⅡ開(kāi)發(fā)板對(duì)硬件設(shè)計(jì)方案進(jìn)行了初步的驗(yàn)證,實(shí)現(xiàn)了指紋采集芯片F(xiàn)PS200與FPGA的接口,并進(jìn)行了算法的移植。 實(shí)驗(yàn)結(jié)果表明本文所提出的系統(tǒng)設(shè)計(jì)方案是可行的。基于FPGA的自動(dòng)指紋識(shí)別系統(tǒng)在速度、功耗、體積、擴(kuò)展性方面有著獨(dú)特的優(yōu)勢(shì),具有廣闊的發(fā)展空間。最后提出了對(duì)這一設(shè)計(jì)繼續(xù)改進(jìn)的思路和下一步研究的內(nèi)容。

    標(biāo)簽: FPGA 指紋識(shí)別 法的研究 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-07

    上傳用戶(hù):kikye

  • 基于FPGA的數(shù)字相位計(jì)的研究與實(shí)現(xiàn)

    本文結(jié)合工程需要詳細(xì)論述了一種數(shù)字相位計(jì)的實(shí)現(xiàn)方法,該方法是基于FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)芯片運(yùn)用FFT(快速傅立葉變換)算法完成的。首先,從相位測(cè)量的原理出發(fā),分析了傳統(tǒng)相位計(jì)的缺點(diǎn),給出了一種高可靠性的相位檢測(cè)實(shí)用算法,其算法核心是對(duì)采集信號(hào)進(jìn)行FFT變換,通過(guò)頻譜分析,實(shí)現(xiàn)對(duì)參考信號(hào)和測(cè)量信號(hào)初相位的檢測(cè),并同時(shí)闡述了FPGA在實(shí)現(xiàn)數(shù)字相位計(jì)核心FFT算法中的優(yōu)勢(shì)。在優(yōu)化的硬件結(jié)構(gòu)中,利用多個(gè)乘法器并行運(yùn)算的方式加快了蝶形運(yùn)算單元的運(yùn)算速度;內(nèi)置雙端口RAM、旋轉(zhuǎn)因子ROM使數(shù)據(jù)存儲(chǔ)的速度得到提高;采用了流水線的工作方式使數(shù)據(jù)的存儲(chǔ)、運(yùn)算在時(shí)間上達(dá)到匹配。整個(gè)設(shè)計(jì)采用VHDL(超高速硬件描述語(yǔ)言)語(yǔ)言作為系統(tǒng)內(nèi)部硬件結(jié)構(gòu)的描述手段,在Altera的QuartusⅡ軟件支持下完成。仿真結(jié)果表明,基于FPGA實(shí)現(xiàn)的FFT算法無(wú)論在速度和精度上都滿足了相位測(cè)量的需要,其運(yùn)算64點(diǎn)數(shù)據(jù)僅需27.5us,最大誤差在1%之內(nèi)。

    標(biāo)簽: FPGA 數(shù)字 相位計(jì)

    上傳時(shí)間: 2013-06-04

    上傳用戶(hù):lgnf

  • 基于ARM的DeviceNet從站開(kāi)發(fā)

    DeviceNet現(xiàn)場(chǎng)總線標(biāo)準(zhǔn)作為工業(yè)現(xiàn)場(chǎng)總線的國(guó)際標(biāo)準(zhǔn),其開(kāi)放性和先進(jìn)性得到了廣泛關(guān)注和充分肯定。開(kāi)發(fā)符合DeviceNet現(xiàn)場(chǎng)標(biāo)準(zhǔn)的自動(dòng)化產(chǎn)品意義重大,也是必要的。 文中從現(xiàn)場(chǎng)通用的老式串口(RS232和RS485)與新興DeviceNet網(wǎng)絡(luò)的兼容問(wèn)題以及模擬量,數(shù)字量和多種總線等多功能的一體化問(wèn)題為出發(fā)點(diǎn),以Atmel的32位ARM7高速處理器為開(kāi)發(fā)平臺(tái),充分發(fā)揮其處理高速和功能多樣的優(yōu)勢(shì),同時(shí)結(jié)合DeviceNet現(xiàn)場(chǎng)總線高效和診斷的優(yōu)點(diǎn),開(kāi)發(fā)了一個(gè)帶8路數(shù)字量輸入,8數(shù)字量輸出,4路模擬量輸入以及RS232為底層自定義協(xié)議串口,RS485為底層的在線可配置Modbus協(xié)議的DevciceNet一體化通訊網(wǎng)關(guān)。 最后文中還利用雙口RAM的協(xié)同處理能力,構(gòu)成雙CPU處理能力的結(jié)構(gòu),將avr162的8位處理器處理PROFIBUS總線數(shù)據(jù),而將32位的ARM7處理器處理DeviceNet總線數(shù)據(jù)。文中特別從系統(tǒng)硬件開(kāi)發(fā)和軟件開(kāi)發(fā)兩方面加以闡述,并結(jié)合OMRON PLC主站測(cè)試系統(tǒng),最終成功給于測(cè)試。 為了便于讀者理解和文章的完整性,本文首先對(duì)DeviceNet現(xiàn)場(chǎng)總線標(biāo)準(zhǔn)做了簡(jiǎn)單介紹;后根據(jù)DeviceNet標(biāo)準(zhǔn)對(duì)所需求的產(chǎn)品的進(jìn)行總體設(shè)計(jì),以及相應(yīng)的DeviceNet網(wǎng)關(guān)的硬件和軟件的設(shè)計(jì)和開(kāi)發(fā)。最后,搭建了DeviceNet-Modbus測(cè)試系統(tǒng)和DeviceNet-PROFIBUS DP兩套測(cè)試系統(tǒng)對(duì)所開(kāi)發(fā)產(chǎn)品進(jìn)行的了功能測(cè)試。本課題按照預(yù)期設(shè)計(jì)思想完成了DeviceNet多功能網(wǎng)關(guān)的軟硬件的開(kāi)發(fā),并將系統(tǒng)程序下載到處理器中,在測(cè)試平臺(tái)下能夠長(zhǎng)時(shí)間的正常運(yùn)行,達(dá)到了期望效果。

    標(biāo)簽: DeviceNet ARM

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):huangzchytems

  • 基于ARM的LwIP協(xié)議棧研究與移植

    TCP/IP協(xié)議作為Internet上的通信實(shí)現(xiàn)方式的一種,是近年來(lái)嵌入式應(yīng)用領(lǐng)域的一個(gè)研究熱點(diǎn)。嵌入式設(shè)備要與Internet網(wǎng)絡(luò)直接交換信息,就需要支持TCP/IP協(xié)議。嵌入式系統(tǒng)具有內(nèi)核小、專(zhuān)用性強(qiáng)、系統(tǒng)精簡(jiǎn)、實(shí)時(shí)性高、功耗和環(huán)境要求嚴(yán)格等特點(diǎn),所以傳統(tǒng)的TCP/IP協(xié)議不適合移植到嵌入式系統(tǒng)中。實(shí)現(xiàn)嵌入式系統(tǒng)網(wǎng)絡(luò)接入有兩種選擇,第一種是按照TCP/IP協(xié)議的原理編寫(xiě)簡(jiǎn)化版的通信協(xié)議;第二種是將已有小型的,適用于嵌入式系統(tǒng)的網(wǎng)絡(luò)協(xié)議移植到系統(tǒng)中。 首先本文簡(jiǎn)要介紹了嵌入式網(wǎng)絡(luò)協(xié)議的研究現(xiàn)狀和研究?jī)?nèi)容,分析了LwIP協(xié)議棧中IP協(xié)議、TCP協(xié)議、UDP協(xié)議和ICMP協(xié)議的原理。由于LwIP沒(méi)有使用和操作系統(tǒng)相關(guān)的系統(tǒng)調(diào)用和數(shù)據(jù)結(jié)構(gòu),所以在LwIP和操作系統(tǒng)之間增加了一個(gè)操作系統(tǒng)封裝層為操作系統(tǒng)服務(wù)。LwIP不僅保持了TCP協(xié)議主要功能,而且減少了對(duì)RAM的占用。 其次,移植中實(shí)現(xiàn)了操作系統(tǒng)模擬層和LwIP底層接口。操作系統(tǒng)模擬層為協(xié)議和操作系統(tǒng)提供了一個(gè)接口,使協(xié)議對(duì)操作系統(tǒng)透明,可以不依賴(lài)操作系統(tǒng)運(yùn)行,需要實(shí)現(xiàn)信號(hào)量、郵箱、線程和臨界保護(hù)。LwIP底層接口為不同的硬件提供不同的驅(qū)動(dòng)程序,需要實(shí)現(xiàn)系統(tǒng)初始化、網(wǎng)卡初始化、線程接收、數(shù)據(jù)包的讀取和發(fā)送。 最后提出測(cè)試設(shè)計(jì)框架,在ARM開(kāi)發(fā)板和μC/OS-Ⅱ操作系統(tǒng)上對(duì)移植的協(xié)議進(jìn)行測(cè)試。測(cè)試結(jié)果表明,移植協(xié)議可以正常工作,實(shí)現(xiàn)了基本的網(wǎng)絡(luò)功能。

    標(biāo)簽: LwIP ARM 協(xié)議棧 移植

    上傳時(shí)間: 2013-07-11

    上傳用戶(hù):iswlkje

  • 單片機(jī)讀寫(xiě)U盤(pán)

    性?xún)r(jià)比超高的U盤(pán)讀寫(xiě)模塊-PB375A PB375A是一個(gè)傻瓜化、簡(jiǎn)單化的U盤(pán)讀寫(xiě)解決方案。您無(wú)需了解繁瑣USB HOST底層協(xié)議和FAT文件系統(tǒng),只需要將您的系統(tǒng)mcu與模塊通過(guò)SPI或者UART通信,操作幾個(gè)簡(jiǎn)單命令,便可完成讀寫(xiě)創(chuàng)建刪除文件等等功能,讓您的系統(tǒng)非常簡(jiǎn)單快速的增加U盤(pán)讀寫(xiě)功能。該解決方案是目前國(guó)內(nèi)性?xún)r(jià)比最高的解決方案。可以根據(jù)您的需求提供芯片或者模塊,為您不斷壓縮成本,占領(lǐng)市場(chǎng)先機(jī)。 基本不需要占用單片機(jī)系統(tǒng)的存儲(chǔ)空間,最少只需要幾個(gè)字節(jié)的RAM 和幾百字節(jié)的代碼。 價(jià)格 :相比51MCU+SL811/CH375方案有著極其強(qiáng)的價(jià)格優(yōu)勢(shì) 功能:新建、刪除、讀寫(xiě)數(shù)據(jù),打開(kāi)關(guān)閉文件 檢測(cè)U盤(pán)是否存在,滿足單片機(jī)及嵌入式系統(tǒng)讀寫(xiě)操作U盤(pán)的要求。 技術(shù)特征 # ● 用于嵌入式系統(tǒng)/單片機(jī)讀寫(xiě)U 盤(pán)、閃盤(pán)、閃存盤(pán)、USB 移動(dòng)硬盤(pán)、USB 讀卡器等。 ● 支持符合USB 相關(guān)規(guī)范基于Bulk-Only 傳輸協(xié)議的各種U 盤(pán)/閃存盤(pán)/外置硬盤(pán)。 ● 支持文件系統(tǒng)FAT12 和FAT16 及FAT32 ● 文件操作功能:新建、刪除、讀寫(xiě)數(shù)據(jù),打開(kāi)關(guān)閉文件等。 ● SPI接口,支持3.3V電平 ● 單芯片解決方案,該模塊只需要一個(gè)主控芯片外加少量的電容電阻便可,相對(duì)于51MCU+SL811/CH375的模塊,無(wú)論模塊尺寸還是成本都有著極大的優(yōu)勢(shì)。 ● 模塊尺寸:31mm*36mm ● 該模塊可根據(jù)要求進(jìn)行定制 # 豐富的例程代碼幫助您更好的開(kāi)發(fā) # 更多詳情請(qǐng)查看資料或與我們聯(lián)系

    標(biāo)簽: 單片機(jī) 讀寫(xiě)U盤(pán)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):安首宏A

主站蜘蛛池模板: 获嘉县| 临安市| 江源县| 沙河市| 克东县| 涪陵区| 小金县| 鹤峰县| 广南县| 衢州市| 浮山县| 宁津县| 昌宁县| 夏津县| 通城县| 乐清市| 奉贤区| 高碑店市| 龙山县| 内黄县| 沙田区| 青海省| 进贤县| 新化县| 老河口市| 浮山县| 福海县| 日照市| 集贤县| 左权县| 涿鹿县| 新平| 府谷县| 琼结县| 上犹县| 富源县| 建平县| 达孜县| 呼伦贝尔市| 大冶市| 明星|