采用飛利浦公司的Mifare卡作IC卡,設(shè)計(jì)以射頻技術(shù)為核心,以單片機(jī)為控制器的IC公交自動(dòng)收費(fèi)系弘中的應(yīng)用。
標(biāo)簽: 非接觸IC卡 讀寫器 應(yīng)用設(shè)計(jì)
上傳時(shí)間: 2014-12-28
上傳用戶:lliuhhui
摘要:IC智能卡使用過程中出現(xiàn)的密碼校驗(yàn)失效、數(shù)據(jù)丟失、應(yīng)用區(qū)不能讀寫等一系列失效和可靠性問題,嚴(yán)重影響了其在社會(huì)生活各領(lǐng)域的廣泛應(yīng)用.分析研究了IC智能卡芯片碎裂、引線鍵合斷裂、靜電放電損傷等失效模式和失效機(jī)理,并結(jié)合IC卡制造工藝和失效IC卡的分析實(shí)例,對(duì)引起這些失效的根本原因作了深入探討,就提升制造成品率、改善可靠性提出應(yīng)對(duì)措施.關(guān)鍵詞:IC卡;薄/超薄芯片;碎裂;鍵合
上傳時(shí)間: 2013-11-09
上傳用戶:wangjg
EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計(jì)語言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級(jí)的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L(zhǎng),有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長(zhǎng)來完成設(shè)計(jì)流程。
上傳時(shí)間: 2013-10-11
上傳用戶:1079836864
IC設(shè)計(jì)cadence教程ppt版
標(biāo)簽: cadence IC設(shè)計(jì) 教程
上傳時(shí)間: 2013-10-15
上傳用戶:liansi
IC的好壞測(cè)試
上傳時(shí)間: 2013-10-16
上傳用戶:13817753084
圖解實(shí)用電子技術(shù)叢書 存儲(chǔ)器IC的應(yīng)用技巧
標(biāo)簽: 圖解 IC的 電子技術(shù) 存儲(chǔ)器
上傳時(shí)間: 2013-10-09
上傳用戶:wfymay
8051微控制器上的 DES encryption/decryption used in IC smart cards. Software hasn t been validated and lacks in-line documentation.
標(biāo)簽: encryption decryption validated Software
上傳時(shí)間: 2015-01-13
上傳用戶:wangdean1101
設(shè)定程式投影圖檔,設(shè)定程式投射光線的紅綠藍(lán)色RGB值,設(shè)定範(fàn)圍在0至255,設(shè)定投射光線的大小,值愈小光線愈大
上傳時(shí)間: 2013-12-24
上傳用戶:playboys0
利用Philips單片機(jī)P87LPC764編寫的IC卡程序,其中有對(duì)IC卡操作及I2C操作的程序模塊
上傳時(shí)間: 2013-12-30
上傳用戶:金宜
IC卡(24C16)讀寫源程序(基于KT8808, x86兼容)
上傳時(shí)間: 2013-11-26
上傳用戶:黃華強(qiáng)
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1