電腦硬件接口手冊(PDF版)
上傳時間: 2013-04-24
上傳用戶:adamszq
魏小龍MSP430系列單片機接口技術(shù)及系統(tǒng)設(shè)計實例 缺頁部分補上了,不得不分4卷,上傳不上
上傳時間: 2013-07-13
上傳用戶:wsx123
魏小龍MSP430系列單片機接口技術(shù)及系統(tǒng)設(shè)計實例 缺頁部分補上了,不得不分4卷,上傳不上
上傳時間: 2013-04-24
上傳用戶:王楚楚
魏小龍MSP430系列單片機接口技術(shù)及系統(tǒng)設(shè)計實例 缺頁部分補上了,不得不分4卷,上傳不上
上傳時間: 2013-07-09
上傳用戶:heart520beat
魏小龍MSP430系列單片機接口技術(shù)及系統(tǒng)設(shè)計實例 缺頁部分補上了,不得不分4卷,上傳不上
上傳時間: 2013-08-05
上傳用戶:aig85
SPI接口實險,LED數(shù)據(jù)管顯示。 1、程序通過SPI接口輸出數(shù)據(jù)到HC595芯片驅(qū)動LED數(shù)據(jù)管簡單顯示。 2、內(nèi)部1 M晶振,程序采用單任務(wù)方式,軟件延時。 3、進行此實驗請插上JP1的所有8個短路塊,JP6(SPI_EN)短路塊。
上傳時間: 2013-06-29
上傳用戶:123啊
隨著信息技術(shù)的飛速發(fā)展,數(shù)據(jù)吞吐量急劇增長,要求有更高的傳輸速度,來滿足大量數(shù)據(jù)的傳輸,而原有的并行數(shù)據(jù)傳輸總線結(jié)構(gòu)上存在自身無法克服的缺陷,在高頻環(huán)境下容易串?dāng)_,而增大誤碼率。SATA串行總線技術(shù)應(yīng)運而生。作為一種新型的總線接口,它提供了高達3.0Gbps的數(shù)據(jù)傳輸速率,使用8B/10B編碼格式,采用LVDS NRZ串行數(shù)據(jù)傳輸方式,有良好的抗干擾性能,有更強的達到32位的循環(huán)冗余校驗,并且提供了良好的物理接口特性,支持熱拔插,代表著計算機總線接口技術(shù)的發(fā)展方向。FPGA作為一種低功耗的半導(dǎo)體器件,在高頻工作環(huán)境中有優(yōu)良的性能,將處理器與低功耗FPGA結(jié)合起來使用是數(shù)據(jù)存儲應(yīng)用的趨勢,這樣能夠使得接口方案更加靈活。而在眾多FPGA器件中,Xilinx公司的Virtex-4平臺內(nèi)部集成了PowerPC高性能處理器,并且其中提供了Rocket IO MGT這種嵌入式的多速率串行收發(fā)器,能夠以6.25-622Mb/s的速度傳送數(shù)據(jù),并且支持包括SATA協(xié)議在內(nèi)的多種串行通信協(xié)議。 本文從物理層、鏈路層、傳輸層分析了SATA1.0技術(shù)的接口協(xié)議,在此基礎(chǔ)提出滿足協(xié)議需求和適合FPGA設(shè)計的設(shè)計方案,并給出總體設(shè)計框圖,依照FPGA的設(shè)計方法,采用Xilinx公司的Virtex-4設(shè)計了一個符合SATA1.0接口協(xié)議的嵌入式存儲裝置,實現(xiàn)數(shù)據(jù)的存儲,仿真運行結(jié)果正常。
標簽: SerialATA FPGA 嵌入式系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:sz_hjbf
隨著計算機技術(shù)的迅猛發(fā)展,受其影響的儀器行業(yè)也發(fā)生了巨大的變革,即儀器的手動操作使用改為計算機控制自動測試。隨著自動測試技術(shù)和程控儀器的發(fā)展,除了要求物理硬件接口標準化外,也要求軟件控制標準化。 硬件方面,從20世紀50代自動測試概念建立起,經(jīng)過初期專用接口、半專用接口到20世紀80年代中期才普及推廣開放式標準接口總線,如RS232串行通信接口總線、GPIB通用接口總線、PXI計算機外圍儀器系統(tǒng)總線、VXI塊式儀器系統(tǒng)總線等。 軟件方面,1987年6月頒布的IEEE488.2(程控儀器消息交換協(xié)議)標準首先解決了數(shù)據(jù)結(jié)構(gòu)方面的問題,但仍將大量的器件語義留給設(shè)計者自由定義。1990年4月,國際上九家儀器公司在IEEE488.2基礎(chǔ)上提出了SCPI(Standard Commands for Programmable Instruments程控儀器標準命令),才使程控儀器器件數(shù)據(jù)和命令得到標準化。SCPI的總目標是縮短自動測試系統(tǒng)程序開發(fā)時間,保護儀器制造者和使用者雙方的硬、軟件投資,為儀器控制和數(shù)據(jù)利用提供廣泛兼容的編碼環(huán)境。 儀器接收到SCPI消息后進行響應(yīng):接收字符串消息、詞法分析、語法分析、中間代碼生成、優(yōu)化和目標代碼生成,語法分析模塊的性能直接影響到程控執(zhí)行效率。為了進一步簡化儀器內(nèi)語法分析模塊、提高程控執(zhí)行效率,本課題提出了在接口電路中加入解析模塊的思想,可將控制器發(fā)送到儀器的SCPI消息即復(fù)雜的ASCII碼字符串轉(zhuǎn)變?yōu)楹唵蔚亩M制代碼。采用此解析模塊將大大簡化儀器設(shè)計者的軟件工作,既能實現(xiàn)儀器語言標準化又能提高儀器對遠程 控制的響應(yīng)速度,這在研究實驗室內(nèi)的自制儀器時將是很有用的。 儀器接口有很多種,本課題主要討論了RS232和GPIB兩種接口。本設(shè)計中儀器接口板是獨立于儀器的,與儀器單獨使用微處理器,若要與儀器連接實現(xiàn)通信只需在兩微處理器之間進行通信即可,這樣做的目的是:一方面可以不影響儀器的設(shè)計和操作,一方面可以實現(xiàn)接口板的通用性和儀器的可換性。針對于RS232接口為一簡單接口,我先將工作重心放在軟件設(shè)計上,主要考慮怎樣把復(fù)雜的ASCII碼字符串解析為簡單的二進制代碼。針對于GPIB接口,軟件設(shè)計的主要部分已完成,再把工作重心放在硬件設(shè)計上,采用性價比更高的CPID實現(xiàn)GPIB接口芯片NAT9914。為了觀察解析結(jié)果還加入了LCD顯示。本設(shè)計在開發(fā)通用的、低價的儀器接口板方面做了一個有益的嘗試,為進一步的自動測試系統(tǒng)研究打下了基礎(chǔ)。 關(guān)鍵詞:儀器;SCPI;RS232接口;GPIB接口;CPLD
上傳時間: 2013-04-24
上傳用戶:Andy123456
本論文在詳細研究MIL-STD-1553B數(shù)據(jù)總線協(xié)議以及參考國外芯片設(shè)計的基礎(chǔ)上,結(jié)合目前新興的EDA技術(shù)和大規(guī)模可編程技術(shù),提出了一種全新的基于FPGA的1553B總線接口芯片的設(shè)計方法。 從專用芯片實現(xiàn)的具體功能出發(fā),結(jié)合自頂向下的設(shè)計思想,給出了總線接口的總體設(shè)計方案,考慮到電路的具體實現(xiàn)對結(jié)構(gòu)進行模塊細化。在介紹模擬收發(fā)器模塊的電路設(shè)計后,重點介紹了基于FPGA的BC、RT、MT三種類型終端設(shè)計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結(jié)合起來以達到通用接口的功能。同時給出其設(shè)計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結(jié)果。為了資源的合理利用,對其中相當(dāng)部分模塊進行復(fù)用。在設(shè)計過程中采用自頂向下、碼型轉(zhuǎn)換中的全數(shù)字鎖相環(huán)、通用異步收發(fā)器UART等關(guān)鍵技術(shù)。本設(shè)計使用VHDL描述,在此基礎(chǔ)之上采用專門的綜合軟件對設(shè)計進行了綜合優(yōu)化,在FPGA芯片EP1K100上得以實現(xiàn)。通過驗證證明該設(shè)計能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設(shè)計了總線接口芯片測試系統(tǒng),選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發(fā)自收驗證,加入RS232串口調(diào)試過程提高測試數(shù)據(jù)的直觀性。驗證的結(jié)果表明本文提出的設(shè)計方案是合理的。
上傳時間: 2013-06-04
上傳用戶:ayfeixiao
電腦芯片級維修,主板IO芯片圖紙,很全的哦。
上傳時間: 2013-04-24
上傳用戶:er1219
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1