]本文介紹了如何利用CPLD(復(fù)雜可編程邏輯器件)與單片機(jī)的結(jié)合實(shí)現(xiàn)并行I/\r\nO(輸入/輸出)接口的擴(kuò)展。該設(shè)計(jì)與用8255做并行I/O接口相比,與單片機(jī)軟件完全兼容,\r\n同時(shí)擁有速度快,功耗低,價(jià)格便宜,使用靈活等特點(diǎn)
標(biāo)簽: CPLD 如何利用 單片機(jī) 并行
上傳時(shí)間: 2013-08-14
上傳用戶:xa_lgy
mcu與cpld之間spi接口程序,mcu為master,cpld用verilog寫成slave模塊
標(biāo)簽: cpld mcu spi 接口程序
上傳用戶:1039312764
iic總線協(xié)議~I(xiàn)IC總線通訊接口器件的CPLD實(shí)現(xiàn),網(wǎng)上下載的資料~~很不錯(cuò)
標(biāo)簽: CPLD IIC 總線通訊 接口器件
上傳用戶:xingisme
CPLD與8051的總線接口VHDL源碼
標(biāo)簽: CPLD 8051 VHDL 總線接口
上傳時(shí)間: 2013-08-15
上傳用戶:yuchunhai1990
杜曉斌和陳興文-FPGA和單片機(jī)串行通信接口的實(shí)現(xiàn)一文提出了FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過程中完全遵守RS232 協(xié)議,給出了發(fā)送模塊的vhdl源代碼。\r\n
標(biāo)簽: FPGA 單片機(jī)串行 通信接口
上傳用戶:cylnpy
一個(gè)實(shí)現(xiàn)cpld實(shí)現(xiàn)簡單pci接口的文章,思路比較清晰,可以看看參考。
標(biāo)簽: cpld pci 接口
上傳時(shí)間: 2013-08-16
上傳用戶:leesuper
針對(duì)嵌入式系統(tǒng)的底層網(wǎng)絡(luò)接口給出了一種由FPGA實(shí)現(xiàn)的以太網(wǎng)控制器的設(shè)計(jì)方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時(shí)可提供MII接口,可并通過外接以太網(wǎng)物理層(PHY)芯片來實(shí)現(xiàn)網(wǎng)絡(luò)接入\r\n
標(biāo)簽: FPGA 嵌入式系統(tǒng) 以太網(wǎng)控制器 底層
上傳時(shí)間: 2013-08-18
上傳用戶:青春給了作業(yè)95
FPGA控制VGA接口顯示漢字!VHDL源碼!喜歡的朋友可以看看!
標(biāo)簽: FPGA VGA 控制 接口
上傳時(shí)間: 2013-08-19
上傳用戶:gundamwzc
cy68013與fpga接口的veriloghdl設(shè)計(jì)
標(biāo)簽: veriloghdl 68013 fpga cy
上傳時(shí)間: 2013-08-20
上傳用戶:AbuGe
基于FPGA的PCI接口源代碼及Testbenc
標(biāo)簽: Testbenc FPGA PCI 接口
上傳用戶:sun_pro12580
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1