亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

IO設(shè)(shè)備

  • 電子連接器設(shè)計基礎(chǔ)

    電子連接器設(shè)計基礎(chǔ)

    標簽: 接器

    上傳時間: 2013-06-21

    上傳用戶:eeworm

  • 開關(guān)電源基本原理與設(shè)計介紹 ppt

    開關(guān)電源基本原理與設(shè)計介紹 ppt

    標簽: 開關(guān)電源

    上傳時間: 2013-07-24

    上傳用戶:eeworm

  • 電子連接器設(shè)計基礎(chǔ)

    電子連接器設(shè)計基礎(chǔ)

    標簽: 接器

    上傳時間: 2013-06-05

    上傳用戶:eeworm

  • MATLAB 程式設(shè)計與應(yīng)用 張智星

    MATLAB 程式設(shè)計與應(yīng)用 張智星

    標簽: MATLAB 程式

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • 開關(guān)電源基本原理與設(shè)計介紹-62頁-2.3M-ppt.ppt

    專輯類-開關(guān)電源相關(guān)專輯-119冊-749M 開關(guān)電源基本原理與設(shè)計介紹-62頁-2.3M-ppt.ppt

    標簽: M-ppt 2.3 62

    上傳時間: 2013-05-18

    上傳用戶:lyy1234

  • 電子連接器設(shè)計基礎(chǔ)-35頁-1.3M.ppt

    專輯類-實用電子技術(shù)專輯-385冊-3.609G 電子連接器設(shè)計基礎(chǔ)-35頁-1.3M.ppt

    標簽: 1.3 35 接器

    上傳時間: 2013-04-24

    上傳用戶:cuiqiang

  • MATLAB-程式設(shè)計與應(yīng)用-張智星.zip

    專輯類-多媒體相關(guān)專輯-48個-11.7G MATLAB-程式設(shè)計與應(yīng)用-張智星.zip

    標簽: MATLAB zip 程式

    上傳時間: 2013-04-24

    上傳用戶:yx007699

  • 包裝工程設(shè)計手冊-590頁-10.7M.pdf

    專輯類-機械五金類專輯-84冊-3.02G 包裝工程設(shè)計手冊-590頁-10.7M.pdf

    標簽: 10.7 590 工程

    上傳時間: 2013-07-05

    上傳用戶:pinksun9

  • 主板IO圖紙.rar

    電腦芯片級維修,主板IO芯片圖紙,很全的哦。

    標簽: 主板 圖紙

    上傳時間: 2013-04-24

    上傳用戶:er1219

  • FPGA中多標準可編程IO端口的設(shè)計.rar

    現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨立承擔。系統(tǒng)設(shè)計師們更愿意自己設(shè)計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計周期盡可能短,最好是在實驗室里就能設(shè)計出合適的ASIC芯片,并且立即投入實際應(yīng)用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運用于通信領(lǐng)域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內(nèi)部進行邏輯功能的實現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅(qū)動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關(guān)于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計和實現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設(shè)計出能夠兼容單端標準的I/O電路模塊;同時針對以前設(shè)計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構(gòu)建雙端標準收發(fā)轉(zhuǎn)換電路,與單端標準比較,LVDS具有很多優(yōu)點: (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計完成了可以用于Virtex系列各低端型號FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應(yīng)性的優(yōu)點、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點可以改進和簡化系統(tǒng)級的設(shè)計,為最終的產(chǎn)品設(shè)計和生產(chǎn)打下基礎(chǔ)。設(shè)計中對包括20種IO標準在內(nèi)的各電器參數(shù)按照用戶手冊描述進行仿真驗證,性能參數(shù)已達到預(yù)期標準。

    標簽: FPGA 標準 可編程

    上傳時間: 2013-05-15

    上傳用戶:shawvi

主站蜘蛛池模板: 建德市| 丘北县| 湖南省| 海口市| 堆龙德庆县| 苗栗县| 怀柔区| 大安市| 许昌市| 厦门市| 塔河县| 桑植县| 宁晋县| 乌拉特中旗| 沂南县| 迭部县| 马山县| 黄浦区| 昭苏县| 广丰县| 崇州市| 新绛县| 阿拉善右旗| 和田县| 垦利县| 罗江县| 吉隆县| 苍南县| 普兰店市| 淮安市| 盘山县| 九龙县| 彭山县| 罗甸县| 沾化县| 墨竹工卡县| 肥东县| 景宁| 北碚区| 晋州市| 屯门区|