亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

IO

I/O輸入/輸出(Input/Output),分為IO設(shè)備和IO接口兩個部分。在POSIX兼容的系統(tǒng)上,例如Linux系統(tǒng)[1],I/O操作可以有多種方式,比如DIO(DirectI/O),AIO(AsynchronousI/O,異步I/O),Memory-MappedI/O(內(nèi)存映射I/O)等,不同的I/O方式有不同的實現(xiàn)方式和性能,在不同的應(yīng)用中可以按情況選擇不同的I/O方式。
  • 主板IO圖紙.rar

    電腦芯片級維修,主板IO芯片圖紙,很全的哦。

    標(biāo)簽: 主板 圖紙

    上傳時間: 2013-04-24

    上傳用戶:er1219

  • FPGA中多標(biāo)準(zhǔn)可編程IO端口的設(shè)計.rar

    現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨立承擔(dān)。系統(tǒng)設(shè)計師們更愿意自己設(shè)計專用集成電路(ASIC,ApplicatIOn Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計周期盡可能短,最好是在實驗室里就能設(shè)計出合適的ASIC芯片,并且立即投入實際應(yīng)用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運用于通信領(lǐng)域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內(nèi)部進(jìn)行邏輯功能的實現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進(jìn)行配置來支持多種不同的接口標(biāo)準(zhǔn)。FPGA允許使用者通過不同編程來配置實現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標(biāo)準(zhǔn)的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標(biāo)準(zhǔn)的選擇、輸出驅(qū)動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關(guān)于FPGA中多標(biāo)準(zhǔn)兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計和實現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設(shè)計出能夠兼容單端標(biāo)準(zhǔn)的I/O電路模塊;同時針對以前設(shè)計的I/O模塊不支持雙端標(biāo)準(zhǔn)的缺點,要求新的電路模塊中擴(kuò)展出雙端標(biāo)準(zhǔn)的部分。文中以低壓雙端差分標(biāo)準(zhǔn)(LVDS)為代表構(gòu)建雙端標(biāo)準(zhǔn)收發(fā)轉(zhuǎn)換電路,與單端標(biāo)準(zhǔn)比較,LVDS具有很多優(yōu)點: (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負(fù)載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計完成了可以用于Virtex系列各低端型號FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標(biāo)準(zhǔn),其中包括單端標(biāo)準(zhǔn),也包括雙端標(biāo)準(zhǔn)如LVDS等。它具有適應(yīng)性的優(yōu)點、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點可以改進(jìn)和簡化系統(tǒng)級的設(shè)計,為最終的產(chǎn)品設(shè)計和生產(chǎn)打下基礎(chǔ)。設(shè)計中對包括20種IO標(biāo)準(zhǔn)在內(nèi)的各電器參數(shù)按照用戶手冊描述進(jìn)行仿真驗證,性能參數(shù)已達(dá)到預(yù)期標(biāo)準(zhǔn)。

    標(biāo)簽: FPGA 標(biāo)準(zhǔn) 可編程

    上傳時間: 2013-05-15

    上傳用戶:shawvi

  • stm32軟件串口 IO模擬串口

    stm32軟件串口 IO模擬串口,效果好得很.

    標(biāo)簽: stm 32 軟件 串口

    上傳時間: 2013-07-14

    上傳用戶:sssnaxie

  • ADS1247 模擬IO口程序

    ADS1247 IO口模擬SPI程序! 基于MSP430!

    標(biāo)簽: 1247 ADS 模擬 IO

    上傳時間: 2013-04-24

    上傳用戶:天誠24

  • 單片機(jī)IO口工作原理

    單片機(jī)IO口硬件電路、結(jié)構(gòu)簡介,性能介紹,工作原理等等

    標(biāo)簽: 單片機(jī) IO 工作原理

    上傳時間: 2013-04-24

    上傳用戶:763274289

  • VXWorks 系統(tǒng)通過模擬IO口配置FPGA芯片代碼

    VXWorks 系統(tǒng)通過模擬IO口配置FPGA芯片代碼,可以配置的,主要函數(shù)是xsvfExecute()

    標(biāo)簽: VXWorks FPGA IO

    上傳時間: 2013-08-08

    上傳用戶:y13567890

  • FPGA中雙向端口IO的研究

    FPGA中雙向端口IO的研究FPGA中雙向端口IO的研究.

    標(biāo)簽: FPGA 雙向端口

    上傳時間: 2013-08-09

    上傳用戶:fdfadfs

  • STC15F104W利用RC充放電使用IO口測量外部電壓

    STC15F104W利用RC充放電使用IO口測量外部電壓

    標(biāo)簽: 104W F104 STC 104

    上傳時間: 2013-11-23

    上傳用戶:Miyuki

  • 堪稱一絕的“IO 口掃鍵”法

    很好的解決了控制電路中IO的不足哦

    標(biāo)簽:

    上傳時間: 2013-10-28

    上傳用戶:英雄

  • 89C51單片機(jī)IO口模擬串行通信的實現(xiàn)方法

    89C51 單片機(jī)IO 口模擬串行通信的實現(xiàn)方法

    標(biāo)簽: 89C51 單片機(jī) IO 串行通信

    上傳時間: 2013-11-08

    上傳用戶:座山雕牛逼

主站蜘蛛池模板: 宁强县| 普格县| 余姚市| 上杭县| 张家口市| 石屏县| 南涧| 山阴县| 台州市| 睢宁县| 满洲里市| 筠连县| 四子王旗| 房山区| 阿克陶县| 晋宁县| 柘城县| 舞阳县| 潮安县| 壶关县| 托里县| 阿拉尔市| 郯城县| 新乡市| 道真| 西林县| 汝城县| 沾益县| 历史| 平南县| 高安市| 南平市| 庆城县| 巧家县| 额尔古纳市| 南昌市| 贵德县| 银川市| 崇信县| 丰台区| 巴南区|