簡介:一個tcp/ip協議實現的完整源代碼包.包括arp,ax25,icmp,tcp, telnet,trace,udp的源代碼,可同時作為客戶端,服務端 ,ip包路由.同時處理多個服務器,客戶端會話,對研究tcp/ip協議很有幫助
上傳時間: 2013-12-24
上傳用戶:FreeSky
使用PB實現取得多網卡ip GetIP支持多網卡
上傳時間: 2014-01-06
上傳用戶:fanboynet
我愛啦(52.La)多功能查詢系統 IP地址查詢、手機號碼查詢、身份證號碼查詢、域名SEO查詢、Alexa 查詢、郵編地址正反查詢、區號城市查詢、成語詞典、火車時刻表查詢、網站PR查詢等
上傳時間: 2017-07-29
上傳用戶:yangbo69
AT89S52單片機實現的基于TCP/IP的多點溫度測控系統下位機程序代碼
上傳時間: 2017-09-08
上傳用戶:wxhwjf
STC12C5A60S2單片機多功能智能相框 帶語音播等功能,附原理圖,功能實現:本作品采用STC12C5A60S2單片機作為主控制器,具有以下:(1)照片循環顯示(2)語音播報(3)GSM通信(4)時鐘顯示(5)溫度、PM2.5檢測與顯示(6)次聲波驅蟲電路(7)人體紅外、超聲波檢測(8)一鍵SOS求救作品非常不錯,可供單片機愛好者參考與借鑒
上傳時間: 2022-07-22
上傳用戶:
隨著微電子技術、計算機技術、軟件技術以及網絡技術的高度發展及其在電子測控技術與儀器上的應用,新的測控理論、方法、測控領域以及新的儀器結構不斷的出現,在許多方面已經沖破儀器的概念,電子測控儀器的功能和作用發生了質的變化。在這種背景下,八十年代末美國成功開發了圖形化的計算機語言LabVIEW。 LabVIEW是美國NI公司實現虛擬儀器(VirtualInstrument-Ⅵ)技術的G語言。圖形化編程開發平臺的特點是基于通用計算機等標準軟硬件資源平臺,實現構建靈活、層次體系明晰、功能強大且人機界面友好的測控系統,因此在國內外許多測控應用中被廣泛采用,但目前用LabVIEW實現的應用大多是基于單機運行的LabVIEW虛擬儀器程序。 本論文介紹了小型電站中多個任務的實時測控系統。系統采用分布式控制系統結構,將人機交互、數據采集等任務和控制任務分別交由測試計算機和控制計算機完成。該測控系統計算機應用軟件是在LabVIEW平臺上開發,實現了友好的人機交互,簡單直觀的現場數據監控,安全可靠的故障處理措施等功能。這個實時系統對電機的多個開關量、模擬量、溫度信號、直流電動機和步進電動機等進行實時的數據采集和控制。 本設計通過基于優先級的設置和執行系統的選擇,結合固定時間間隔調度和事件驅動機制,提出了基于LabVIEW平臺測控系統的兩級多任務調度策略。這些設計方案大大提高了測控系統的性能。按照軟件工程學的觀點對實時多任務測控系統進行了方案設計;開發了操作簡單、界面友好、通用化程度高的測控系統。 本論文較全面系統深入地研究了LabVIEW的網絡化功能。系統分析了LabVIEW的TCP/IP、DataSocket和RemotePanels三種網絡通信機制,詳細討論了每種機制的原理及功能特點,并設計了相應的LabVIEW程序。實現了基于局域網的實時數據通信和遠程控制。 此外,為了結果查詢和數據分析,本課題還設計了用LabVIEW開發的數據庫。
上傳時間: 2013-05-15
上傳用戶:zukfu
隨著計算機和微電子技術的飛速發展,基于數字信號處理的示波器、信號發生器、邏輯分析儀和頻譜分析儀等測量儀器已經應用到各個領域并且發揮著重要作用,但這些儀器昂貴的價格阻礙了它們的普遍使用。 本文針對電子測量儀器技術發展和普及的情況,結合用FPGA實現數字信號處理的優勢,研究一種基于FPGA的輔助性獨立電予測量儀器的軟件系統。這種儀器可以作為數模混合電路測試和驗證的工具,用來觀察模擬信號波形、數字信號時序波形、模擬信號的幅度頻譜,也可以用來產生DDS信號。在硬件選擇上,使用具有Altera公司CycloneⅡ器件的平臺來實現單片DSP系統,這種芯片成本低廉、工作速度快、技術兼容性好;在軟件設計上,采用基于FPGA的可編程數字邏輯設計方法,這種方法具有開發難度小、功能擴展簡單等優點。設計中采用的關鍵技術包括:基于FPGA和IP Core的Verilog HDL設計、數據采集、數據存儲、數據處理以及數據波形的實時顯示。對這些技術的研究探討不僅有理論研究價值,在科學實驗和產品設計中同樣具有重要的實用價值。系統的設計以低資源、高性能為目標,設計中采用了科學的模塊劃分、設計與集成的方法,在保持原四種信號處理功能不變的前提下,盡量多的節約各種FPGA資源,為實現低成本的輔助電子測量儀器提供了可能。
上傳時間: 2013-06-05
上傳用戶:love_stanford
隨著計算機及其外圍設備的發展,傳統的并行接口和串行接口在靈活性和接口擴展等方面存在的缺陷愈來愈不可回避,并逐漸成為計算機通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價格便宜、使用方便、靈活性高、支持熱插拔、接口標準化和易于擴展等優點,目前已經成為計算機外設接口的主流技術,在計算機外圍設備和消費類電子領域正獲得越來越多的應用。 @@ 本文基于USB2.0協議規范,設計了一款支持高速和全速傳輸的USB2.0設備控制器IP核。文中著重介紹了這款設備控制器IP核的設計和FPGA驗證工作,詳細研究并分析了USB2.0規范,根據規范提出了一種USB2.0設備控制器整體構架方案,描述了各個功能子模塊硬件電路的功能及實現。從可重用的角度出發,對設備控制器模塊進行優化設計,增加多個靈活的配置選項,根據不同的應用對硬件進行配置,使其在滿足要求的情況下去除冗余電路,以減少占用面積和功耗,從而使其靈活地應用于各種USB系統。本文還研究了IP核的驗證方法,并對所設計的USB2.0設備控制器建立了功能完備的ModelSim仿真驗證環境,搭建了FPGA硬件驗證平臺,設計了具有AHB接口的設備控制器和帶有8051的設備控制器,并分別在FPGA平臺上進行了功能驗證。 @@ 本文所設計的USB2.0設備控制器IP核可配置性高,使用者可以自由配置所需端點的個數以及每個端點類型等,可以集成于多種USB系統中,適于各類USB設備的開發。本課題所取得的成果為USB2.0設備類的研究和開發積累了經驗,并為后來實驗室某項目測試芯片的USB數據采集提供了參考方案,也為未來USB3.0接口IP核的開發和應用奠定了基礎。 @@關鍵詞USB2.0控制器;IP核;FPGA;驗證
上傳時間: 2013-06-30
上傳用戶:nanfeicui
DDR2 SDRAM是目前內存市場上的主流內存。除了通用計算機系統外,大量的嵌入式系統也紛紛采用DDR2內存,越來越多的SoC系統芯片中會集成有DDR2接口模塊。因此,設計一款匹配DDR2的內存控制器將會具有良好的應用前景。 論文在研究了DDR2的JEDEC標準的基礎上,設計出DDR2控制器的整體架構,采用自項向下的設計方法和模塊化的思想,將DDR2控制器劃分為若干模塊,并使用Verilog HDL語言完成DDR2控制器IP軟核中初始化模塊、配置模塊、執行模塊和數據通道模塊的RTL級設計。根據在設計中遇到的問題,對DDR2控制器的整體架構進行改進與完善。在分析了Altera數字PHY的基本性能的基礎上,設計DDR2控制器與數字PHY的接口模塊。搭建DDR2控制器IP軟核的仿真驗證平臺,針對設計的具體功能進行仿真驗證,并實現在Altera Stratix II GX90開發板上對DDR2存儲芯片基本讀/寫操作控制的FPGA功能演示。 論文設計的DDR2控制器的主要特點是: 1.支持數字PHY電路,不需要實際的硬件電路就完成DDR2控制器與DDR2存儲芯片之間的物理層接口,節約了設計成本,縮小了硬件電路的體積。 2.將配置口從初始化模塊中分離出來,簡化了具體操作。 3.支持多個DDR2存儲芯片,使得DDR2控制器的應用范圍更為廣闊。 4.支持DDR2的三項新技術,充分發揮DDR2內存的特性。 5.自動DDR2刷新控制,方便用戶對DDR2內存的控制。
上傳時間: 2013-06-10
上傳用戶:ynzfm
單片微型計算機(單片機)是將微處理器CPU、程序存儲器、數據存儲器、定時/計數器、輸入/輸出并行接口等集成在一起。由于單片機具有專門為嵌入式系統設計的體系結構與指令系統,所以它最能滿足嵌入式系統的應用要求。Intel公司生產的MCS-51系列單片機是我國目前應用最廣的單片機之一。 隨著可編程邏輯器件設計技術的發展,每個邏輯器件中門電路的數量越來越多,一個邏輯器件就可以完成本來要由很多分立邏輯器件和存儲芯片完成的功能。這樣做減少了系統的功耗和成本,提高了性能和可靠性。FPGA就是目前最受歡迎的可編程邏輯器件之一。IP核是將一些在數字電路中常用但比較復雜的功能塊,設計成可修改參數的模塊,讓其他用戶可以直接調用這些模塊,這樣就大大減輕了工程師的負擔,避免重復勞動。隨著FPGA的規模越來越大,設計越來越復雜,使用IP核是一個發展趨勢。 本課題結合FPGA與8051單片機的優點,主要針對以下三個方面研究: (1)FPGA開發平臺的硬件實現選用Xilinx公司的XC3S500E-PQ208-4-C作為核心器件,采用Intel公司的EEPROM芯片2816A和SRAM芯片6116作為片內程序存儲器,搭建FPGA的硬件開發平臺。 (2)用VHDL語言實現8051IP核分析研究8051系列單片機內部各模塊結構以及各部分的連接關系,實現了基于FPGA的8051IP核。主要包括如下幾個模塊:CPU模塊、片內數據存儲器模塊、定時/計數器模塊、并行端口模塊、串行端口模塊、中斷處理模塊、同步復位模塊等。 (3)基于FPGA的8051IP核應用用所設計的8051IP核,實現了對一個4×4鍵盤的監測掃描、鍵盤確認、按鍵識別等應用。
上傳時間: 2013-06-21
上傳用戶:stampede