基于FPGA自適應(yīng)高速RS編譯碼器的IP核設(shè)計(jì)
標(biāo)簽: FPGA 高速RS編譯碼器 IP核
上傳時(shí)間: 2016-05-10
上傳用戶:asdkin
一個(gè)SRAM控制器的IP核,很不錯(cuò),有興趣的朋友可以下去
標(biāo)簽: SRAM IP核 控制器
上傳時(shí)間: 2014-12-20
上傳用戶:ddddddos
xilinx的cpri的IP核,用fpga實(shí)現(xiàn),有pdf說(shuō)明文檔
標(biāo)簽: xilinx cpri IP核
上傳時(shí)間: 2013-12-21
上傳用戶:hopy
來(lái)自于OpenCores組織的開(kāi)放IP核,非常專業(yè),大牛編寫。
標(biāo)簽: OpenCores IP核
上傳時(shí)間: 2014-08-23
上傳用戶:問(wèn)題問(wèn)題
上傳時(shí)間: 2016-05-19
上傳用戶:dengzb84
altera i2c slave ip核verilog 編寫
標(biāo)簽: verilog altera slave i2c
上傳時(shí)間: 2013-12-09
上傳用戶:nanxia
如題所示.可復(fù)用SPI模塊IP核的設(shè)計(jì)與驗(yàn)證
標(biāo)簽: SPI 可復(fù)用 IP核 模塊
上傳時(shí)間: 2014-01-12
上傳用戶:sevenbestfei
用與生成ISE的IP核的COE文件,一些具體的參數(shù)要自己設(shè)置一下!
標(biāo)簽: ISE COE IP核
上傳時(shí)間: 2016-06-07
上傳用戶:cylnpy
15個(gè)IP核,很難找到的東西,找了很久得東西
標(biāo)簽: IP核
上傳時(shí)間: 2016-06-09
上傳用戶:qweqweqwe
描述了一個(gè)8位二進(jìn)制輸入的DAC 文章中包含源代碼 采用數(shù)字化技術(shù)、在測(cè)控系統(tǒng)中用IP核實(shí)現(xiàn)D/A轉(zhuǎn)換,并且在1片可編程邏輯器件中實(shí)現(xiàn)。它不受溫度的影響,既可保持高分辨率,又可降低對(duì)電路精度和穩(wěn)定度的要求,并減少元件的數(shù)量。
標(biāo)簽: DAC 8位 二進(jìn)制 IP核
上傳時(shí)間: 2016-06-10
上傳用戶:王楚楚
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1