arm9_fpga2_verilog是一個(gè)可以綜合的用verilog寫的arm9的ip軟核
arm9_fpga2_verilog是一個(gè)可以綜合的用verilog寫的arm9的ip軟核,對(duì)學(xué)習(xí)arm和FPGA開發(fā)有幫助。...
arm9_fpga2_verilog是一個(gè)可以綜合的用verilog寫的arm9的ip軟核,對(duì)學(xué)習(xí)arm和FPGA開發(fā)有幫助。...
8051的IP軟核,使用硬件描述語(yǔ)言編寫,可以下載到FPGA/CPLD中作為片上系統(tǒng)的處理器...
arm7的IP軟核代碼,對(duì)與研究ARM 和做FPGA開發(fā)有很大幫助!...
arm9_fpga2_verilog是一個(gè)可以綜合的用verilog寫的arm9的ip軟核,對(duì)學(xué)習(xí)arm和FPGA開發(fā)有幫助。...
有用_二維離散余弦變換的VLSI實(shí)現(xiàn)及IP軟核設(shè)計(jì)...
Ethernet(以太網(wǎng))verilog ip core用verilogHDL語(yǔ)言寫的以太網(wǎng)軟核,對(duì)學(xué)習(xí)verilog語(yǔ)言和以太網(wǎng)有很大幫助。...
當(dāng)前,隨著電子技術(shù)的飛速發(fā)展,智能化系統(tǒng)中需要傳輸?shù)臄?shù)據(jù)量日益增大,要求數(shù)據(jù)傳送的速度也越來越快,傳統(tǒng)的數(shù)據(jù)傳輸方式已無法滿足目前的要求。在此前提下,采用高速數(shù)據(jù)傳輸技術(shù)成為必然,DMA(直接存儲(chǔ)器訪...
本課題是在課題組已實(shí)現(xiàn)的高速串行通信平臺(tái)的基礎(chǔ)上,進(jìn)一步引伸,設(shè)計(jì)開源的PCI軟核通信模塊替代Xilinx公司提供的LogiCORE PCI核,力求在從模式下,做到占用資源更少,傳輸速度更快,也為以后...
DDR2 SDRAM是目前內(nèi)存市場(chǎng)上的主流內(nèi)存。除了通用計(jì)算機(jī)系統(tǒng)外,大量的嵌入式系統(tǒng)也紛紛采用DDR2內(nèi)存,越來越多的SoC系統(tǒng)芯片中會(huì)集成有DDR2接口模塊。因此,設(shè)計(jì)一款匹配DDR2的內(nèi)存控制器...
USB(UniversalSerialBus,通用串行總線)是當(dāng)今消費(fèi)電子產(chǎn)品和儀器設(shè)備中應(yīng)用最廣的接口協(xié)議之一,然而目前國(guó)內(nèi)的USB芯片只有極少數(shù)幾款,產(chǎn)品研究善處于起步階段,絕大部分產(chǎn)品主要由國(guó)外...