以某高速實時頻譜儀為應用背景,論述了5 Gsps采樣率的高速數(shù)據(jù)采集系統(tǒng)的構(gòu)成和設計要點,著重分析了采集系統(tǒng)的關鍵部分高速ADC(analog to digital,模數(shù)轉(zhuǎn)換器)的設計、系統(tǒng)采樣時鐘設計、模數(shù)混合信號完整性設計、電磁兼容性設計和基于總線和接口標準(PCI Express)的數(shù)據(jù)傳輸和處理軟件設計。在實現(xiàn)了系統(tǒng)硬件的基礎上,采用Xilinx公司ISE軟件的在線邏輯分析儀(ChipScope Pro)測試了ADC和采樣時鐘的性能,實測表明整體指標達到設計要求。給出上位機對采集數(shù)據(jù)進行處理的結(jié)果,表明系統(tǒng)實現(xiàn)了數(shù)據(jù)的實時采集存儲功能。
標簽:
Gsps
高速數(shù)據(jù)
采集系統(tǒng)
上傳時間:
2014-11-26
上傳用戶:黃蛋的蛋黃