單片機(jī)系統(tǒng)的數(shù)碼管顯示驅(qū)動(dòng)和鍵盤掃描以單片機(jī)為核心的很多儀器都需要數(shù)碼管顯示驅(qū)動(dòng)和鍵盤掃描,三種具體方案如下供參考:一、經(jīng)典方案:使用8279 芯片
標(biāo)簽: 單片機(jī)系統(tǒng) 數(shù)碼管 顯示驅(qū)動(dòng) 鍵盤掃描
上傳時(shí)間: 2013-07-28
上傳用戶:tianjinfan
近年來,隨著控制系統(tǒng)規(guī)模的擴(kuò)大和總線技術(shù)的發(fā)展,對數(shù)據(jù)采集和傳輸技術(shù)提出了更高的要求。目前,很多設(shè)備需要實(shí)現(xiàn)從單串口通信到多路串口通信的技術(shù)改進(jìn)。同時(shí),隨著以太網(wǎng)技術(shù)的發(fā)展和普及,這些設(shè)備的串行數(shù)據(jù)需要通過網(wǎng)絡(luò)進(jìn)行傳輸,因而有必要尋求一種解決方案,以實(shí)現(xiàn)技術(shù)上的革新。 本文分別對串行通信和基于TCP/IP協(xié)議的以太網(wǎng)通信進(jìn)行研究和分析,在此基礎(chǔ)上,設(shè)計(jì)一個(gè)嵌入式系統(tǒng)一基于APM處理器的多路串行通信與以太網(wǎng)通信系統(tǒng),來實(shí)現(xiàn)F8-DCS系統(tǒng)中多路串口數(shù)據(jù)采集和以太網(wǎng)之間的數(shù)據(jù)傳輸。主要作了如下工作:首先,分析了當(dāng)前串行通信的應(yīng)用現(xiàn)狀和以太網(wǎng)技術(shù)的發(fā)展動(dòng)態(tài),通過比較傳統(tǒng)的多路串口通信系統(tǒng)的優(yōu)缺點(diǎn),設(shè)計(jì)出了一種采用CPID技術(shù)和CAN總線技術(shù)相結(jié)合的新型技術(shù),并結(jié)合F8-DCS系統(tǒng)數(shù)據(jù)量大和實(shí)時(shí)性高的特點(diǎn),對串行通訊幀同步的方法進(jìn)行了詳細(xì)的研究。然后,根據(jù)課題的實(shí)際需求,對系統(tǒng)進(jìn)行總體設(shè)計(jì)和功能模塊劃分,并詳細(xì)介紹了基于ARM7處理器的多路串口通信接口、以太網(wǎng)通信接口以及二者之間的數(shù)據(jù)傳輸接口的電路設(shè)計(jì)。在軟件設(shè)計(jì)上,對系統(tǒng)的啟動(dòng)代碼、串行通信協(xié)議、串口驅(qū)動(dòng)以及多串口與網(wǎng)口間雙向數(shù)據(jù)傳輸?shù)冗M(jìn)行了詳細(xì)的論述。最后,將上述技術(shù)應(yīng)用于某大型火電廠主機(jī)F8-DCS系統(tǒng)I/O通訊網(wǎng)絡(luò)的測試與分析,達(dá)到了設(shè)計(jì)要求。
上傳時(shí)間: 2013-07-31
上傳用戶:aeiouetla
·基于2410的MP3系統(tǒng)設(shè)計(jì)方案和原理圖
標(biāo)簽: 2410 MP3 系統(tǒng)設(shè)計(jì) 方案
上傳時(shí)間: 2013-04-24
上傳用戶:sun_pro12580
·VC寫的MP3解碼源碼和Layer3編碼源碼(主要用于U盤開發(fā) 內(nèi)含幫助文件)文件列表: Mp3 解碼源碼:layer3編碼源碼 ............................\layer3編碼源碼 ............................\..............\dewindow.txt ..........
上傳時(shí)間: 2013-07-25
上傳用戶:juyuantwo
16位定點(diǎn)FFT-DSP的FPGA實(shí)現(xiàn)(相關(guān)代碼和使用說明)
標(biāo)簽: FFT-DSP FPGA 定點(diǎn) 代碼
上傳時(shí)間: 2013-08-11
上傳用戶:a471778
基于MAXII CPLD的對1602字符型液晶進(jìn)行讀寫操作,其中使用了一個(gè)CFI的IP核
標(biāo)簽: MAXII CPLD 1602 字符型液晶
上傳時(shí)間: 2013-08-23
上傳用戶:yeling1919
Verilog實(shí)現(xiàn)的DDS正弦信號發(fā)生器和測頻測相模塊,DDS模塊可產(chǎn)生兩路頻率和相位差均可預(yù)置調(diào)整的值正弦波,頻率范圍為20Hz-5MHz,相位范圍為0°-359°,測量的數(shù)據(jù)通過引腳傳輸給單片機(jī),單片機(jī)進(jìn)行計(jì)算和顯示。
標(biāo)簽: Verilog DDS 正弦信號發(fā)生器 模塊
上傳時(shí)間: 2013-08-28
上傳用戶:asdfasdfd
采用按時(shí)間抽選的基4原位算法和坐標(biāo)旋轉(zhuǎn)數(shù)字式計(jì)算機(jī)(CORDIC)算法實(shí)現(xiàn)了一個(gè)FFT實(shí)時(shí)譜分析系統(tǒng)。整個(gè)設(shè)計(jì)采用流水線工作方式,保證了系統(tǒng)的速度,避免了瓶勁的出現(xiàn);整個(gè)系統(tǒng)采用FPGA實(shí)現(xiàn),實(shí)驗(yàn)表明,該系統(tǒng)既有DSP器件實(shí)現(xiàn)的靈活性又有專用FFT芯片實(shí)現(xiàn)的高速數(shù)據(jù)吞吐能力,可以廣泛地應(yīng)用于數(shù)字信號處理的各個(gè)領(lǐng)域。
標(biāo)簽: CORDIC FFT 算法 旋轉(zhuǎn)
上傳時(shí)間: 2013-09-01
上傳用戶:731140412
cpld與單片機(jī)8051的通信的設(shè)計(jì)方法 以及cpld和單片機(jī)的端口對應(yīng)
標(biāo)簽: cpld 8051 單片機(jī) 通信
上傳時(shí)間: 2013-09-01
上傳用戶:wettetw
推箱子游戲中的proteus仿真顯示電路和鍵盤部分
上傳時(shí)間: 2013-09-21
上傳用戶:xieguodong1234
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1