亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

LCD驅動芯片

  • 射頻基站芯片FM1722應用設計.rar

    射頻基站芯片FM1722應用設計.................

    標簽: 1722 FM 射頻

    上傳時間: 2013-06-16

    上傳用戶:cxl274287265

  • TFT-LCD的驅動原理.rar

    tft-lcd驅動原理,對要研究TFTlcd的朋友有很大用處

    標簽: TFT-LCD 驅動原理

    上傳時間: 2013-07-08

    上傳用戶:lingduhanya

  • 射頻卡基站芯片U2270B的原理及應用.rar

    RFID 低頻基站芯片開發及應用文檔 方便開發

    標簽: U2270B 射頻卡 基站芯片

    上傳時間: 2013-05-15

    上傳用戶:qiao8960

  • s3c2440芯片中文手冊.rar

    s3c2440芯片中文手冊,不要錯過呀,好東西,想要的速度下載

    標簽: s3c2440 芯片

    上傳時間: 2013-04-24

    上傳用戶:abc123456.

  • SATA2.0硬盤加解密接口芯片數據通路的設計與FPGA實現.rar

    SATA接口是新一代的硬盤串行接口標準,和以往的并行硬盤接口比較它具有支持熱插拔、傳輸速率快、執行效率高的明顯優勢。SATA2.0是SATA的第二代標準,它規定在數據線上使用LVDS NRZ串行數據流傳輸數據,速率可達3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令隊列)、端口復用器、交錯啟動等一系列技術特征。正是由于以上的種種技術優點,SATA硬盤業已被廣泛的使用于各種企業級和個人用戶。 硬盤作為主要的信息載體之一,其信息安全問題尤其引起人們的關注。由于在加密時需要實時處理大量的數據,所以對硬盤數據的加密主要使用帶有密鑰的硬件加密的方式。因此將硬盤加密和SATA接口結合起來進行設計和研究,完成基于SATA2.0接口的加解密芯片系統設計具有重要的使用價值和研究價值。 本論文首先介紹了SATA2.0的總線協議,其協議體系結構包括物理層、鏈路層、傳輸層和命令層,并對系統設計中各個層次中涉及的關鍵問題進行了闡述。其次,本論文對ATA協議和命令進行了詳細的解釋和分析,并針對設計中涉及的命令和對其做出的修改進行了說明。接著,本論文對SATA2.0加解密控制芯片的系統設計進行了講解,包括硬件平臺搭建和器件選型、模塊和功能劃分、系統工作原理等,剖析了系統設計中的難點問題并給出解決問題的方法。然后,對系統數據通路的各個模塊的設計和實現進行詳盡的闡述,并給出各個模塊的驗證結果。最后,本文簡要的介紹了驗證平臺搭建和測試環境、測試方法等問題,并分析測試結果。 本SATA2.0硬盤加解密接口電路在Xilinx公司的Virtex5 XC5VLX50T FPGA上進行測試,目前工作正常,性能良好,已經達到項目性能指標要求。本論文在SATA加解密控制芯片設計與實現方面的研究成果,具有通用性、可移植性,有一定的理論及經濟價值。

    標簽: SATA FPGA 2.0

    上傳時間: 2013-04-24

    上傳用戶:JIUSHICHEN

  • STC芯片燒寫軟件.rar

    51單片機綜合學習系統 STC芯片燒寫軟件

    標簽: STC 芯片燒寫 軟件

    上傳時間: 2013-04-24

    上傳用戶:akk13

  • SST芯片燒寫軟件.rar

    51單片機綜合學習系統 SST芯片燒寫軟件

    標簽: SST 芯片燒寫 軟件

    上傳時間: 2013-07-21

    上傳用戶:plsee

  • 基于FPGA語音識別系統設計與實現.rar

    近年來,語音識別研究大部分集中在算法設計和改進等方面,而隨著半導體技術的高速發展,集成電路規模的不斷增大與各種研發技術水平的不斷提高,新的硬件平臺的推出,語音識別實現平臺有了更多的選擇。語音識別技術在與DSP、FPGA、ASIC等器件為平臺的嵌入式系統結合后,逐漸向實用化、小型化方向發展。 本課題通過對現有各種語音特征參數與孤立詞語音識別模型進行研究的基礎上,重點探索基于動態時間規整算法的DTW模型在孤立詞語音識別領域的應用,并結合基于FPGA的SOPC系統,在嵌入式平臺上實現具有較好精度與速度的孤立詞語音識別系統。 本系統整體設計基于DE2開發平臺,采用基于Nios II的SOPC技術。采用這種解決方案的優點是實現了片上系統,減少了系統的物理體積和總體功耗;同時系統控制核心都在FPGA內部實現,可以極為方便地更新和升級系統,大大地提高了系統的通用性和可維護性。 此外,由于本系統需要大量的高速數據運算,在設計中作者充分利用了Cyclone II芯片的豐富的硬件乘法器,實現了語音信號的端點檢測模塊,FFT快速傅立葉變換模塊,DCT離散余弦變換模塊等硬件設計模塊。為了提高系統的整體性能,作者充分利用了FPGA的高速并行的優勢,以及配套開發環境中的Avalon總線自定義硬件外設,使系統處理數字信號的能力大大提高,其性能優于傳統的微控制器和普通DSP芯片。 本論文主要包含了以下幾個方面: (1)結合ALTERA CYCLONE II芯片的特點,確定了基于FPGA語音識別系統的總體設計,在此基礎上進行了系統的軟硬件的選擇和設計。 (2)自主設計了純硬件描述語言的驅動電路設計,完成了高速語音采集的工作,并且對存儲數據芯片SRAM中的原始語音數據進行提取導入MATLAB平臺測試數據的正確性。整個程序測試的方式對系統的模塊測試起到重要的作用。 (3)完成高速定點256點的FFT模塊的設計,此模塊是系統成敗的關鍵,實現高速實時的運算。 (4)結合SOPC的特性,設計了人機友好接口,如LCD顯示屏的提示反饋信息等等,以及利用ALTERA提供的一些驅動接口設計完成用戶定制的系統。 (5)進行了整體系統測試,系統可以較穩定地實現實時處理的目的,具有一定的市場潛在價值。

    標簽: FPGA 語音識別 系統設計

    上傳時間: 2013-05-23

    上傳用戶:ABCD_ABCD

  • 基于FPGA的通用實時信號處理系統的硬件設計與實現.rar

    近年來,以FPGA為代表的數字系統現場集成技術取得了快速的發展,FPGA不但解決了信號處理系統小型化、低功耗、高可靠性等問題,而且基于大規模FPGA單片系統的片上可編程系統(SOPC)的靈活設計方式使其越來越多的取代ASIC的市場。傳統的通用信號處理系統使用DSP作為處理核心,系統的可重構型不強,FPGA解決了這一問題,并且現有的FPGA中,多數已集成DSP模塊,結合FPGA較強的信號并行處理特性使其與DSP信號處理能力差距很小。因此,FPGA作為處理核心的通用信號處理系統具有很強的可實施性。 @@ 基于上述要求,作者設計和完成了一個基于多FPGA的通用實時信號處理系統。該系統采用4片XC3SD1800A作為處理核心,使用DDR2 SDRAM高速存儲實時數據。作者通過全面的分析,設計了核心板、底板和應用板分離系統架構。該平臺能夠根據實際需求進行靈活的搭配,核心板之間的數據傳輸采用了LVDS(低電壓差分信號)技術,從而使得數據能夠穩定的以非常高的速率進行傳輸。 @@ 本系統屬于高速數字電路的設計范疇,因此必須重視信號完整性的設計與分析問題,作者根據高速電路的設計慣例和軟件輔助設計的方法,在分析和論證了阻抗控制、PCB堆疊、PCB布局布線等約束的基礎上,順利地完成了PCB繪制與調試工作。 @@ 作為系統設計的重要環節,作者還在文中研究了在系統設計過程中出現的電源完整性問題,并給出了解決辦法。 @@ LVDS高速數據通道接口和DDR2存儲器接口設計決定本系統的使用性能,本文基于所選的FPGA芯片進行了詳細的闡述和驗證。并結合系統的核心板和底板,完成了應用板,視頻圖像采集、USB、音頻、LCD和LED矩陣模塊顯示等接口的設計工作,對其中的部分接口進行了邏輯驗證。 @@ 經過測試,該通用的信號處理平臺具有實時性好、通用性強、可擴展和可重構等特點,能夠滿足當前一些信號處理系統對高速、實時處理的要求,可以廣泛應用于實時信號處理領域。通過本平臺的研究和開發工作,為進一步研究和設計通用、實時信號處理系統打下了堅實的基礎。 @@關鍵詞:通用實時信號處理;FPGA;信號完整性;DDR2;LVDS

    標簽: FPGA 實時信號 處理系統

    上傳時間: 2013-05-27

    上傳用戶:qiaoyue

  • MP3音頻解碼器的FPGA原型芯片設計與實現.rar

    MP3音樂是目前最為流行的音樂格式,因其音質、復雜度與壓縮比的完美折中,占據著廣闊的市場,不僅在互聯網上廣為流傳,而且在便攜式設備領域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對象,在實時性、面積等約束條件下,研究MP3解碼電路的設計方法,實現FPGA原型芯片,研究MP3原型芯片的驗證方法。 論文的主要貢獻如下: (1)使用算法融合方法合并MP3解碼過程的相關步驟,以減少緩沖區存儲單元的容量和訪存次數。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內部的三個算法步驟融合在一起進行設計,可以省去存儲中間計算結果的緩存區單元。 (2)反量化、立體聲處理等模塊中,采用流水線設計技術,設置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續訪問公共緩存技術,合理規劃各計算子模塊的工作時序,將數據計算的時間隱藏在訪存過程中;充分利用頻率線的零值區特性,有效地減少數據計算量,加快了數據處理的速度。 (3)設計了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設計RTL級電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發板為平臺,實現MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個,寄存器共有4024個,系統頻率可達69.6MHz,充分滿足了MP3解碼過程的實時性要求。實驗結果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質良好。

    標簽: FPGA MP3 音頻解碼器

    上傳時間: 2013-07-01

    上傳用戶:xymbian

主站蜘蛛池模板: 清苑县| 任丘市| 新民市| 大名县| 莱芜市| 张掖市| 洮南市| 马山县| 公主岭市| 临江市| 新平| 辉县市| 万全县| 宁德市| 肇东市| 汕尾市| 哈尔滨市| 巢湖市| 阿巴嘎旗| 廊坊市| 吉水县| 西青区| 昌宁县| 枣庄市| 平果县| 迁西县| 和平区| 珲春市| 龙山县| 白沙| 健康| 汨罗市| 小金县| 塘沽区| 永安市| 黔西县| 九台市| 延川县| 顺平县| 泰宁县| 宿松县|