A dimming driver designed to drive an external n-channel MOSFET in series with the LED string pro
上傳時間: 2013-07-06
上傳用戶:1583060504
大功率照明驅動電路 PT4107 在系統(tǒng)設計中,最具挑戰(zhàn)性的工作是如何提高整機效率。在圖 1典應用電路中電路中除了芯片的固定消耗外,主要有 5 個元件會影響效率,它們是整流二極管、
上傳時間: 2013-06-19
上傳用戶:t1213121
PT4107 日光燈DEMO 采用非隔離BUCK 電路,驅動一個由小功率LED 串并聯(lián)組成的LED 網(wǎng)絡,具體為20 串15 并共300顆LED。
上傳時間: 2013-04-24
上傳用戶:ggwz258
基于 LED 恒流驅動電路 SD42522,設計符合 MR16 燈頭標準的 MR16 LED 射燈演示板,滿足輸入電壓 12V(AC)條件下,輸出 350mA,最大可以驅動 3 顆串聯(lián) LED 或輸出
上傳時間: 2013-06-16
上傳用戶:lijinchuan
BL9580 是為1.4A或以下LED電流設計的高效率驅動器,其體積小,效率高,性價比高,可為客戶提供具備競爭力的電路驅動方案
上傳時間: 2013-06-28
上傳用戶:ruan2570406
用EDA 設計LED 漢字滾動顯示器原理 摘要:本文主要討論了使用EDA 工具設計漢字滾動顯示器的技術問題。文中首先描述了基于現(xiàn)場可編程門陣列(
上傳時間: 2013-04-24
上傳用戶:ommshaggar
BL9580 是為1.4A或以下LED電流設計的高效率驅動器,其體積小,效率高,性價比高,可為客戶提供具備競爭力的電路驅動方案
上傳時間: 2013-08-02
上傳用戶:diaorunze
HT6298A 為開關型單節(jié)或兩節(jié)鋰離子/鋰聚合物電池充電管理芯片,非常適合于便攜式設備的充電管理應用。HT6298A 集內(nèi)置功率MOSFET、高精度電壓和電流調(diào)節(jié)器、預充、充電狀態(tài)指示和充電截止等功
上傳時間: 2013-06-22
上傳用戶:417313137
逆變控制器的發(fā)展經(jīng)歷從分立元件的模擬電路到以專用微處理芯片(DSP/MCU)為核心的電路系統(tǒng),并從數(shù)模混合電路過渡到純數(shù)字控制的歷程。但是,通用微處理芯片是為一般目的而設計,存在一定局限。為此,近幾年來逆變器專用控制芯片(ASIC)實現(xiàn)技術的研究越來越受到關注,已成為逆變控制器發(fā)展的新方向之一。本文利用一個成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專用控制芯片ASIC的實現(xiàn)技術,依次對專用芯片的系統(tǒng)功能劃分,硬件算法,全系統(tǒng)的硬件設計及優(yōu)化,流水線操作和并行化,芯片運行穩(wěn)定性等問題進行了初步研究。首先引述了單相電壓型PWM逆變器連續(xù)時間和離散時間的數(shù)學模型,以及基于極點配置的單相電壓型PWM逆變器電流內(nèi)環(huán)電壓外環(huán)雙閉環(huán)控制系統(tǒng)的設計過程,同時給出了仿真結果,仿真表明此系統(tǒng)具有很好的動、靜態(tài)性能,并且具有自動限流功能,提高了系統(tǒng)的可靠性。緊接著分析了FPGA器件的特征和結構。在給出本芯片應用目標的基礎上,制定了FPGA目標器件的選擇原則和芯片的技術規(guī)格,完成了器件選型及相關的開發(fā)環(huán)境和工具的選取。然后系統(tǒng)闡述了復雜FPGA設計的設計方法學,詳細介紹了基于FPGA的ASIC設計流程,概要介紹了僅使用QuartusII的開發(fā)流程,以及Modelsim、SynplifyPro、QuartusII結合使用的開發(fā)流程。在此基礎上,進行了芯片系統(tǒng)功能劃分,針對:DDS標準正弦波發(fā)生器,電壓電流雙環(huán)控制算法單元,硬件PI算法單元,SPWM產(chǎn)生器,三角波發(fā)生器,死區(qū)控制器,數(shù)據(jù)流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設計。分析了全數(shù)字鎖相環(huán)的結構和模型,以此為基礎,設計了一種應用于逆變器的,用比例積分方法替代傳統(tǒng)鎖相系統(tǒng)中的環(huán)路濾波,用相位累加器實現(xiàn)數(shù)控振蕩器(DCO)功能的高精度二階全數(shù)字鎖相環(huán)(DPLL)。分析了“流水線操作”等設計優(yōu)化問題,并針對逆變器控制系統(tǒng)中,控制系統(tǒng)算法呈多層結構,且層與層之間還有數(shù)據(jù)流聯(lián)系,其執(zhí)行順序和數(shù)據(jù)流的走向較為復雜,不利于直接采用流水線技術進行設計的特點,提出一種全新的“分層多級流水線”設計技術,有效地解決了復雜控制系統(tǒng)的流水線優(yōu)化設計問題。本文最后對芯片運行穩(wěn)定性等問題進行了初步研究。指出了設計中的“競爭冒險”和飽受困擾之苦的“亞穩(wěn)態(tài)”問題,分析了產(chǎn)生機理,并給出了常用的解決措施。
上傳時間: 2013-05-28
上傳用戶:ice_qi
激光測距技術被廣泛應用于現(xiàn)代工業(yè)測量、航空與大地的測量、國防及通信等諸多領域。本文從已獲得廣泛應用的脈沖激光測距技術入手,重點分析了近年提出的自觸發(fā)脈沖激光測距技術(STPLR)特別是其中的雙自觸發(fā)脈沖激光測距技術(BSTPLR),通過分析發(fā)現(xiàn)其核心部件之一就是用于測量激光脈沖飛行時間(周期)的高精度高速計數(shù)器,而目前一般的方式是采用昂貴的進口高速計數(shù)器或專用集成電路(ASIC)來完成,這使得激光測距儀在研發(fā)、系統(tǒng)的改造升級和自主知識產(chǎn)權保護等諸多方面受到制約,同時在其整體性能上特別是在集成化、小型化和高可靠性方面帶來阻礙。為此,本文研究了采用現(xiàn)場可編程門陣列(FPGA)來實現(xiàn)脈沖激光測距中的高精度高速計數(shù)及其他相關功能,基本解決了以上存在的問題。 論文通過對雙自觸發(fā)脈沖激光測距的主要技術要求和技術指標進行分析,對其中的信號處理單元采用了FPGA+單片機的設計形式。由FPGA主控芯片(EPF10K20TC144-4)作為周期測量模塊,在整個測距系統(tǒng)中是信號處理的核心部件,借助其用戶可編程特性及很高的內(nèi)部時鐘頻率,設計了專用于BSTPLR的高速高精度計數(shù)芯片,負責對測距信號產(chǎn)生電路中的時刻鑒別電路輸出信號進行計數(shù)。數(shù)據(jù)處理模塊則主要由單片機(AT89C51)來實現(xiàn)。系統(tǒng)可以通過鍵盤預置門控信號的寬度以均衡測量的精度和速度,測量結果采用7位LED數(shù)碼管顯示。本設計在近距離(大尺寸)范圍內(nèi)實驗測試時基本滿足設計要求。
上傳時間: 2013-06-02
上傳用戶: