亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

LM2576驅動方案最大3A

  • 基于FPGA的卷積編碼和維特比譯碼

    在數字通信中,采用差錯控制技術(糾錯碼)是提高信號傳輸可靠性的有效手段,并發揮著越來越重要的作用。糾錯碼主要有分組碼和卷積碼兩種。在碼率和編碼器復雜程度相同的情況下,卷積碼的性能優于分組碼。 卷積碼的譯碼方法主要有代數譯碼和概率譯碼。代數譯碼是基于碼的代數結構;而概率譯碼不僅基于碼的代數結構,還利用了信道的統計特性,能充分發揮卷積碼的特點,使譯碼錯誤概率達到很小。 卷積碼譯碼器的設計是由高性能的復雜譯碼器開始的,對于概率譯碼最初的序列譯碼,隨著譯碼約束長度的增加,其譯碼錯誤概率可達到非常小。后來慢慢地向低性能的簡單譯碼器演化,對不太長的約束長度,維特比(Viterbi)算法是非常實用的。維特比算法是一種最大似然的譯碼方法。當編碼約束度不太大(小于等于10)或者誤碼率要求不太高(約10-5)時,Viterbi譯碼算法效率很高,速度很快,譯碼器也較簡單。 目前,卷積碼在數傳系統,尤其是在衛星通信、移動通信等領域已被廣泛應用。 本論文對卷積碼編碼和Viterbi譯碼的設計原理及其FPGA實現方案進行了研究。同時,將交織和解交織技術應用于編碼和解碼的過程中。 首先,簡要介紹了卷積碼的基礎知識和維特比譯碼算法的基本原理,并對硬判決譯碼和軟判決譯碼方法進行了比較。其次,討論了交織和解交織技術及其在糾錯碼中的應用。然后,介紹了FPGA硬件資源和軟件開發環境Quartus Ⅱ,包括數字系統的設計方法和設計規則。再有,對基于FPGA的維特比譯碼器各個模塊和相應算法實現、優化進行了研究。最后,在Quartus Ⅱ平臺上對硬判決譯碼和軟判決譯碼以及有無交織等不同情況進行了仿真,并根據仿真結果分析了維特比譯碼器的性能。 分析結果表明,系統的誤碼率達到了設計要求,從而驗證了譯碼器設計的可靠性,所設計基于FPGA的并行Viterbi譯碼器適用于高速數據傳輸的場合。

    標簽: FPGA 卷積 編碼 譯碼

    上傳時間: 2013-04-24

    上傳用戶:zhenyushaw

  • 基于FPGA的雷達信號偵察數字接收機

    隨著信號處理技術的進步和電子技術的發展,雷達信號偵察接收機逐漸從模擬體制向數字體制轉變。軟件無線電概念的提出,促使雷達偵察接收機朝大帶寬、全截獲方向發展,現有的串行信號處理體制已經很難滿足系統要求。FPGA器件的出現,為實現寬帶雷達信號偵察數字接收機提供了硬件支持。 本文結合FPGA芯片特點,在前人研究基礎上,從算法和硬件實現兩方面,對雷達信號偵察數字接收機若干關鍵技術進行了研究和創新,主要研究內容包括以下幾個方面。 1)給出了基于QuartusII/Matlab和ISE/ModelSim/Matlab的兩種FPGA設計聯合仿真技術。這種聯合仿真技術,大大提高了基于FPGA的雷達信號偵察數字接收機的設計效率。 2)給出了一種基于FFT/IFFT的寬帶數字正交變換算法,并將該算法在FPGA中進行了硬件實現,設計可對600MHz帶寬內的輸入信號進行實時正交變換。 3)提出了一種全并行結構FFT的FPGA實現方案,并將其在FPGA芯片中進行了硬件實現,設計能夠在一個時鐘周期內完成32點并行FFT運算,滿足了數字信道化接收機對數據處理速度的要求。 4)提出了一種自相關信號檢測FPGA實現方案,通過改變FIFO長度改變自相關運算點數,實現了弱信號檢測。提出通過二次門限處理來消除檢測脈沖中的毛刺和凹陷,降低了虛警概率,提高了檢測結果的可靠性。 5)在單通道自相關信號檢測算法基礎上,提出采用三路并行檢測,每路采用不同的相關點數和檢測門限,再綜合考慮三路檢測結果,得到最終檢測結果。給出了算法FPGA實現過程,并對設計進行了聯合時序仿真,提高了檢測性能。 6)給出了一種利用FFT變換后的兩根最大譜線進行插值的快速高精度頻率估計方法,并將該算法在FPGA硬件中進行了實現。通過利用FFT運算后的實/虛部最大值進行插值,降低了硬件資源消耗、縮短了運算延遲。 7)結合4)、5)、6)中的研究成果,完成了對雷達脈沖信號到達時間、終止時間、脈沖寬度和脈沖頻率的估計,最終在一塊FPGA芯片內實現了一個精簡的雷達信號偵察數字接收機,并在微波暗室中進行了測試。

    標簽: FPGA 雷達信號 數字接收機

    上傳時間: 2013-06-13

    上傳用戶:Divine

  • 信道化中頻接收機設計與仿真實現

    軟件無線電(Software Radio)具有高度靈活性、開放性,很容易實現與現有和未來多種電臺的兼容,能最大限度的滿足了互聯互通的要求。而基于多相濾波器組的信道化軟件無線電接收技術以其固有的全概率接收、降采樣速率以及其大幅提高運算速率的能力越來越受到重視。本文主要研究了基于現場可編程門陣列(FPGA)的軟件無線電信道化中頻接收技術設計與實現。 首先介紹了軟件無線電的基本概念以及其發展狀況,深入討論了軟件無線電的基本理論,主要介紹了設計中所用到的帶通采樣技術、信號的抽取技術與多相濾波技術。 然后簡要介紹了信道化中頻接收機的射頻(Radio Frequency,RF)前端接收技術,設置寬中頻超外差接收機射頻前端的設計指標,給出了改進的實信號濾波器組低通型實現結構,并依此推導和建立了實信號多相濾波器組信道化中頻接收機的數學模型。 最后基于EP1S80開發平臺實現了實信號多相濾波器組信道化的中頻接收機。給出了多相濾波器、抽取運算、FFT運算、信道劃分以及復乘運算的設計方案。仿真結果表明,該接收機能夠實現對中頻信號的正確接收,驗證了系統設計的可行性。

    標簽: 信道 中頻 仿真實現 收機設計

    上傳時間: 2013-06-12

    上傳用戶:qq521

  • GPS系統設計及其FPGA驗證

    近年來,GPS技術迅速發展,并隨著3G時代的到來,其應用領域日益廣闊,需求量與日俱增。與此同時,隨著電路系統設計越來越復雜,上市時間日益縮短,集成電路設計方法面臨重大變革。因此采用新型方法學來設計GPS接收系統是必要的。 本文基于GPS原理,采用可復用的IP技術和軟硬協同設計技術,設計了一種高性能的GPS SOC接收系統。論文首先分析了GPS信號解調的原理,提出了一種高性能的捕獲和跟蹤系統結構,詳細說明了其工作流程和設計原理。其次,基于高性能總線的選取提出了整個基帶系統地結構,并闡明了總線上的各個模塊設計方法。采用了直接復用的測試手段和FPGA的測試平臺,縮短開發周期,而且保證了對整個系統測試的覆蓋率。本文所設計的系統最大特色在于易于集成到其它系統中,并且僅占用10個芯片端口,實現了IP化的設計目的。 最后本文介紹了測試過程中所采用的基于FPGA平臺的仿真驗證方案和測試方法,并給出了最終的測試結果,達到了對衛星信號搜索定位的目的。

    標簽: FPGA GPS 系統設計

    上傳時間: 2013-04-24

    上傳用戶:starlet007

  • 將運算放大器連接至高速DAC

    介紹了一款不要求負參考電壓 (VREF) 的電流源 DAC/運算放大器接口。盡管該建議電路設計提供了一款較好的有效解決方案,但必須注意的是:如果 DAC 的最大兼容電壓作為運算放大器輸入 (VDAC+) 正端的設計目標,則負端 (VDAC–) 的 DAC 電壓將會違反最大兼容輸出電壓,因為存在最初并不那么明顯的偏置。下面的討論,將對出現這種偏置的原因進行解釋,并提出一種解決問題的簡單方法。之后,我們將討論在 DAC 和運算放大器之間插入一個濾波器的方法。

    標簽: DAC 運算放大器 連接

    上傳時間: 2013-10-22

    上傳用戶:gut1234567

  • 簡述PCB線寬和電流關系

      PCB線寬和電流關系公式   先計算Track的截面積,大部分PCB的銅箔厚度為35um(即 1oz)它乘上線寬就是截面積,注意換算成平方毫米。 有一個電流密度經驗值,為15~25安培/平方毫米。把它稱上截面積就得到通流容量。   I=KT(0.44)A(0.75), 括號里面是指數,   K為修正系數,一般覆銅線在內層時取0.024,在外層時取0.048   T為最大溫升,單位為攝氏度(銅的熔點是1060℃)   A為覆銅截面積,單位為square mil.   I為容許的最大電流,單位為安培。   一般 10mil=0.010inch=0.254mm 1A , 250mil=6.35mm 8.3A ?倍數關系,與公式不符 ?  

    標簽: PCB 電流

    上傳時間: 2013-10-11

    上傳用戶:ls530720646

  • FSK-CC1101大功率收發模塊

    CC1101 是集FSK/ASK/OOK/MSK調制方式于一體的高功率、性能 收發模塊。它提供擴展硬件支持實現信息包處理、數據 緩沖、群發射、空閑信道評估、鏈接質量指示和無線喚 醒,可以采用曼徹斯特編碼進行調制解調它的數據流。 性能優越并且易于應用到你的產品設計中,它可以應用在 RT-001-CC1101 315/433/868/915MHz ISM/SRD頻段的系統中,它可以應用在比如消費類電子產品、自動抄表系統、 雙向防盜器等等。 該型號最大的有點在于模塊內部采用大功率PA及LNA架構,且采用電子開關及控制線路根據客戶 的需求達到遠距離傳輸數據。發射功率可通過外部電源來設置,最大發射功率可以達到1W。超遠距 離方案應用的最佳選擇。 1.1 基本特性 ●省電模式下,低電流損耗 ●方便投入應用 ●高效的串行編程接口 ●工作溫度范圍:﹣40℃~+85℃ ●工作電壓:1.8~ 3.6 Volts. ●有效頻率:300-348Mhz, 400-464Mhz,800-928Mhz ●靈敏度高、輸出功率高且可編程

    標簽: FSK-CC 1101 大功率 收發模塊

    上傳時間: 2013-11-11

    上傳用戶:1234xhb

  • 高電壓降壓型轉換器驅動高功率LED

    凌力爾特公司提供了一個規模龐大且不斷成長的高電壓 DC/DC 轉換器繫列,這些器件是專為驅動高功率 LED 而設計的。

    標簽: LED 高電壓 降壓型轉換器 驅動高功率

    上傳時間: 2013-11-12

    上傳用戶:playboys0

  • 無源功率因數校正電路的原理和應用

    本文介紹SIEMENS公司提出的開關電源集成控制器TDA16846無源功率因數校正(PFC)電路原理及其在電視機開關電源中的應用。功率因數的改善是基于一個特殊的由電感,電容及二極管組成的充電泵電路,該電路在功率管的高壓端兼起吸收緩沖作用,因此它具有輸入諧波電流分量小,PF值高以及EMI小、電路簡單、成本低和可靠性高等優點。這為電視機廠家提供了一個高效價廉的解決電源諧波問題的新方案。 眾所周知,目前電視機和大部分通用電器都廣泛地從交流電網中提取電能經整流后變成直流電供全機使用,AC電源經橋式整流后常接一個濾波平整電容。由于該電容的存在,使整流臂的導通時間小于半個周期,因而做成輸入電源電壓是正弦形,而輸入電流卻是正負交替的脈沖形。后者導致大量電流諧波特別是三次諧波的產生,這既構成對電網效能的干擾和損害,又降低了本機功率因數,為此,我國跟歐美各國一樣,已于去年12月1日起正式實施限制功耗大于75W的通用電器產品輸入諧波電流的新規定。面對這種新情況,當前各電器廠家都必須考慮更新產品中的電源設備,尤其是對25英寸以上的彩色電視機,過去國內產品絕大部分都沒有安裝PFC電路,其PF值一般在0.55~0.65之間,輸入電流諧波分量往往超出國家限定的標準,因此改進電源電路,增加PFC功能以便降低電視機的輸入電流諧波分量是各廠家的當務之急。   本文介紹由SIEMENS公司推出的與開關電源集成控制器TDA16846配合使用的一個無源功率因數校正(PFC)電路,該電路能將電源PF值提高到0.9以上,與有源PFC電路相比,它明顯地具有結構簡單,成本低,可靠性高,和EMI小等優點,因此對電視機廠家來說,不失為一個有效的解決電源諧波問題的可行方案。 二、無源PFC電路工作原理介紹 圖1示出一個不含PFC的標準型電源電路的輸入電壓Vm和輸入電流Im波形,Im只在Vm為正最大和負最大的一小段時間內流通,在這些時間以外,Im為零。這是因為此時的正弦電壓輸入值小于瀘波電容上的電壓,導致整流二極管不導通的緣故。

    標簽: 無源 功率因數 校正電路

    上傳時間: 2014-11-26

    上傳用戶:zuozuo1215

  • 風電儲能系統能量調度策略研究

    為了改善風電場發電的穩定性,抑制風電引起的電壓波動與閃變,提高含風電電力系統的穩定性問題成為重要的研究內容,本文在簡要介紹風電的特點的基礎上,針對風電并網帶來的電能質量及穩定性等問題,闡述了基于能量調度技術的解決方案,詳細介紹了基于模糊理論"最大-最小"算法的調度系統控制器和系統其它主要部分的模型及仿真結果。控制器根據負荷用電量預測信息控制儲能系統的充放電,不僅能有效抑制并網后電網的電能波動也能優化風電的發電質量。MATLAB仿真結果表明,風電儲能系統能量調度策略和控制器是有效的,該系統能夠有效減小風電場并網功率的波動。

    標簽: 風電 儲能系統 能量 調度策略

    上傳時間: 2013-10-10

    上傳用戶:my_cc

主站蜘蛛池模板: 东阿县| 隆德县| 岗巴县| 舞阳县| 苏尼特右旗| 霍林郭勒市| 蒙山县| 吉安县| 聊城市| 中牟县| 上栗县| 安康市| 汉寿县| 长武县| 象山县| 镇安县| 库尔勒市| 安徽省| 武川县| 白城市| 那坡县| 台东县| 彰化县| 海城市| 即墨市| 咸阳市| 宣化县| 界首市| 绥德县| 泾川县| 改则县| 沙湾县| 晴隆县| 清涧县| 郓城县| 台东市| 海阳市| 丰镇市| 清镇市| 沅陵县| 涿鹿县|