亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

M-I

  • 如何利用CPLD與單片機實現并行I/O接口的擴展

    ]本文介紹了如何利用CPLD(復雜可編程邏輯器件)與單片機的結合實現并行I/\r\nO(輸入/輸出)接口的擴展。該設計與用8255做并行I/O接口相比,與單片機軟件完全兼容,\r\n同時擁有速度快,功耗低,價格便宜,使用靈活等特點

    標簽: CPLD 如何利用 單片機 并行

    上傳時間: 2013-08-14

    上傳用戶:xa_lgy

  • FPGA中雙向端口I/O的設計

    :針對現場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設計,同時給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設計方法,選用Xilinx的Spartan2E芯片設計一個多通道圖像信號處理系統。

    標簽: FPGA 雙向端口

    上傳時間: 2013-08-17

    上傳用戶:xiaoyunyun

  • 一種基于CPLD和PC I總線的視頻采集卡的設計方案

    一種基于CPLD和PC I總線的視頻采集卡的設計方案

    標簽: CPLD 總線 卡的設計 視頻采集

    上傳時間: 2013-08-24

    上傳用戶:123啊

  • 4-20mA,0-10V電流~電壓模擬信號光電隔離放大器

    iso u-p-o 系列直流電壓信號隔離放大器是一種將電壓信號轉換成按比例輸出的隔離電流或電壓信號的混合集成電路。該ic內部含有一組高隔離的dc/dc電源和電壓信號高效率耦合隔離變換電路等,可以將直流電壓小信號進行隔離放大(u/u)輸出或直接轉換為直流電流(u /i)信號輸出。較大的輸入阻抗(≥1 mω),較強的帶負載能力(電流輸出>650ω,電壓輸出≥2kω)能實現小信號遠程無失真的傳輸。 ic內部可采用陶瓷基板、印刷電阻全smt的可靠工藝制作及使用新技術隔離措施,使器件能滿足信號輸入/輸出/輔助電源之間3kv三隔離和工業級寬溫度、潮濕震動等現場環境要求。外接滿度校正和零點校正的多圈電位器可實現 0-5v/0-10v/1-5v4-20ma/0-20ma等信號之間的隔離和轉換。(精度線性高,隔離電壓3000vdc)

    標簽: 20 10 mA 電流

    上傳時間: 2014-12-23

    上傳用戶:392210346

  • M進制可逆計數器的設計、仿真及實驗

    M進制可逆計數器的設計、仿真及實驗

    標簽: 進制 計數器 仿真 實驗

    上傳時間: 2013-10-17

    上傳用戶:oojj

  • 在單端應用中采用差分I/O放大器

      Recent advances in low voltage silicon germaniumand BiCMOS processes have allowed the design andproduction of very high speed amplifi ers. Because theprocesses are low voltage, most of the amplifi er designshave incorporated differential inputs and outputs to regainand maximize total output signal swing. Since many lowvoltageapplications are single-ended, the questions arise,“How can I use a differential I/O amplifi er in a single-endedapplication?” and “What are the implications of suchuse?” This Design Note addresses some of the practicalimplications and demonstrates specifi c single-endedapplications using the 3GHz gain-bandwidth LTC6406differential I/O amplifi er.

    標簽: 單端應用 差分 放大器

    上傳時間: 2013-11-23

    上傳用戶:rocketrevenge

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • LVDS和M-LVDS電路實施指南

    低電壓差分信號(LVDS)是一種高速點到點應用通信標準。多點LVDS (M-LVDS)則是一種面向多點應用的類似標準。LVDS和M-LVDS均使用差分信號,通過這種雙線式通信方法,接收器將根據兩個互補電信號之間的電壓差檢測數據。這樣能夠極大地改善噪聲抗擾度,并將噪聲輻射降至最低。

    標簽: M-LVDS LVDS 電路

    上傳時間: 2013-11-22

    上傳用戶:fhjdliu

  • 抑制△I噪聲的PCB設計方法

    抑制△I 噪聲一般需要從多方面著手, 但通過PCB 設計抑制△I 噪聲是有效的措施之一。如何通過PCB 設計抑制△I 噪聲是一個亟待深入研究的問題。在對△I 噪聲的產生、特點、主要危害等研究的基礎上, 討論了輻射干擾機理, 重點結合PCB 和EMC 研究的新進展, 研究了抑制△I 噪聲的PCB 設計方法。對通過PCB 設計抑制△I 噪聲的研究與應用具有指導作用。

    標簽: PCB 設計方法

    上傳時間: 2014-12-24

    上傳用戶:時代電子小智

  • GEMS壓力變送器3000系列-超高壓變送器

    6 GEMS壓力變送器3000系列-超高壓變送器 GEMS壓力變送器3000的行業應用: 船舶、工程機械 產品特點: ■工作壓力可高達10,000PSI ■高精度-在整個應用過程中,精度在±0.15%之內 ■高穩定性-長期漂移≤0.05%FS/6年 ■高的抗震動性能-采用了薄膜濺射式設計,取消了易破的連接線 GEMS壓力變送器3000的性能參數 精度 0.15%FS 重復性 0.03%FS 長期穩定性 0.06%F.S/年 壓力范圍 0-500、1000、2000、3000、5000、6000、7500、10,000psi 耐壓 2xF.S,15,000PSI,Max. 破裂壓力 7xFS 4xFS,對于10,000psi 疲勞壽命 108次滿量程循環 零點公差 0.5%F.S 量程公差 0.5%F.S,響應時間0.5毫秒 溫度影響 溫漂 1.5%FS(-20℃到80℃) 2%FS(-40℃到100℃) 2.7%FS(-55℃到120℃) GEMS壓力變送器3000的環境參數 振動 正弦曲線,峰值70g,5~5000HZ(根據MIL-STD810,514.2方法程序I) EMC 30V/m(100V/m Survivability) 電壓輸出 電路 見PDF文件(3線) 激勵 高于滿程電壓1.5VDC,最大到35VDC@6mA 最小環路電阻 (FS輸出/2)Kohms 供電靈敏度 0.01%FS/Volt 電流輸出 電路 2線 環路供電電壓 24VDC(7-35VDC) 輸出 4-20mA 最大環路電阻 (Vs-7)x50Ω 供電靈敏度 0.01%FS/V 比率輸出 輸出 0.5v到4.5v(3線)@5VDC供電 輸出激勵電壓 5VDC(4.75V-7VDC) GEMS壓力變送器3000的物理參數 殼體 IP65代碼G(NEMA4);IP67代碼F(NEMA6) 接液部件 17-4和15-5不銹鋼 電氣連接 見訂貨指南 壓力連接 1/4″NPT或G1/4 重量(約) 110g(電纜重量另加:75g/m) 機械震動 1000g/MIL-STD810,方法516.2,程序Ⅳ 加速度 在任意方向施加100g的穩定加速度時1bar(15psi)量程變送器的輸出會波動0.032%FS/g,量程增大到400bar(6000psi)時輸出波動會按對數遞減至0.0007%FS/g. 認證等級 CE

    標簽: GEMS 3000 壓力變送器 超高壓

    上傳時間: 2013-10-09

    上傳用戶:sdfsdfs1

主站蜘蛛池模板: 美姑县| 龙里县| 临西县| 阜南县| 马公市| 宁河县| 江达县| 龙南县| 南雄市| 无极县| 阜平县| 垫江县| 罗山县| 同江市| 都兰县| 梁河县| 祁连县| 宁国市| 吴川市| 和硕县| 若尔盖县| 元氏县| 柳州市| 通道| 北票市| 台湾省| 甘南县| 介休市| 巨野县| 顺昌县| 蓝田县| 视频| 榆林市| 黔南| 遂溪县| 兰西县| 河间市| 丹寨县| 亳州市| 微博| 腾冲县|