亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

MDL

  • UML 小例子 非常有用 MDL 文件 5

    UML 小例子 非常有用 MDL 文件 5

    標(biāo)簽: UML MDL

    上傳時(shí)間: 2017-01-24

    上傳用戶:924484786

  • 用Rose寫的建模UML.MDL源碼

    用Rose寫的建模UML.MDL源碼,我看你這里還挺少的

    標(biāo)簽: Rose UML MDL 建模

    上傳時(shí)間: 2013-12-20

    上傳用戶:sdq_123

  • 倒立擺的仿真, 使用matlab7.1去寫MDL file and m-file

    倒立擺的仿真, 使用matlab7.1去寫MDL file and m-file

    標(biāo)簽: matlab m-file file 7.1

    上傳時(shí)間: 2013-12-17

    上傳用戶:cmc_68289287

  • YSA PI is realized this MDL

    YSA PI is realized this MDL

    標(biāo)簽: realized this YSA MDL

    上傳時(shí)間: 2017-03-29

    上傳用戶:ZJX5201314

  • microstation MDL入門指導(dǎo)手冊(cè)!

    microstation MDL入門指導(dǎo)手冊(cè)!

    標(biāo)簽: microstation MDL

    上傳時(shí)間: 2014-01-25

    上傳用戶:manlian

  • malab的simulink中的MDL模塊源碼

    malab的simulink中的MDL模塊源碼,供參考

    標(biāo)簽: simulink malab MDL 模塊

    上傳時(shí)間: 2013-12-06

    上傳用戶:cc1015285075

  • 這是一個(gè)有關(guān)于擴(kuò)頻通信系統(tǒng)的MDL文件

    這是一個(gè)有關(guān)于擴(kuò)頻通信系統(tǒng)的MDL文件,希望大家有用,我看了一下應(yīng)該對(duì)擴(kuò)頻通信的基本原理的理解有幫助。

    標(biāo)簽: MDL 擴(kuò)頻通信

    上傳時(shí)間: 2017-09-13

    上傳用戶:zhichenglu

  • Matlab: simulink MDL files for some basic queues.

    Matlab: simulink MDL files for some basic queues.

    標(biāo)簽: simulink Matlab queues files

    上傳時(shí)間: 2014-02-21

    上傳用戶:xiaoyunyun

  • 基于FPGA的電壓波動(dòng)與閃變測(cè)量的數(shù)字化實(shí)現(xiàn)研究.rar

    隨著我國(guó)工業(yè)和國(guó)民經(jīng)濟(jì)的快速發(fā)展,電網(wǎng)負(fù)荷急劇增加,特別是沖擊性、非線性負(fù)荷所占比重不斷加大,使得供電電壓發(fā)生波動(dòng)和閃變,嚴(yán)重影響著電網(wǎng)的電能質(zhì)量。根據(jù)國(guó)際電工委員會(huì)(IEC)電磁兼容(EMC)標(biāo)準(zhǔn)IEC61000-3-7以及國(guó)標(biāo)GB12326-2000,電壓波動(dòng)和閃變己成為衡量電能質(zhì)量的重要指標(biāo)。 電壓波動(dòng)和閃變作為衡量電能質(zhì)量的重要指標(biāo),能更直接、迅速地反映出電網(wǎng)的供電質(zhì)量。然而,目前國(guó)內(nèi)還沒有很好的電壓波動(dòng)與閃變測(cè)量的數(shù)字信號(hào)處理方法。為此,論文在深入研究電壓波動(dòng)和閃變測(cè)量技術(shù)的基礎(chǔ)上,提出一種基于Simulink/DSP Builder的數(shù)字信號(hào)處理的FPGA設(shè)計(jì)方法,利用DSP Builder工具將Simulink的模型文件(.MDL)轉(zhuǎn)化成通用的硬件描述語言VHDL文件,避免了VHDL語言手動(dòng)編寫系統(tǒng)的煩瑣過程,從而能夠?qū)⒏嗑杏谙到y(tǒng)算法的優(yōu)化上。該方法充分利用Matlab/Simulink系統(tǒng)建模的優(yōu)勢(shì),同時(shí)也能夠發(fā)揮FPGA并行執(zhí)行速度快、測(cè)量精度高的優(yōu)點(diǎn)。 論文首先介紹了電壓波動(dòng)和閃變的基木概念、特征量,闡述了電壓波動(dòng)與閃變的測(cè)量原理,分析比較了現(xiàn)有測(cè)量方法和裝置的特點(diǎn)和優(yōu)劣。然后依據(jù)電壓波動(dòng)與閃變測(cè)量的IEC標(biāo)準(zhǔn)以及國(guó)家標(biāo)準(zhǔn),在對(duì)電壓波動(dòng)與閃變測(cè)量模擬仿真的基礎(chǔ)上研究其數(shù)字化實(shí)現(xiàn)方法,即采用數(shù)字濾波的方式在Simulink/DSP Builder工具下設(shè)計(jì)電壓波動(dòng)與閃變測(cè)量系統(tǒng)的數(shù)字模型。同時(shí)在ModelSim SE6.1d軟件下進(jìn)行了系統(tǒng)功能仿真,并且在Altera公司的FPGA設(shè)計(jì)軟件QuartusⅡ6.0下進(jìn)行了系統(tǒng)時(shí)序仿真。 仿真結(jié)果表明,基于Simulink/DSP Builder窗口化的數(shù)字信號(hào)處理的FPGA設(shè)計(jì)方案,設(shè)計(jì)簡(jiǎn)單、快捷高效,能夠滿足電壓波動(dòng)和閃變測(cè)量最初的系統(tǒng)設(shè)計(jì)要求,為進(jìn)一步從事電壓波動(dòng)和閃變測(cè)量研究提供了一種全新的設(shè)計(jì)理念,具有一定的理論與現(xiàn)實(shí)意義。

    標(biāo)簽: FPGA 電壓波動(dòng) 測(cè)量

    上傳時(shí)間: 2013-07-10

    上傳用戶:笨小孩

  • 基于FPGA的調(diào)制解調(diào)器的研究和設(shè)計(jì).rar

    當(dāng)今電子系統(tǒng)的設(shè)計(jì)是以大規(guī)模FPGA為物理載體的系統(tǒng)芯片的設(shè)計(jì),基于FPGA的片上系統(tǒng)可稱為可編程片上系統(tǒng)(SOPC)。SOPC的設(shè)計(jì)是以知識(shí)產(chǎn)權(quán)核(IPCore)為基礎(chǔ),以硬件描述語言為主要設(shè)計(jì)手段,借助以計(jì)算機(jī)為平臺(tái)的EDA工具進(jìn)行的。 本文在介紹了FPGA與SOPC相關(guān)技術(shù)的基礎(chǔ)上,給出了SOPC技術(shù)開發(fā)調(diào)制解調(diào)器的方案。在分析設(shè)計(jì)軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開發(fā)軟件進(jìn)行SOPC(System On a Programmable Chip)設(shè)計(jì)流程后,依據(jù)調(diào)制解調(diào)算法提出了一種基于DSP Builder調(diào)制解調(diào)器的SOPC實(shí)現(xiàn)方案,模塊化的設(shè)計(jì)方法大大縮短了調(diào)制解調(diào)器的開發(fā)周期。 在SOPC技術(shù)開發(fā)調(diào)制解調(diào)器的過程中,用MATLAB/Simulink的圖形方式調(diào)用Altera DSP Builder和其他Simulink庫(kù)中的圖形模塊(Block)進(jìn)行系統(tǒng)建模,在Simulink中仿真通過后,利用DSP Builder將Simulink的模型文件(.MDL)轉(zhuǎn)化成通用的硬件描述語言VHDL文件,從而避免了VHDL語言手動(dòng)編寫系統(tǒng)的煩瑣過程,將精力集中于算法的優(yōu)化上。 基于DSP Builder的開發(fā)功能,調(diào)制解調(diào)器電路中的低通濾波器可直接調(diào)用FIRIP Core,進(jìn)一步提高了開發(fā)效率。 在進(jìn)行編譯、仿真調(diào)試成功后,經(jīng)過QuartusⅡ?qū)⒕幾g生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調(diào)制解調(diào)器的SOPC系統(tǒng)實(shí)現(xiàn)方案。

    標(biāo)簽: FPGA 調(diào)制解調(diào)器

    上傳時(shí)間: 2013-06-24

    上傳用戶:liuchee

主站蜘蛛池模板: 赤城县| 九江市| 桂东县| 益阳市| 游戏| 孟连| 锦州市| 泽库县| 黄平县| 襄垣县| 体育| 仲巴县| 安丘市| 东宁县| 阜宁县| 凤翔县| 雷州市| 清水河县| 金秀| 拜泉县| 木兰县| 金溪县| 凤凰县| 沭阳县| 济宁市| 长沙县| 涪陵区| 姚安县| 临西县| 吴江市| 洮南市| 辉南县| 固始县| 凤山县| 梁山县| 鄂尔多斯市| 明星| 哈尔滨市| 江达县| 中阳县| 盖州市|