sti5518 Audio and video MEMORY standard API functions source file
標簽: functions standard MEMORY source
上傳時間: 2014-01-17
上傳用戶:lanhuaying
udio and video MEMORY module MEMORY allocation features
標簽: MEMORY allocation features module
上傳時間: 2017-09-24
上傳用戶:wang5829
7 Series FPGAs MEMORY Interface Solutions v1.9 Data Sheet (AXI)
標簽: 7 Series FPGAs MEMORY Interface Solutions v1.9 Data Sheet (AXI)
上傳時間: 2015-06-03
上傳用戶:hfjjhf
ST公司的M25Pxx SPI flash MEMORY的verilog仿真模型.適合新手學習參考
上傳時間: 2022-04-23
上傳用戶:
本文以EMS(Escort MEMORY Systems)的RFID 射頻識別讀寫器LRP830 為例,分別介紹了可編程控制器及微機與RFID 射頻識別讀寫器進行串行通訊,從而讀取標識數(shù)據(jù)的具
上傳時間: 2013-06-12
上傳用戶:fyerd
sd卡-mmc卡-CPU說明資料:sd卡-mmc卡-CPU說明資料SD MEMORY Card (Secure Digital MEMORY Card) is a MEMORY card that i
上傳時間: 2013-07-28
上傳用戶:tfyt
心臟疾病一直是威脅人類生命健康的主要疾病之一。研究無創(chuàng)的心電信號檢測設備來檢測與評價心臟功能的狀況,并研究心臟疾病的成因是生物醫(yī)學電子學的重要研究課題之一。動態(tài)心電記錄儀(Holter)是用于記錄24小時長時間心電圖的一種設備。研制高性能的動態(tài)心電記錄、監(jiān)護系統(tǒng)對于心血管疾病的診斷和治療具有十分重要的意義。 Holter技術發(fā)展至今已有幾十年歷史,但目前的Holter仍存在許多不足之處:(1)許多Holter采用8位、16位單片機作為控制系統(tǒng),運算能力有限,無法加入自動診斷功能:(2)數(shù)據(jù)存儲采用固定焊接在板上的存儲芯片,容量小,數(shù)據(jù)取出回放不方便;(3)大部分Holter還不能實現(xiàn)心電信號的實時遠程傳輸,心電數(shù)據(jù)的分析以及分析報告的獲取往往要滯后好幾天時間,不利于心臟疾病的及早診斷及治療。 針對這些不足,本文設計了一個基于ARM(一種32位嵌入式處理器)的動態(tài)心電記錄儀。該記錄儀具有運算功能強、能夠?qū)崿F(xiàn)心電信號實時遠程網(wǎng)絡傳輸?shù)奶攸c。為確保信息不會因網(wǎng)絡傳輸故障而丟失,本系統(tǒng)同時還采用了便于攜帶的SD(Secure Digital MEMORY)閃存卡作為存儲媒介,具有大容量數(shù)據(jù)存儲的功能。本文設計的系統(tǒng)主要完成的任務有心電信號的采集、心電信號的放大濾波、心電信號的顯示和心電信號的存儲與傳輸。整個系統(tǒng)由一片ARM嵌入式微處理器控制,本系統(tǒng)中采用的嵌入式微處理器是三星的S3C44BOX。放大和濾波電路主要是對電極導聯(lián)傳來的心電信號進行放大和濾除干擾信號,以獲取合適的信號大小并保證采集的心電信號的正確性。心電信號的顯示是把心電信號實時地顯示在Holter的液晶屏上,能使患者直觀地觀察到自己的心電信號情況。心電信號的存儲采用了容量大、成本及功耗低并且體積小方便攜帶的SD卡來存儲心電數(shù)據(jù)。心電數(shù)據(jù)的傳輸是通過以太網(wǎng)實現(xiàn)的,以太網(wǎng)可以實現(xiàn)快速、高正確率的傳輸。傳輸?shù)臄?shù)據(jù)由醫(yī)院內(nèi)的服務器接收,并且在服務器端對心電信號進行相應的顯示和處理。為實現(xiàn)上述功能編寫的系統(tǒng)軟件包括Holter的Bootloader的設計、uCLINUX操作系統(tǒng)的移植、A/D轉(zhuǎn)換程序、液晶屏的控制及菜單程序、SD卡FAT文件格式的數(shù)據(jù)存儲和服務器端數(shù)據(jù)接收、波形顯示程序。本系統(tǒng)經(jīng)過一定的實驗證明符合設計要求,具有體積小、成本低、使用方便的特點。
上傳時間: 2013-07-10
上傳用戶:Amos
在電力現(xiàn)代化建設中,提高發(fā)電機發(fā)電效率是其中重要的一環(huán),氫氣作為導熱性冷卻介質(zhì)廣泛的應用于發(fā)電設備,作為冷卻劑,它可以有效地提高其發(fā)電效率,但它又是一種易燃易爆氣體,所以使氫氣參數(shù)處于正常范圍,保證發(fā)電機高效、安全正常工作就變得至關重要,因此對氫氣參數(shù)進行實時監(jiān)測有著重要的意義。 本論文研究和開發(fā)了基于ARM和CPLD的氫氣參數(shù)監(jiān)測系統(tǒng),首先簡要的分析了氫冷發(fā)電機系統(tǒng)對氫氣參數(shù)進行監(jiān)測的必要性以及當前電力系統(tǒng)氫氣參數(shù)監(jiān)控系統(tǒng)的發(fā)展情況。然后提出了一種利用無線通信手機短消息業(yè)務SMS、工控總線Modbus通信協(xié)議和RR485總線、SD卡海量存儲等技術實現(xiàn)發(fā)電機系統(tǒng)多氫氣參數(shù)的現(xiàn)場實時監(jiān)測系統(tǒng)的設計方案。該方案以功能強大的ARM處理器作為系統(tǒng)的核心。采用高精度的16位AD轉(zhuǎn)換芯片,并使用兩種濾波算法的結(jié)合對信號進行數(shù)字濾波,滿足系統(tǒng)對氫氣參數(shù)采集精度的要求。同時系統(tǒng)結(jié)合CPLD技術,用于解決系統(tǒng)內(nèi)微控器I/O口不足以及SD卡驅(qū)動的問題,本論文采用一片CPLD擴展I/O口,每一個擴展的I/O口都分配固定的地址,ARM微控器可以通過外部總線控制擴展I/O口的輸出電平。SD卡(Secure Digital MEMORY Card)中文翻譯為安全數(shù)碼卡,是一種基于半導體快閃記憶器的新一代記憶設備,具有低成本,大容量的特點,系統(tǒng)的歷史數(shù)據(jù)存儲使用了SD卡作為存儲介質(zhì),系統(tǒng)并沒有直接使用ARM處理器讀寫SD卡,而是使用了擁有1270個邏輯單元的MAXⅡ1270 CPLD來驅(qū)動SD卡,在CPLD中使用VHDL語言設計了SD卡的總線協(xié)議,外部總線接口,SRAM的讀寫時序等,這樣既可以提高微處理器SD卡的讀寫速度,增強微處理器程序的移植性,又可以簡化微處理器讀寫SD卡的步驟并減少微處理器的負擔。 本論文的無線數(shù)據(jù)傳輸采用GSM無線通信技術的SMS業(yè)務遠傳現(xiàn)場數(shù)據(jù),設計了GSM模塊的軟件硬件,實現(xiàn)了報警等數(shù)據(jù)的無線傳輸,系統(tǒng)的有線傳輸采用了基于Modbus通信協(xié)議的RS485總線通信方式,采用這兩種通信方式使系統(tǒng)的通信更加靈活、可靠。本論文最后分析了系統(tǒng)的不足并且提出了具體的改進方向。
上傳時間: 2013-05-26
上傳用戶:emouse
數(shù)字射頻存儲器(Digital Radio FreqlJencyr:MEMORY DRFM)具有對射頻信號和微波信號的存儲、處理及傳輸能力,已成為現(xiàn)代雷達系統(tǒng)的重要部件。現(xiàn)代雷達普遍采用了諸如脈沖壓縮、相位編碼等更為復雜的信號處理技術,DRFM由于具有處理這些相干波形的能力,被越來越廣泛地應用于電子對抗領域作為射頻頻率源。目前,國內(nèi)外對DRFM技術的研究還處于起步階段,DRFM部件在采樣率、采樣精度及存儲容量等方面,還不能滿足現(xiàn)代雷達信號處理的要求。 本文介紹了DRFM的量化類型、基本組成及其工作原理,在現(xiàn)有的研究基礎上提出了一種便于工程實現(xiàn)的設計方法,給出了基于現(xiàn)場可編程門陣列(Field Programmable Gate Array FPGA)實現(xiàn)的幅度量化DRFM設計方案。本方案的采樣率為1 GHz、采樣精度12位,具體實現(xiàn)是采用4個采樣率為250 MHz的ADC并行交替等效時間采樣以達到1 GHz的采樣率。單通道內(nèi)采用數(shù)字正交采樣技術進行相干檢波,用于保存信號復包絡的所有信息。利用FPGA器件實現(xiàn)DRFM的控制器和多路采樣數(shù)據(jù)緩沖器,采用硬件描述語言(Very High Speed}lardware Description Language VHDL)實現(xiàn)了DRFM電路的FPGA設計和功能仿真、時序分析。方案中采用了大量的低壓差分信號(Low Voltage Differential Signaling LVDS)邏輯的芯片,從而大大降低了系統(tǒng)的功耗,提高了系統(tǒng)工作的可靠性。本文最后對采用的數(shù)字信號處理算法進行了仿真,仿真結(jié)果證明了設計方案的可行性。 本文提出的基于FPGA的多通道DRFM系統(tǒng)與基于專用FIFO存儲器的DRFM相比,具有更高的性能指標和優(yōu)越性。
上傳時間: 2013-06-01
上傳用戶:lanwei
本論文來自于863項目基于光互連自組織內(nèi)存服務體系(簡稱MEMORYBox)。本文主要研究MEMORY Box系統(tǒng)中基于可重配置計算架構(gòu),軟硬件攜同設計方法,在XILINX VIRTEX 2 Pro FPGA上設計實現(xiàn)嵌入式系統(tǒng)。由于嵌入式系統(tǒng)是MEMORY Box工作的平臺,所以硬件應具有良好的擴展性、靈活性,軟件應具有優(yōu)良的穩(wěn)定性。在硬件平臺選型時,我們選擇的是基于高性能Xilinx VIRTEX2 Pro的自制開發(fā)板。嵌入式系統(tǒng)軟硬件開發(fā)平臺選用的是Xilinx EDK、ISE。內(nèi)核移植所用的交叉開發(fā)工具鏈為powerpc-405-linux-gnu。該交叉開發(fā)工具鏈工作在Red Hat Enterprise LINUX.AS 4平臺下。 本論文主要包括三部分工作:首先是硬件設計,其核心是EDK和ISE設計的SOPC工程;然后是嵌入式LINUX內(nèi)核移植與調(diào)試;最后完成存儲管理軟件的設計。完全用硬件實現(xiàn)系統(tǒng)要求的各種存儲管理功能極其困難。而通過移植內(nèi)核,存儲管理軟件以運行在Linux內(nèi)核上的應用軟件的形式實現(xiàn)了其功能。存儲管理軟件要解決共享沖突,負載均衡,遠程內(nèi)存與本地內(nèi)存的地址一致性以及對海量內(nèi)存陣列的重新編址等問題,設計出較完善的MEMORY Box的存儲管理模型。
標簽: FPGA 嵌入式系統(tǒng)
上傳時間: 2013-06-11
上傳用戶:tyler