亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

MODELSIM

Mentor公司的MODELSIM是業(yè)界最優(yōu)秀的HDL語言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)、和單一內(nèi)核仿真技術(shù),編譯仿真速度快,編譯的代碼與平臺無關(guān),便于保護(hù)IP核,個性化的圖形界面和用戶接口,為用戶加快調(diào)錯提供強(qiáng)有力的手段,是FPGA/ASIC設(shè)計的首選仿真軟件。
  • 基于FPGA的目標(biāo)跟蹤系統(tǒng)設(shè)計與研究

    隨著電子技術(shù)的快速發(fā)展,計算機(jī)的性能得到了極大的提高,使得利用計算機(jī)實現(xiàn)人類的視覺功能成為目前計算機(jī)領(lǐng)域中最熱門的課題之一。基于視頻的目標(biāo)檢測與跟蹤技術(shù)是計算機(jī)視覺領(lǐng)域中最主要的研究方向之一,它是智能監(jiān)控、人機(jī)交互、移動機(jī)器人視覺導(dǎo)航、工業(yè)機(jī)器人手眼系統(tǒng)等應(yīng)用的基礎(chǔ)和關(guān)鍵技術(shù)。在科學(xué)研究和工程應(yīng)用上都有十分誘人的前景。    論文提出了以FPGA為核心的思想,設(shè)計出一套應(yīng)用于背景靜止視頻序列的動態(tài)目標(biāo)檢測與跟蹤系統(tǒng)。通過位置固定的攝像頭監(jiān)控某一區(qū)域,分析攝像頭采集到的動態(tài)視頻序列,計算出目標(biāo)的運動參數(shù)。與傳統(tǒng)的基于PC機(jī)的視頻動態(tài)目標(biāo)跟蹤系統(tǒng)相比,適應(yīng)了目標(biāo)跟蹤系統(tǒng)對圖像處理速度的實時性與數(shù)據(jù)帶寬越來越高的要求,同時成本較低、設(shè)計更靈活,而且硬件重構(gòu)性好、處理速度快、系統(tǒng)易于升級。    論文的主要工作包括:構(gòu)建目運動標(biāo)跟蹤系統(tǒng)軟件平臺和硬件平臺。應(yīng)用MATLAB對目標(biāo)檢測算法進(jìn)行仿真分析比較。采用Synplifty Pro、MODELSIM和TimingDesigner等各種EDA軟件工具對系統(tǒng)中各個層次的模塊進(jìn)行時序設(shè)計、代碼編寫、仿真驗證等。最后使用QuartusⅡ?qū)⒄麄€系統(tǒng)工程文件綜合、布局布線。在察看時序報告無誤后,將系統(tǒng)配置文件下載至FPGA開發(fā)板中。    實現(xiàn)結(jié)果表明:所設(shè)計的系統(tǒng)能很好地工作在FPGA中,實現(xiàn)了設(shè)計要求,為視覺智能監(jiān)控打下基礎(chǔ)。

    標(biāo)簽: FPGA 目標(biāo)跟蹤 系統(tǒng)設(shè)計

    上傳時間: 2013-08-05

    上傳用戶:亮劍2210

  • 基于Verilog HDL設(shè)計的多功能數(shù)字鐘

    本文利用Verilog HDL 語言自頂向下的設(shè)計方法設(shè)計多功能數(shù)字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優(yōu)點,并通過Altera QuartusⅡ 4.1 和MODELSIM

    標(biāo)簽: Verilog HDL 多功能 數(shù)字

    上傳時間: 2013-07-21

    上傳用戶:ve3344

  • ModleSim 10.0a0

    MODELSIM么就是個比較強(qiáng)大的功能仿真軟件。然后作為互助軟件。MODELSIM和altera、xilinx等提供了專用的優(yōu)化版本

    標(biāo)簽: ModleSim 10.0

    上傳時間: 2013-06-01

    上傳用戶:cc111

  • ModleSim 6.50

    Mentor公司的MODELSIM是業(yè)界最優(yōu)秀的HDL語言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真的仿真器

    標(biāo)簽: ModleSim 6.50

    上傳時間: 2013-04-24

    上傳用戶:zukfu

  • FIR數(shù)字濾波的FPGA實現(xiàn)

    · 摘要:  隨著數(shù)字技術(shù)的發(fā)展,數(shù)字濾波器的功能越來越受到人們的注意和廣泛應(yīng)用,它有精度高、靈活性大等突出特點.FIR數(shù)字濾波具有穩(wěn)定性高,嚴(yán)格的線性相位,能用FFT算法實現(xiàn)等特點.通過FPGA實現(xiàn)FIR數(shù)字濾波具有實時性高、處理速度快、精度高的特點.文章先通過MatIab DSP Builder設(shè)計出FIR濾波器模型,然后利用Simulink進(jìn)行模型仿真.再用MODELSIM

    標(biāo)簽: FPGA FIR 數(shù)字濾波

    上傳時間: 2013-07-14

    上傳用戶:wuyuying

  • quartusii10.0教程

    quartus 10.0 的詳細(xì)使用教程,包括連接MODELSIM進(jìn)行仿真

    標(biāo)簽: quartusii 10.0 教程

    上傳時間: 2013-07-07

    上傳用戶:hoperingcong

  • crack_MODELSIM.rar

    MODELSIM 6.4a的破解文件,確定使用沒有任何問題

    標(biāo)簽: crack_MODELSIM

    上傳時間: 2013-04-24

    上傳用戶:1109003457

  • MODELSIM軟件下載地址

    fpga仿真必備軟件,初學(xué)者必學(xué)軟件。支撐verilger及vhdl仿真

    標(biāo)簽: MODELSIM 軟件 地址

    上傳時間: 2013-06-06

    上傳用戶:zoushuiqi

  • 關(guān)于Altera公司FPGA的開發(fā)實例

    由于目前所用到的FPGA器件以Altera的為主,所以下面的例子也以Altera為例,工具組合為 MODELSIM + LeonardoSpectrum/FPGACompilerII + Quartus,但原則和方法對于其他廠家和工具也是基本適用的。

    標(biāo)簽: Altera FPGA 開發(fā)實例

    上傳時間: 2013-08-11

    上傳用戶:rishian

  • 本實驗教程選用Xilinx公司的產(chǎn)品X9572

    本實驗教程選用Xilinx公司的產(chǎn)品X9572,與之配套的開發(fā)軟件為ISE4.1i,可進(jìn)行原理圖的輸入和VHDL硬件描述語言的輸入,并且可利用MODELSIM進(jìn)行功能仿真和時序仿真。

    標(biāo)簽: Xilinx X9572 實驗教程

    上傳時間: 2013-08-18

    上傳用戶:sjyy1001

主站蜘蛛池模板: 武胜县| 保德县| 柳州市| 杨浦区| 密云县| 察雅县| 获嘉县| 凭祥市| 河间市| 丰县| 福建省| 永泰县| 泽库县| 巴林右旗| 南靖县| 滦平县| 渭南市| 延津县| 敖汉旗| 玉树县| 青海省| 舞钢市| 金门县| 沅江市| 黄骅市| 宁晋县| 寿光市| 都江堰市| 盐山县| 崇仁县| 汉川市| 玉溪市| 株洲县| 秭归县| 内黄县| 廊坊市| 汝南县| 绥棱县| 清苑县| 龙游县| 阿克苏市|