Mt: windows NT/2000/XP command line tape manipulation written to format a tape windows-XP backup refused to write or format... and satisfy my curiosity Can be used for crude data recovery (combine seek and read)
標簽: tape manipulation windows-XP windows
上傳時間: 2013-12-23
上傳用戶:tb_6877751
Mt+Single+chip+dual+SIM+Mt6225+Mt6318+Mt6188+Mt6301+Mt6139+Mt6601+Mt6302圖紙
上傳時間: 2014-11-09
上傳用戶:sdq_123
1553B總線應用設計中Mt模式示例,用C語言編寫
上傳時間: 2016-12-08
上傳用戶:cazjing
用比例導引律仿真攔截器攔截來襲導彈的時間步長模擬算法,Mt彈道數據,具體自己定
上傳時間: 2017-01-09
上傳用戶:924484786
Mt 6223 GSM GPRS Baseband Processor Technical Brief
標簽: Processor Technical Baseband Brief
上傳時間: 2017-04-19
上傳用戶:invtnewer
ACE/Mini-ACE Series BC/RT/Mt Advanced Communication Engine Interated 1553 Terminal User s Guide
標簽: Communication Interated Mini-ACE Advanced
上傳時間: 2017-06-24
上傳用戶:lindor
本程序實現的硬件平臺為蘇州大學MCU&DSP研發中心的MC9S12DG128核心板與Mt-ExBorard-Ⅰ型擴展板。該硬件平臺使用9.8304MHZ的有源晶振,配置后系統程序運行的總線頻率為4.9152MHZ。硬件連線方面,使用擴展板下方的10到17腳即標識為LED1_LD0至LED1_LD7的引腳連接8盞小燈;板上SCI1連接PC的串口,通信波特率為9600。 在這個實例中,我們利用PC機串口發送的一個字節數據來控制八盞小燈的閃爍。
標簽: Mt-ExBorard 9.8304 MCU DSP
上傳時間: 2014-01-13
上傳用戶:qiaoyue
矢量變換控制的異步電動機變頻調速系統是一種高性能的調速系統,已經在許多需要高精度、高性能的場合中得到應用。以矢量變換為基礎的許多控制方法,諸如無速度傳感器控制、自適應控制等正在發展中。本文對異步電動機變頻調速系統進行了研究,利用異步電動機在二相同步旋轉Mt坐標系下的數學模型,使用MATLAB中的仿真工具箱SIMULINK分別對開環控制系統和閉環矢量控制變頻調速系統進行了仿真。在開環控制系統的仿真中,推導出一種異步電動機在Mt坐標系下的仿真模型,該模型具有結構簡單、靜態、動態性能良好的特點,同時這個仿真模型也用于閉環系統。在閉環控制系統的仿真中,設計了一個速度、磁鏈閉環的電流滯環型PWM變頻調速系統,并且使這個閉環系統在SIMULINK中加以實現。本文同時還應用非線性反饋解耦理論將矢量控制的閉環系統分解為線性化的轉速子系統和轉子磁鏈子系統,兩個子系統中的速度調節器和磁鏈調節器可按線性理論設計。仿真結果證明這兩個變頻調速系統具有良好的動態、靜態性能。其中的一些仿真模塊也可用于其它控制策略的變頻調速系統中。
標簽: MatiabSimulink 異步電動機 變頻調速系統
上傳時間: 2013-04-24
上傳用戶:417313137
從雙饋電機的基本工作原理出發,分析雙饋電機調速的特點,引入矢量控制技術,進行坐標變換,得出雙饋電機同步坐標系上的數學模型.用MATLAB的S函數建立雙饋電機仿真模型,對雙饋電機起動性能進行分析.對雙饋電機的調速性能進行了詳細討論,得知雙饋電機要完全進行調速必須實現Mt軸轉子電壓矢量的完全解耦.為此我們確定雙饋電機調速時的矢量控制策略即轉子電流定向的矢量控制.在進行定子磁場定向后,保持轉子電流與定子磁鏈相垂直,進行轉子電流定向.雙饋電機轉子電流定向矢量控制調速系統完全分為兩個通道,解除了雙饋電機的內部耦合,實現電機的勵磁電流與轉距電流的分別控制,使雙饋電機的調速性能優異.試驗證明調速系統具有變頻器功率小、功率因數高、動態性能好、調速范圍廣等優點,適用于風機、泵類負載的調速,有良好的工業應用前景.
上傳時間: 2013-07-02
上傳用戶:lunshaomo
本論文在詳細研究MIL-STD-1553B數據總線協議以及參考國外芯片設計的基礎上,結合目前新興的EDA技術和大規模可編程技術,提出了一種全新的基于FPGA的1553B總線接口芯片的設計方法。 從專用芯片實現的具體功能出發,結合自頂向下的設計思想,給出了總線接口的總體設計方案,考慮到電路的具體實現對結構進行模塊細化。在介紹模擬收發器模塊的電路設計后,重點介紹了基于FPGA的BC、RT、Mt三種類型終端設計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結合起來以達到通用接口的功能。同時給出其設計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結果。為了資源的合理利用,對其中相當部分模塊進行復用。在設計過程中采用自頂向下、碼型轉換中的全數字鎖相環、通用異步收發器UART等關鍵技術。本設計使用VHDL描述,在此基礎之上采用專門的綜合軟件對設計進行了綜合優化,在FPGA芯片EP1K100上得以實現。通過驗證證明該設計能夠完成BC/RT/Mt三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設計了總線接口芯片測試系統,選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發自收驗證,加入RS232串口調試過程提高測試數據的直觀性。驗證的結果表明本文提出的設計方案是合理的。
上傳時間: 2013-06-04
上傳用戶:ayfeixiao