隨著信息技術的飛速發展,數據吞吐量急劇增長,要求有更高的傳輸速度,來滿足大量數據的傳輸,而原有的并行數據傳輸總線結構上存在自身無法克服的缺陷,在高頻環境下容易串擾,而增大誤碼率。SATA串行總線技術應運而生。作為一種新型的總線接口,它提供了高達3.0Gbps的數據傳輸速率,使用8B/10B編碼格式,采用LVDS NRZ串行數據傳輸方式,有良好的抗干擾性能,有更強的達到32位的循環冗余校驗,并且提供了良好的物理接口特性,支持熱拔插,代表著計算機總線接口技術的發展方向。FPGA作為一種低功耗的半導體器件,在高頻工作環境中有優良的性能,將處理器與低功耗FPGA結合起來使用是數據存儲應用的趨勢,這樣能夠使得接口方案更加靈活。而在眾多FPGA器件中,Xilinx公司的Virtex-4平臺內部集成了PowerPC高性能處理器,并且其中提供了Rocket IO MGT這種嵌入式的多速率串行收發器,能夠以6.25-622Mb/s的速度傳送數據,并且支持包括SATA協議在內的多種串行通信協議。 本文從物理層、鏈路層、傳輸層分析了SATA1.0技術的接口協議,在此基礎提出滿足協議需求和適合FPGA設計的設計方案,并給出總體設計框圖,依照FPGA的設計方法,采用Xilinx公司的Virtex-4設計了一個符合SATA1.0接口協議的嵌入式存儲裝置,實現數據的存儲,仿真運行結果正常。
上傳時間: 2013-04-24
上傳用戶:sz_hjbf
SATA接口是新一代的硬盤串行接口標準,和以往的并行硬盤接口比較它具有支持熱插拔、傳輸速率快、執行效率高的明顯優勢。SATA2.0是SATA的第二代標準,它規定在數據線上使用LVDS NRZ串行數據流傳輸數據,速率可達3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令隊列)、端口復用器、交錯啟動等一系列技術特征。正是由于以上的種種技術優點,SATA硬盤業已被廣泛的使用于各種企業級和個人用戶。 硬盤作為主要的信息載體之一,其信息安全問題尤其引起人們的關注。由于在加密時需要實時處理大量的數據,所以對硬盤數據的加密主要使用帶有密鑰的硬件加密的方式。因此將硬盤加密和SATA接口結合起來進行設計和研究,完成基于SATA2.0接口的加解密芯片系統設計具有重要的使用價值和研究價值。 本論文首先介紹了SATA2.0的總線協議,其協議體系結構包括物理層、鏈路層、傳輸層和命令層,并對系統設計中各個層次中涉及的關鍵問題進行了闡述。其次,本論文對ATA協議和命令進行了詳細的解釋和分析,并針對設計中涉及的命令和對其做出的修改進行了說明。接著,本論文對SATA2.0加解密控制芯片的系統設計進行了講解,包括硬件平臺搭建和器件選型、模塊和功能劃分、系統工作原理等,剖析了系統設計中的難點問題并給出解決問題的方法。然后,對系統數據通路的各個模塊的設計和實現進行詳盡的闡述,并給出各個模塊的驗證結果。最后,本文簡要的介紹了驗證平臺搭建和測試環境、測試方法等問題,并分析測試結果。 本SATA2.0硬盤加解密接口電路在Xilinx公司的Virtex5 XC5VLX50T FPGA上進行測試,目前工作正常,性能良好,已經達到項目性能指標要求。本論文在SATA加解密控制芯片設計與實現方面的研究成果,具有通用性、可移植性,有一定的理論及經濟價值。
上傳時間: 2013-04-24
上傳用戶:JIUSHICHEN
隨著通信網的發展和用戶需求的提高,光纖通信中的PDH體系逐漸被SDH體系所取代.SDH光纖通信系統以其通信容量大、傳輸性能好、接口標準、組網靈活方便、管理功能強大等優點獲得越來越廣泛的應用.但是在某些對傳輸容量需求不大的場合,SDH的巨大潛力和優越性無法發揮出來,反而還會造成帶寬浪費.相反,PDH因其容量適中,配置靈活,成本低廉和功能齊全,可針對客戶不同需要設計不同的方案,在某些特定的接入場合具有一定的優勢.本課題根據現實的需要,提出并設計了一種基于PDH技術的多業務單片FPGA傳輸系統.系統可以同時提供12路E1的透明傳輸和一個線速為100M以太網通道,主要由一塊FPGA芯片實現大部分功能,該解決方案在集成度、功耗、成本以及靈活性等方面都具有明顯的優勢.本文首先介紹數字通信以及數字復接原理和以太網的相關知識,然后詳細闡述了本系統的方案設計,對所使用的芯片和控制芯片FPGA做了必要的介紹,最后具體介紹了系統硬件和FPGA編碼設計,以及后期的軟硬件調試.歸納起來,本文主要具體工作如下:1.實現4路E1信號到1路二次群信號的復分接,主要包括全數字鎖相環、HDB3-NRZ編解碼、正碼速調整、幀頭檢測和復分接等.2.將以太網MII接口來的25M的MII信號通過碼速變換到25.344M,進行映射.3.將三路二次群信號和變換過的以太網MII信號進行5b6b編解碼,以利于在光纖上傳輸.4.高速時提取時鐘采用XILINX的CDR方案.并對接收到的信號經過5b6b解碼后,分接出各路信號.
上傳時間: 2013-07-23
上傳用戶:lansedeyuntkn
ADuM320x是采用ADI公司iCoupler® 技術的雙通道數字隔離器。這些隔離器件將高速CMOS與單芯片變壓器技術融為一體,具有優于光耦合器等替代器件的出色性能特征。 iCoupler器件不用LED和光電二極管,因而不存在一般與光耦合器相關的設計困難。簡單的iCoupler 數字接口和穩定的性能特征,可消除光耦合器通常具有的電流傳輸比不確定、非線性傳遞函數以及溫度和使用壽命影響等問題。這些iCoupler 產品不需要外部驅動器和其它分立器件。此外,在信號數據速率相當的情況下,iCoupler 器件的功耗只有光耦合器的1/10至1/6。 ADuM320x隔離器提供兩個獨立的隔離通道,支持多種通道配置和數據速率(請參考數據手冊“訂購指南”部分)。兩款器件均可采用2.7 V至5.5 V電源電壓工作,與低壓系統兼容,并且能夠跨越隔離柵實現電壓轉換功能。ADuM320x隔離器具有已取得專利的刷新特性,可確保不存在輸入邏輯轉換時及上電/關斷條件下的直流正確性。 與ADuM120x隔離器相比,ADuM320x隔離器包含多項電路和布局改進,系統級IEC 61000-4-x測試(ESD、突波和浪涌)顯示其性能大大增強。對于ADuM120x或ADuM320x產品,這些測試的精度主要取決于用戶電路板或模塊的設計與布局。 應用 --尺寸至關重要的多通道隔離 --SPI 接口/數據轉換器隔離 --RS-232/RS-422/RS-485收發器隔離 --數字現場總線隔離 特性: 增強的系統級ESD保護性能,符合IEC 61000-4-x標準 工作溫度最高可達:125℃ 8引腳窄體SOIC封裝,符合RoHS標準 技術指標: 高共模瞬變抗擾度:>25 kV/μs 雙向通信 - 3 V/5 V 電平轉換 - 高數據速率:dc 至 25 Mbps(NRZ)
上傳時間: 2013-10-11
上傳用戶:skhlm
采用DQPSK 調制方式對NRZ, RZ 和CSRZ 3 種碼型進行調制, 研究40 Gb/ s 高速傳輸系統中這3 種不同類型的光信號。使用色散補償方式對高速光纖傳輸系統進行200 kM 的模擬仿真, 比較不同碼型的系統傳輸特性。分析表明CS- RZ- DQPSK 調制格式, 在較寬的入纖功率范圍內都能取得最小的眼圖張開代價。
上傳時間: 2013-10-17
上傳用戶:YKLMC
包括RZ,NRZ,QAM,FSK,誤碼率曲線等的仿真
標簽:
上傳時間: 2013-12-15
上傳用戶:冇尾飛鉈
將寬度為width位的并行輸入數據按BiΦ-L碼(曼徹斯特碼)方式進行編碼后串行輸出,輸出數據的寬度為(2*width),BiΦ-L碼是PCM碼的一種,常用的PCM編碼方式有:NRZ-L,BiΦ-L和BiΦ-M三種
上傳時間: 2014-01-14
上傳用戶:大融融rr
本設計采用AT89552單片機,輔以必要的模擬電路,實現了一個基于直接數字頻率合成技術(DDS)的正弦誼號發生器。設計中采用DDS芯片AD9850產生頻率1KHZ~10MHZ范圍內正弦波,采用功放AD811控制輸出電壓幅度, 由單片機AT89S52控制調節步進頻率1HZ。在此基礎上,用模擬乘法器MC1496實現了正弦調制信號頻率為1KHZ的模擬相度調制信號;用FPGA芯片產生二進制NRZ碼,與AD9850結合實現相移鍵控PSK、幅移鍵控ASK、頻移鎮鍵FSK。
上傳時間: 2014-12-05
上傳用戶:shus521
nrz和rz的卷加嗎編碼nrz和rz的卷加嗎編碼
標簽: 編碼
上傳時間: 2019-05-16
上傳用戶:阿三的環境