* DESCRIPTION: DDS design BY PLD DEVICES.\r\n *\r\n * AUTHOR: Sun Yu\r\n *\r\n * HISTORY: 12/06/2002 \r\n *
標簽: DESCRIPTION DEVICES design DDS
上傳時間: 2013-09-09
上傳用戶:jokey075
protel99se pcb design
上傳時間: 2013-09-11
上傳用戶:dyctj
目錄 目錄 1 快捷鍵 2 常用元件及封裝 7 創建自己的集成庫 12 板層介紹 14 過孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設計規則 18 PCB設計注意事項 20 畫板心得 22 DRC 規則英文對照 22 一、Error Reporting 中英文對照 22 A : Violations Associated with Buses 有關總線電氣錯誤的各類型(共 12 項) 22 B :Violations Associated Components 有關元件符號電氣錯誤(共 20 項) 22 C : violations associated with document 相關的文檔電氣錯誤(共 10 項) 23 D : violations associated with nets 有關網絡電氣錯誤(共 19 項) 23 E : Violations associated with others 有關原理圖的各種類型的錯誤 (3 項 ) 24 二、 Comparator 規則比較 24 A : Differences associated with components 原理圖和 PCB 上有關的不同 ( 共 16 項 ) 24 B : Differences associated with nets 原理圖和 PCB 上有關網絡不同(共 6 項) 25 C : Differences associated with parameters 原理圖和 PCB 上有關的參數不同(共 3 項) 25 Violations Associated withBuses欄 —總線電氣錯誤類型 25 Violations Associated with Components欄 ——元件電氣錯誤類型 26 Violations Associated with documents欄 —文檔電氣連接錯誤類型 27 Violations Associated with Nets欄 ——網絡電氣連接錯誤類型 27 Violations Associated with Parameters欄 ——參數錯誤類型 28
上傳時間: 2014-03-26
上傳用戶:kytqcool
產品設計越來越趨向小型化,功能多樣化,并對 SI,EMC 設計要求更為苛刻(如產品需認證SISPR16 CALSS B),根據單板的電源、地的種類、信號密度、板級工作頻率、有特殊布線要求的信號數量,適當增加地平面是PCB 的EMC 設計的殺手锏之一。單面板,雙面板已不能夠滿足復雜PCB 的設計要求,本文以四層板舉例,講述四層板的設置和相關的一些設計技巧,文中的有些觀點,建議因為水平有限,錯誤之處在所難免,還望大家不斷批評、指正。
上傳時間: 2013-10-17
上傳用戶:龍飛艇
In this paper, we discuss efficient coding and design styles using verilog. This can beimmensely helpful for any digital designer initiating designs. Here, we address different problems rangingfrom RTL-Gate Level simulation mismatch to race conditions in writing behavioral models. All theseproblems are accompanied by an example to have a better idea, and these can be taken care off if thesecoding guidelines are followed. Discussion of all the techniques is beyond the scope of this paper, however,here we try to cover a few of them.
標簽: Efficient Verilog Digital Coding
上傳時間: 2013-11-22
上傳用戶:han_zh
Trademarks: Trademarks and service marks of Cadence Design Systems, Inc. (Cadence) contained in
標簽: Allegro-Design-Editor-Tutorial_ad e_tut
上傳時間: 2014-08-09
上傳用戶:龍飛艇
Introduce High-Speed Digital System Design.
標簽: High-Speed Digital Design System
上傳時間: 2013-10-20
上傳用戶:gps6888
1) 全數字化設計,交流采樣,人機界面采用大屏幕點陣圖形128X64 LCD中文液晶顯示器。 2) 可實時顯示A、B、C各相功率因數、電壓、電流、有功功率、無功功率、電壓總諧波畸變率、電流總諧波畸變率、電壓3、5、7、9、11、13次諧波畸變率、電流3、5、7、9、 11、13次諧波畸變率頻率、頻率、電容輸出顯示及投切狀態、報警等信息。 3) 設置參數中文提示,數字輸入。 4) 電容器控制方案支持三相補償、分相補償、混合補償方案,可通過菜單操作進行設置。 5) 電容器投切控制程序支持等容/編碼(1:2、 1:2:3、 1:2:4:8…)等投切方式。 6) 具有手動補償/自動補償兩種工作方式。 7) 提供電平控制輸出接口(+12V),動態響應優于20MS。 8) 取樣物理量為無功功率,具有諧波測量及保護功能。 9) 控制器具有RS-485通訊接口,MODBUS標準現場總線協議,方便接入低壓配電系統。
上傳時間: 2013-11-09
上傳用戶:dancnc
電路連接 由于數碼管品種多樣,還有共陰共陽的,下面我們使用一個數碼管段碼生成器(在文章結尾) 去解決不同數碼管的問題: 本例作者利用手頭現有的一位不知品牌的共陽數碼管:型號D5611 A/B,在Eagle 找了一個 類似的型號SA56-11,引腳功能一樣可以直接代換。所以下面電路圖使用SA56-11 做引腳說明。 注意: 1. 將數碼管的a~g 段,分別接到Arduino 的D0~D6 上面。如果你手上的數碼管未知的話,可以通過通電測量它哪個引腳對應哪個字段,然后找出a~g 即可。 2. 分清共陰還是共陽。共陰的話,接220Ω電阻到電源負極;共陽的話,接220Ω電阻到電源+5v。 3. 220Ω電阻視數碼管實際工作亮度與手頭現有原件而定,不一定需要準確。 4. 按下按鈕即停。 源代碼 由于我是按照段碼生成器默認接法接的,所以不用修改段碼生成器了,直接在段碼生成器選擇共陽極,再按“自動”生成數組就搞定。 下面是源代碼,由于偷懶不用寫循環,使用了部分AVR 語句。 PORTD 這個是AVR 的端口輸出控制語句,8 位對應D7~D0,PORTD=00001001 就是D3 和D0 是高電平。 PORTD = a;就是找出相應的段碼輸出到D7~D0。 DDRD 這個是AVR 語句中控制引腳作為輸出/輸入的語句。DDRD = 0xFF;就是D0~D7 全部 作為輸出腳了。 ARDUINO CODECOPY /* Arduino 單數碼管骰子 Ansifa 2011-12-28 */ //定義段碼表,表中十個元素由LED 段碼生成器生成,選擇了共陽極。 inta[10] = {0xC0, 0xF9, 0xA4, 0xB0, 0x99, 0x92, 0x82, 0xF8, 0x80, 0x90}; voidsetup() { DDRD = 0xFF; //AVR 定義PortD 的低七位全部用作輸出使用。即0xFF=B11111111對 應D7~D0 pinMode(12, INPUT); //D12用來做骰子暫停的開關 } voidloop() { for(int i = 0; i < 10; i++) { //將段碼輸出PortD 的低7位,即Arduino 的引腳D0~D6,這樣需要取出PORTD 最高位,即 D7的狀態,與段碼相加,之后再輸出。 PORTD = a[i]; delay(50); //延時50ms while(digitalRead(12)) {} //如果D12引腳高電平,則在此死循環,暫停LED 跑 動 } }
上傳時間: 2013-10-15
上傳用戶:baitouyu
? 計算方法: 1) A值(相位)的計算:根據設置的相位值D(單位為度,0度-360度可設置),由公式A=D/360,得出A值,按四舍五入的方法得出相位A的最終值; 2) B偏移量值的計算:按B=512*(1/2VPP-VDC+20)/5; 3) C峰峰值的計算:按C=VPP/20V*4095;
上傳時間: 2013-11-18
上傳用戶:xdqm