亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Orcad-PSpice

  • ORCAD原理圖中替換器件屬性

    批量的替換,值得看看~~~

    標(biāo)簽: ORCAD 原理圖 替換器

    上傳時(shí)間: 2014-12-24

    上傳用戶:rolypoly152

  • PCB資料轉(zhuǎn)換工具

    可以用此工具將PROTEL,ORCAD等PCB資料,轉(zhuǎn)換成PADS所需格式。

    標(biāo)簽: PCB 轉(zhuǎn)換

    上傳時(shí)間: 2013-10-19

    上傳用戶:changeboy

  • PROTEL鼠標(biāo)增強(qiáng)工具

    EDAHelper(原名protel99se鼠標(biāo)增強(qiáng)工具) 第二版(2.0)說明: 本軟件是部分EDA軟件的鼠標(biāo)增強(qiáng)工具,將EDAHelper.exe和Hook.dll同時(shí)放到任意目錄,運(yùn)行EDAHelper.exe就行,現(xiàn)在已不再自動運(yùn)行EDA軟件,支持protel99se,DXP,POWERPCB,OrCAD的capture。

    標(biāo)簽: PROTEL 鼠標(biāo)

    上傳時(shí)間: 2014-12-24

    上傳用戶:cjh1129

  • 可編輯程邏輯及IC開發(fā)領(lǐng)域的EDA工具介紹

    EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動化”,是指以計(jì)算機(jī)為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計(jì)語言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動化設(shè)計(jì)過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動態(tài)調(diào)試,縮短開發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長來完成設(shè)計(jì)流程。

    標(biāo)簽: EDA 編輯 邏輯

    上傳時(shí)間: 2013-11-19

    上傳用戶:wxqman

  • OrCAD與PADS的同步實(shí)現(xiàn)方法

    PCB 原理圖

    標(biāo)簽: OrCAD PADS 實(shí)現(xiàn)方法

    上傳時(shí)間: 2013-10-29

    上傳用戶:dudu121

  • ORCAD Capture 9.2 使用教程

    OrCAD9.2教程

    標(biāo)簽: Capture ORCAD 9.2 使用教程

    上傳時(shí)間: 2013-11-11

    上傳用戶:894448095

  • 大功率全橋串聯(lián)諧振充電電源理論設(shè)計(jì)

    為了對電容重復(fù)頻率且高能量轉(zhuǎn)換效率地充電,開展了全橋串聯(lián)諧振充電電源的理論設(shè)計(jì)。通過數(shù)值解析的方法獲得諧振電感、電容、功率器件耐壓與通流、電源功率、脈沖變壓器伏秒數(shù)等參數(shù),通過數(shù)值模擬的方法獲得脈沖變壓器勵(lì)磁電感參數(shù),以基于Pspice的全電路仿真驗(yàn)證設(shè)計(jì)參數(shù)的合理性。仿真結(jié)果表明為了實(shí)現(xiàn)對110 nF電容1 kHz重頻充電,在初級電壓為1.2 kV和諧振參數(shù)為33 kHz時(shí),諧振電感、電容應(yīng)分別為625 nH,37 μF,脈沖變壓器伏秒數(shù)、勵(lì)磁電感至少分別應(yīng)為45 mVs、1 mH,功率器件峰值電流約300 A。

    標(biāo)簽: 大功率 全橋 串聯(lián)諧振 充電電源

    上傳時(shí)間: 2013-11-08

    上傳用戶:angle

  • Pspice元件庫指南

    1.1_SHOT : 10個(gè)雜項(xiàng)器件,其中有54,74,CD的 2.7400~74S : 74系列的器件 3.AA_IGBT : IGBT是強(qiáng)電流、高壓應(yīng)用和快速終端設(shè)備用垂直功率MOSFET 4.AA_MISC : 雜項(xiàng)DIODE MOSFET ...............................

    標(biāo)簽: Pspice 元件庫

    上傳時(shí)間: 2013-11-03

    上傳用戶:familiarsmile

  • 交通燈控制板用戶手冊

    交通燈控制板用戶手冊、交通燈源代碼、交通燈電路原理圖(用Orcad打開)、交通燈電路原理圖(用PDF打開)、交通燈PCB圖

    標(biāo)簽: 交通燈 控制板 用戶手冊

    上傳時(shí)間: 2013-10-13

    上傳用戶:manlian

  • 帶通濾波器設(shè)計(jì)實(shí)例

    包括了新型70MHz帶通濾波器設(shè)計(jì),40MHz帶通濾波器設(shè)計(jì)實(shí)例 凡是有能力對信號頻譜進(jìn)行處理的裝置都可以稱為濾波器。在通信設(shè)備和各類系統(tǒng)中,濾波器應(yīng)用極為廣泛,濾波器的優(yōu)劣直接決定產(chǎn)品的好壞,所以對濾波器的研究和生產(chǎn)一直備為關(guān)注。由于計(jì)算機(jī)技術(shù)、集成工藝和材料工業(yè)的發(fā)展,濾波器的發(fā)展也上了一個(gè)新臺階,并且朝高精度、低功耗、小體積方向發(fā)展。本文主要以中心頻率為70MHz 帶通濾波器為例,介紹如何采用Bessel函數(shù)[1]進(jìn)行帶通濾波器的設(shè)計(jì),同時(shí)借助Pspice軟件[2,3]強(qiáng)大的電路仿真功能對濾波器的波特圖和群延遲進(jìn)行仿真,以觀測其效果。2 方案選擇帶通濾波器技術(shù)指標(biāo)要求:帶寬3dB 為4MHz,離中心頻率± 4MHz 處最小衰減為14dB。在整個(gè)通帶內(nèi)時(shí)延不變。雖然目前最常用的濾波器設(shè)計(jì)方法是巴特沃斯、切比雪夫、橢圓函數(shù)等幾種形式,但這些方法在設(shè)計(jì)70MHz 濾波器時(shí),要通過變換以實(shí)現(xiàn)其帶通,并且它們所設(shè)計(jì)的濾波器的群延遲特性在通帶內(nèi)呈現(xiàn)凹形波形,故在實(shí)際使用(如在廣播,移動通信中的中頻濾波,二次濾波)中要進(jìn)行群延遲均衡,使設(shè)計(jì)步驟繁瑣且使濾波電路復(fù)雜。采用Bessel 函數(shù)設(shè)計(jì)的帶通濾設(shè)器具有最窄過渡帶;在通帶內(nèi)時(shí)延均衡,電路所用的階數(shù)最少;在實(shí)際的應(yīng)用中電路容易調(diào)整;由于所有的節(jié)點(diǎn)諧振在相同的頻率上,調(diào)諧比較簡單;從經(jīng)濟(jì)性和制造容易程度來考慮,電容耦合電路最合適,而用Bessel 函數(shù)設(shè)計(jì)的濾波器正是電容耦合電路,故采用Bessel 函數(shù)進(jìn)行濾波器的設(shè)計(jì)。

    標(biāo)簽: 帶通濾波器 設(shè)計(jì)實(shí)例

    上傳時(shí)間: 2013-10-27

    上傳用戶:bakdesec

主站蜘蛛池模板: 泰顺县| 丽江市| 凌云县| 溆浦县| 德州市| 田阳县| 遂溪县| 威海市| 和龙市| 大新县| 利辛县| 阳春市| 盐津县| 神农架林区| 石柱| 仁怀市| 庄河市| 保山市| 团风县| 冷水江市| 清镇市| 平阴县| 永嘉县| 南江县| 克什克腾旗| 义乌市| 罗城| 隆安县| 顺义区| 永济市| 土默特右旗| 河池市| 南丹县| 博野县| 潜山县| 昔阳县| 盐城市| 宣化县| 板桥市| 东兰县| 彰武县|