圖像采集系統(tǒng)是數(shù)字圖像信號處理過程中不可缺少的重要部分,它將前端相機(jī)所捕獲的模擬信號轉(zhuǎn)化為數(shù)字信號,或者直接從數(shù)字相機(jī)中獲取數(shù)字信號,然后通過高速的計(jì)算機(jī)總線傳回計(jì)算機(jī),憑借計(jì)算機(jī)的強(qiáng)大的運(yùn)算、數(shù)據(jù)存儲與處理等操作能力,可以方便快捷地對信號進(jìn)行分析處理,具有人機(jī)友好、功能靈活、可移植性強(qiáng)等優(yōu)點(diǎn)。隨著對數(shù)據(jù)傳送速度要求的提高,PCI總線以其高的數(shù)據(jù)傳輸率,即插即用,低功耗等眾多優(yōu)點(diǎn),得到廣泛的應(yīng)用。本文針對PCI總線接口電路使用的廣泛性,介紹了PLX公司橋接芯片PCI9054主模式的工作原理和中斷機(jī)制,采用可編程邏輯器件FPGA實(shí)現(xiàn)與PCI9054的本地接口的信號轉(zhuǎn)換,給出了邏輯實(shí)現(xiàn)方案和仿真圖。本文針對FPGA中各功能模塊的邏輯設(shè)計(jì)進(jìn)行了詳細(xì)分析,并對每個(gè)模塊都給出了精確的仿真結(jié)果。同時(shí),文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計(jì)、并行接口設(shè)計(jì)、PCI接口設(shè)計(jì)、PC端控制軟件設(shè)計(jì)以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結(jié)果和測試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計(jì)圖、實(shí)物圖及注釋詳細(xì)的相關(guān)源程序清單。在文章的軟件設(shè)計(jì)部分介紹了WinDriver驅(qū)動(dòng)開發(fā)工具,利用WinDriver工具,在WindowsXP系統(tǒng)下實(shí)現(xiàn)設(shè)備的驅(qū)動(dòng)程序開發(fā),完成主模式數(shù)據(jù)傳輸和設(shè)備中斷的功能。
上傳時(shí)間: 2013-06-09
上傳用戶:
當(dāng)前,隨著電子技術(shù)的飛速發(fā)展,智能化系統(tǒng)中需要傳輸?shù)臄?shù)據(jù)量日益增大,要求數(shù)據(jù)傳送的速度也越來越快,傳統(tǒng)的數(shù)據(jù)傳輸方式已無法滿足目前的要求。在此前提下,采用高速數(shù)據(jù)傳輸技術(shù)成為必然,DMA(直接存儲器訪問)技術(shù)就是較理想的解決方案之一,能夠滿足信息處理實(shí)時(shí)性和準(zhǔn)確性的要求。 本文以EDA工具、硬件描述語言和可編程邏輯器件(FPGA)為技術(shù)支撐,設(shè)計(jì)DMA控制器的總體結(jié)構(gòu)。在通道檢測模塊中,解決了信號抗干擾和請求信號撤銷問題,并提出并行通道檢測算法;在優(yōu)先級管理模塊中提出了動(dòng)態(tài)優(yōu)先級端口響應(yīng)機(jī)制;在傳輸模塊中采用狀態(tài)機(jī)的設(shè)計(jì)思想設(shè)計(jì)多個(gè)通道的數(shù)據(jù)傳輸。通過各模塊問題的解決及新方法的采用,最終設(shè)計(jì)出基于FPGA的多通道DMA控制器的IP軟核。實(shí)驗(yàn)仿真結(jié)果表明,本控制器傳輸速度較快,主頻達(dá)100MHz以上,且工作穩(wěn)定。
上傳時(shí)間: 2013-05-16
上傳用戶:希醬大魔王
單片微型計(jì)算機(jī)(單片機(jī))是將微處理器CPU、程序存儲器、數(shù)據(jù)存儲器、定時(shí)/計(jì)數(shù)器、輸入/輸出并行接口等集成在一起。由于單片機(jī)具有專門為嵌入式系統(tǒng)設(shè)計(jì)的體系結(jié)構(gòu)與指令系統(tǒng),所以它最能滿足嵌入式系統(tǒng)的應(yīng)用要求。Intel公司生產(chǎn)的MCS-51系列單片機(jī)是我國目前應(yīng)用最廣的單片機(jī)之一。 隨著可編程邏輯器件設(shè)計(jì)技術(shù)的發(fā)展,每個(gè)邏輯器件中門電路的數(shù)量越來越多,一個(gè)邏輯器件就可以完成本來要由很多分立邏輯器件和存儲芯片完成的功能。這樣做減少了系統(tǒng)的功耗和成本,提高了性能和可靠性。FPGA就是目前最受歡迎的可編程邏輯器件之一。IP核是將一些在數(shù)字電路中常用但比較復(fù)雜的功能塊,設(shè)計(jì)成可修改參數(shù)的模塊,讓其他用戶可以直接調(diào)用這些模塊,這樣就大大減輕了工程師的負(fù)擔(dān),避免重復(fù)勞動(dòng)。隨著FPGA的規(guī)模越來越大,設(shè)計(jì)越來越復(fù)雜,使用IP核是一個(gè)發(fā)展趨勢。 本課題結(jié)合FPGA與8051單片機(jī)的優(yōu)點(diǎn),主要針對以下三個(gè)方面研究: (1)FPGA開發(fā)平臺的硬件實(shí)現(xiàn)選用Xilinx公司的XC3S500E-PQ208-4-C作為核心器件,采用Intel公司的EEPROM芯片2816A和SRAM芯片6116作為片內(nèi)程序存儲器,搭建FPGA的硬件開發(fā)平臺。 (2)用VHDL語言實(shí)現(xiàn)8051IP核分析研究8051系列單片機(jī)內(nèi)部各模塊結(jié)構(gòu)以及各部分的連接關(guān)系,實(shí)現(xiàn)了基于FPGA的8051IP核。主要包括如下幾個(gè)模塊:CPU模塊、片內(nèi)數(shù)據(jù)存儲器模塊、定時(shí)/計(jì)數(shù)器模塊、并行端口模塊、串行端口模塊、中斷處理模塊、同步復(fù)位模塊等。 (3)基于FPGA的8051IP核應(yīng)用用所設(shè)計(jì)的8051IP核,實(shí)現(xiàn)了對一個(gè)4×4鍵盤的監(jiān)測掃描、鍵盤確認(rèn)、按鍵識別等應(yīng)用。
上傳時(shí)間: 2013-06-21
上傳用戶:stampede
數(shù)據(jù)采集系統(tǒng)是信號與信息處理系統(tǒng)中不可缺少的重要組成部分,同時(shí)也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達(dá)系統(tǒng)以及無線基站系統(tǒng)中的應(yīng)用越來越廣泛。為了能夠滿足目前對軟件無線電接收機(jī)自適應(yīng)性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺上設(shè)計(jì)SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案及實(shí)現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設(shè)計(jì),并且使系統(tǒng)具有了較高的可適應(yīng)性、可擴(kuò)展性和可調(diào)試性。 在時(shí)序數(shù)字邏輯設(shè)計(jì)上,充分利用FPGA中豐富的時(shí)序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計(jì)數(shù)器等,能夠方便的完成對系統(tǒng)輸入輸出時(shí)鐘的精確控制以及根據(jù)系統(tǒng)需要對各處時(shí)序延時(shí)進(jìn)行修正。 在存儲器設(shè)計(jì)上,采用FPGA片內(nèi)存儲器。可根據(jù)系統(tǒng)需要隨時(shí)進(jìn)行設(shè)置,并且能夠方便的完成數(shù)據(jù)格式的合并、拆分以及數(shù)據(jù)傳輸率的調(diào)整。 在傳輸接口設(shè)計(jì)上,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式。通過FPGA中的宏功能模塊和IP資源實(shí)現(xiàn)了對這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進(jìn)行切換。 在系統(tǒng)工作過程控制上,通過VB程序編寫了應(yīng)用于PC端的上層控制軟件。并通過并行接口實(shí)現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機(jī)上完成對系統(tǒng)工作過程的控制和工作模式的選擇。 在系統(tǒng)調(diào)試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實(shí)時(shí)準(zhǔn)確的驗(yàn)證了在系統(tǒng)整個(gè)傳輸過程中數(shù)據(jù)的正確性和時(shí)序性,并極大的降低了用常規(guī)儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設(shè)計(jì)進(jìn)行了詳細(xì)分析,并對每個(gè)模塊都給出了精確的仿真結(jié)果。同時(shí),文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計(jì)、并行接口設(shè)計(jì)、PCI接口設(shè)計(jì)、PC端控制軟件設(shè)計(jì)以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結(jié)果和測試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計(jì)圖、實(shí)物圖及注釋詳細(xì)的相關(guān)源程序清單。
標(biāo)簽: FPGA 控制 高速數(shù)據(jù)
上傳時(shí)間: 2013-07-09
上傳用戶:sdfsdfs
國外著名的電路教材的中文版。周玉坤翻譯。 電路第六版系統(tǒng)地講述了電路中的基本概念、基本理論、基本分析和計(jì)算方法。全書共分18章。主要內(nèi)容有電路基本元件、簡單電阻電路分析、電路常見分析法、運(yùn)算放大器基本應(yīng)用電路、一階和二階電路的分析、正弦穩(wěn)態(tài)分析及其功率計(jì)算、平衡三相電路、拉普拉斯變換及其應(yīng)用、選頻電路、有源濾波器、傅里葉級數(shù)及傅里葉變換和雙端口網(wǎng)絡(luò)等。書中包含豐富的例題、詳盡的圖表資料,且內(nèi)容新,講解透徹,是一本電路分析的優(yōu)秀教材。
標(biāo)簽: 電路
上傳時(shí)間: 2013-04-24
上傳用戶:tfyt
本文研究特種LCD的圖像處理方法和FPGA實(shí)現(xiàn)方案,并研制出基于FPGA的若干實(shí)際應(yīng)用系統(tǒng),有效地解決目前存在的問題。本文主要研究內(nèi)容為: (1)給出一種基于彩色空間變換的色彩調(diào)整方法,在YCrCb空間內(nèi)實(shí)現(xiàn)亮度和色度分離,避免了RGB空間兩者同時(shí)變化造成偏色和失真的現(xiàn)象,并在FPGA內(nèi)采用流水線結(jié)構(gòu)改進(jìn)3階矩陣運(yùn)算的邏輯結(jié)構(gòu),節(jié)省出2/3的邏輯資源,提高了模塊的最高運(yùn)行速度。 (2)研究利用FPGA實(shí)現(xiàn)圖像實(shí)時(shí)縮放處理的方法,選擇能夠滿足特種LCD要求的雙線性插值法作為研究對象,實(shí)時(shí)計(jì)算插值系數(shù)dx和dy,并采用流水線結(jié)構(gòu)進(jìn)行插值計(jì)算,僅使用FPGA中的3個(gè)雙端口RAM來緩沖圖像數(shù)據(jù),沒有外擴(kuò)大容量幀存儲器,降低了成本,提高特種LCD的系統(tǒng)兼容性。 (3)設(shè)計(jì)一種針對特種LCD更為簡捷、有效的隔行轉(zhuǎn)逐行掃描的實(shí)現(xiàn)方案,即利用圖像實(shí)時(shí)縮放的方法,把一場圖像縮放到LCD的分辨率,實(shí)現(xiàn)復(fù)合視頻圖像在LCD的“滿屏”顯示,改善現(xiàn)有特種LCD在顯示隔行掃描的復(fù)合視頻信號時(shí),遇到圖像信息丟失或顯示效果不佳的問題。 (4)設(shè)計(jì)出一種基于字符和位圖的數(shù)字OSD控制核,合理使用分布式RAM和塊RAM兩種邏輯資源來存儲字符和位圖信息,OSD圖像由數(shù)字邏輯自動(dòng)合成,編程簡單靈活,使特種LCD的參數(shù)調(diào)整更加方便。 (5)研制成功基于FPGA的特種LCD顯示控制板,能顯示三種分辨率640×480,800×600,1024×768的圖像信號;支持寬范圍的亮度、對比度、顯示位置等參數(shù)的實(shí)時(shí)調(diào)整,并提供全功能的透明OSD菜單進(jìn)行指示。 (6)研制成功基于FPGA的特種LCD圖像調(diào)節(jié)板,用于對某型號機(jī)載特種LCD進(jìn)行改造,增加寬范圍的亮度、對比度、圖像顯示位置的實(shí)時(shí)調(diào)整功能,提供無信號輸入檢測與OSD指示功能,提高圖像顯示的性能,通過了環(huán)境溫度試驗(yàn)與性能測試,并已裝機(jī)。 (7)研制成功基于DSP和FPGA的圖像采集顯示板,實(shí)現(xiàn)了對全分辨率復(fù)合視頻信號進(jìn)行25幀/秒的實(shí)時(shí)采集和顯示,在DSP內(nèi)使用“三幀”輪換的圖像數(shù)據(jù)緩沖方法提高了系統(tǒng)的實(shí)時(shí)處理能力,使之能夠完成一定復(fù)雜度的實(shí)時(shí)圖像處理。
上傳時(shí)間: 2013-06-12
上傳用戶:ivan-mtk
本文結(jié)合工程需要詳細(xì)論述了一種數(shù)字相位計(jì)的實(shí)現(xiàn)方法,該方法是基于FPGA(現(xiàn)場可編程門陣列)芯片運(yùn)用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發(fā),分析了傳統(tǒng)相位計(jì)的缺點(diǎn),給出了一種高可靠性的相位檢測實(shí)用算法,其算法核心是對采集信號進(jìn)行FFT變換,通過頻譜分析,實(shí)現(xiàn)對參考信號和測量信號初相位的檢測,并同時(shí)闡述了FPGA在實(shí)現(xiàn)數(shù)字相位計(jì)核心FFT算法中的優(yōu)勢。在優(yōu)化的硬件結(jié)構(gòu)中,利用多個(gè)乘法器并行運(yùn)算的方式加快了蝶形運(yùn)算單元的運(yùn)算速度;內(nèi)置雙端口RAM、旋轉(zhuǎn)因子ROM使數(shù)據(jù)存儲的速度得到提高;采用了流水線的工作方式使數(shù)據(jù)的存儲、運(yùn)算在時(shí)間上達(dá)到匹配。整個(gè)設(shè)計(jì)采用VHDL(超高速硬件描述語言)語言作為系統(tǒng)內(nèi)部硬件結(jié)構(gòu)的描述手段,在Altera的QuartusⅡ軟件支持下完成。仿真結(jié)果表明,基于FPGA實(shí)現(xiàn)的FFT算法無論在速度和精度上都滿足了相位測量的需要,其運(yùn)算64點(diǎn)數(shù)據(jù)僅需27.5us,最大誤差在1%之內(nèi)。
標(biāo)簽: FPGA 數(shù)字 相位計(jì)
上傳時(shí)間: 2013-06-04
上傳用戶:lgnf
隨著現(xiàn)代信息系統(tǒng)發(fā)展,網(wǎng)絡(luò)系統(tǒng)尤其是分布式系統(tǒng)日益廣泛地用于各個(gè)行業(yè)和領(lǐng)域,其中很多的關(guān)鍵應(yīng)用需要基于時(shí)間同步進(jìn)行。傳統(tǒng)采用精準(zhǔn)時(shí)鐘對設(shè)備物理時(shí)鐘進(jìn)行精準(zhǔn)調(diào)節(jié)以達(dá)到時(shí)鐘同步的方式,以及單純的在局域網(wǎng)內(nèi)部通過相關(guān)時(shí)間協(xié)議進(jìn)行時(shí)間同步的方式,由于受諸多限制,不能很好地解決分布式精確時(shí)鐘同步的問題。然而人們對分布式時(shí)間精準(zhǔn)度和時(shí)間同步的精確度要求越來越高,新型分布式網(wǎng)絡(luò)時(shí)間同步研究成為一個(gè)需要亟待解決的關(guān)鍵性問題。既有工程應(yīng)用價(jià)值,也有一定的理論意義。 首先從分布式系統(tǒng)應(yīng)用的角度出發(fā),首先對GNSS衛(wèi)星授時(shí)、NTP協(xié)議、嵌入式系統(tǒng)及uClinux操作系統(tǒng)等理論和技術(shù)進(jìn)行了闡述。重點(diǎn)討論了如何解決分布式系統(tǒng)中的精確授時(shí)與同步問題的必要性和工程意義,分析了GNSS衛(wèi)星授時(shí)特點(diǎn)和NTP網(wǎng)絡(luò)協(xié)議的機(jī)制。 其次在充分考慮到網(wǎng)絡(luò)同步實(shí)時(shí)性要求高的特點(diǎn)的基礎(chǔ)上,提出了一種基于GNSS的嵌入式NTP授時(shí)服務(wù)器的設(shè)計(jì)架構(gòu),對各主要模塊的功能、結(jié)構(gòu)和工作原理進(jìn)行了功能和性能分析。硬件具體以32位ARMS3C44B0X作為硬件控制核心的微處理器,開發(fā)了具有多通信端口的應(yīng)用電路主板,并集成了GNSS衛(wèi)星通信模塊。 再次在軟件方面具體對uClinux操作系統(tǒng)底層接口進(jìn)行了較為深入的分析,在所設(shè)計(jì)的服務(wù)器硬件平臺上移植了uClinux嵌入式操作系統(tǒng)及相關(guān)的驅(qū)動(dòng)程序,并采用模塊化的設(shè)計(jì)思想進(jìn)行了NTP應(yīng)用程序的設(shè)計(jì)與集成,實(shí)現(xiàn)了NTP協(xié)議的編譯和NTP授時(shí)服務(wù),其中對NTP協(xié)議主要參數(shù)和具體工作過程進(jìn)行了系統(tǒng)性分析和設(shè)置應(yīng)用。 最后在獲取精準(zhǔn)的系統(tǒng)統(tǒng)一時(shí)鐘、通過NTP協(xié)議提供授時(shí)服務(wù)的基礎(chǔ)上,結(jié)合實(shí)際在人工影響天氣通信指揮系統(tǒng)中具體應(yīng)用,實(shí)現(xiàn)了分布式人工降雨火箭彈發(fā)射點(diǎn)按命令精確同步進(jìn)行發(fā)射的應(yīng)用集成。初步測試表明,本文所設(shè)計(jì)的授時(shí)服務(wù)器應(yīng)用情況良好,實(shí)現(xiàn)了不同層次分布式應(yīng)用對于時(shí)間精準(zhǔn)同步的高要求。
標(biāo)簽: ARMGNSS NTP 分布式 服務(wù)器
上傳時(shí)間: 2013-04-24
上傳用戶:ouyangtongze
視頻監(jiān)控系統(tǒng)是一個(gè)集計(jì)算機(jī)的交互性、多媒體信息的綜合性、通信的分布性和監(jiān)控的實(shí)時(shí)性等技術(shù)于一體的綜合系統(tǒng)。隨著網(wǎng)絡(luò)帶寬,計(jì)算機(jī)處理能力和存儲容量的快速提高,以及各種實(shí)用視頻處理技術(shù)的出現(xiàn),視頻監(jiān)控進(jìn)入了全數(shù)字化的網(wǎng)絡(luò)時(shí)代。視頻監(jiān)控系統(tǒng)的核心功能主要包括兩大部分,一是視頻圖像采集和壓縮處理,一是圖像數(shù)據(jù)的傳輸。系統(tǒng)的主要硬件模塊分為監(jiān)控終端和監(jiān)控控制終端兩個(gè)部分。 本文設(shè)計(jì)并實(shí)現(xiàn)了一種基于ARM和嵌入式Linux的視頻監(jiān)控系統(tǒng),該系統(tǒng)主要實(shí)現(xiàn)了視頻圖像的采集壓縮和圖像數(shù)據(jù)流基于RTP協(xié)議的傳輸。本系統(tǒng)的核心硬件平臺采用韓國SamSung公司的S3C2410微處理器,ARM端作為視頻監(jiān)控終端,PC機(jī)作為監(jiān)控控制終端。ARM端主要承載了圖像采集、編碼和對圖像數(shù)據(jù)進(jìn)行RTP打包并傳輸?shù)墓δ埽琍C端主要承載的功能是圖像數(shù)據(jù)的接收、顯示和對監(jiān)控終端的控制、訪問。 在視頻圖像采集和壓縮處理部分,利用Video for Linux提供的接口函數(shù),實(shí)現(xiàn)了利用攝像頭采集圖像的過程,并設(shè)計(jì)實(shí)現(xiàn)了V4L視頻采集及壓縮模塊,設(shè)計(jì)了系統(tǒng)JEPG圖像采集和壓縮模塊和MPEG-4圖像采集和壓縮模塊的具體編程流程和實(shí)現(xiàn)過程,并實(shí)現(xiàn)了基于這兩種編碼方式的視頻壓縮。用Visual C++實(shí)現(xiàn)了用戶控制終端,可對應(yīng)JPEG和MPEG-4兩種編碼方式進(jìn)行解碼并顯示。 在圖像數(shù)據(jù)的傳輸部分,系統(tǒng)采用了RTP協(xié)議作為視頻數(shù)據(jù)流傳輸協(xié)議,并實(shí)現(xiàn)了視頻數(shù)據(jù)在局域網(wǎng)內(nèi)的實(shí)時(shí)性傳輸。移植了現(xiàn)在比較常用的JRTPLIB源碼庫,為RTP的實(shí)現(xiàn)提供了可調(diào)用的庫函數(shù),按照MPEG-4數(shù)據(jù)流的RTP封裝格式和流程,設(shè)計(jì)實(shí)現(xiàn)了RTP編程。 最后對系統(tǒng)的功能和性能進(jìn)行了測試。測試結(jié)果顯示MPEG-4在保證與JPEG相當(dāng)?shù)膱D像質(zhì)量時(shí),大大減少了傳輸?shù)臄?shù)據(jù)量。同時(shí),使用RTP協(xié)議進(jìn)行傳輸,保證了系統(tǒng)的實(shí)時(shí)性,也保證了圖像的傳輸質(zhì)量。
標(biāo)簽: ARMLinuz 視頻監(jiān)控 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-07-12
上傳用戶:wzr0701
隨著經(jīng)濟(jì)的發(fā)展,城市交通的壓力越來越大,很多城市都開始建設(shè)地鐵項(xiàng)目,發(fā)展地下軌道交通事業(yè)。在地鐵列車上,駕駛員需要方便、快捷地控制各種語音功能,保障列車可靠、安全的運(yùn)行,從而為乘客提供優(yōu)質(zhì)的服務(wù)。駕駛員語音控制器就是為了滿足這一需求而提出來的。 在描述列車乘客信息系統(tǒng)的發(fā)展、介紹了公共廣播系統(tǒng)的功能的之后,本文分析了駕駛員語音控制器的設(shè)計(jì)需求,設(shè)計(jì)了一種具有人機(jī)交互功能的駕駛員語音控制器。它帶有LCD顯示屏和輸入鍵盤;能夠在內(nèi)部存儲路線、站點(diǎn)和緊急信息等用戶數(shù)據(jù)。通過窗口菜單以圖形化的方式向駕駛員顯示列車運(yùn)行信息。通過通信端口,按照雙方約定的通訊格式,將運(yùn)行模式,路線站點(diǎn),緊急信息等內(nèi)容發(fā)送給列車顯示與廣播控制單元,完成語音及顯示控制。根據(jù)需求分析,提出了一種基于ARM的控制器設(shè)計(jì)平臺。設(shè)計(jì)了該控制器的硬件和軟件的整體方案,采用模塊化設(shè)計(jì)的思想給出了系統(tǒng)各主要模塊的具體設(shè)計(jì)與實(shí)現(xiàn)方法,并給出了相關(guān)電路的實(shí)現(xiàn)原理圖。最后介紹了本控制器的測試方法與過程,并給出了具體應(yīng)用。該駕駛員語音控制器實(shí)現(xiàn)了人工廣播、司機(jī)對講、緊急對講和系統(tǒng)設(shè)置等功能。具有操作方便、便于維護(hù)、可配置、成本低等優(yōu)點(diǎn),滿足了駕駛員以及列車語音與顯示控制的實(shí)際需求。關(guān)鍵詞:ARM;RS485;乘客信息系統(tǒng);圖形用戶界面;嵌入式系統(tǒng)
上傳時(shí)間: 2013-07-30
上傳用戶:電子世界
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1