圖像的采集和傳輸是實(shí)時(shí)監(jiān)控、遠(yuǎn)程控制、智能小區(qū)等諸多領(lǐng)域的關(guān)鍵技術(shù)。基于傳統(tǒng):PC的圖像采集已成為現(xiàn)實(shí)。隨著信息技術(shù)的迅速發(fā)展,嵌入式系統(tǒng)的研究開(kāi)發(fā)成為了后PC時(shí)代的一個(gè)熱點(diǎn),它被廣泛應(yīng)用于工業(yè)現(xiàn)場(chǎng)、信息家電等各行各業(yè)。同時(shí),圖像的遠(yuǎn)程采集傳輸也朝著專業(yè)化、多樣化和低成本的方向發(fā)展。利用嵌入式技術(shù)來(lái)實(shí)現(xiàn)圖像的遠(yuǎn)程采集傳輸正順應(yīng)了時(shí)代發(fā)展,有較大的實(shí)用價(jià)值。 本文主要研究了基于嵌入式的遠(yuǎn)程圖像采集傳輸系統(tǒng)。嵌入式終端采用$3C2410為核心的目標(biāo)板為硬件平臺(tái),采用嵌入式Linux為系統(tǒng)平臺(tái)。系統(tǒng)通過(guò)連接在嵌入式終端的USB攝像頭完成靜態(tài)圖像數(shù)據(jù)采集,并進(jìn)行圖像壓縮處理。在圖像傳輸方面,論文設(shè)計(jì)了兩種模式:一種是通過(guò)Intemet傳輸?shù)摹⒒贐/S模式的傳輸方式。在該模式下,遠(yuǎn)端客戶機(jī)通過(guò)瀏覽器訪問(wèn)架設(shè)在終端里的嵌入式服務(wù)器而獲得圖像信息。另一種是基于GPRS網(wǎng)絡(luò)實(shí)現(xiàn)遠(yuǎn)程無(wú)線圖像傳輸。終端將采集到的圖像數(shù)據(jù)通過(guò)GPRS網(wǎng)絡(luò)發(fā)送到擁有固定Ip的監(jiān)控服務(wù)器上來(lái)完成圖像遠(yuǎn)程傳輸。 本文首先介紹了圖像采集傳輸和嵌入式方面的相關(guān)內(nèi)容,并介紹了本論文所采用的開(kāi)發(fā)平臺(tái)。為了順利開(kāi)發(fā)接著構(gòu)建了開(kāi)發(fā)環(huán)境,這里包括U-boot的移植、Linux系統(tǒng)的內(nèi)核編譯和移植、設(shè)備驅(qū)動(dòng)模塊的加載以及交叉編譯環(huán)境的建立。在此基礎(chǔ)上,利用Vide04Linux的接口函數(shù),用C語(yǔ)言實(shí)現(xiàn)了圖像原始數(shù)據(jù)的采集程序,并利用JPEG算法了實(shí)現(xiàn)圖像壓縮。在基于B/S模式的傳輸方式中,首先利用Boa架設(shè)了嵌入式服務(wù)器,然后用C語(yǔ)言完成CGI腳本,該腳本將圖像嵌入網(wǎng)頁(yè)并實(shí)時(shí)更新以實(shí)現(xiàn)網(wǎng)頁(yè)的動(dòng)態(tài)輸出。在基于GPRS實(shí)現(xiàn)遠(yuǎn)程無(wú)線圖像傳輸方式中,論文詳細(xì)分析了系統(tǒng)通訊數(shù)據(jù)流的特征,提出了采用辨識(shí)特征字符、數(shù)據(jù)打包等策略以實(shí)現(xiàn)GPRS的網(wǎng)絡(luò)連接和數(shù)據(jù)通訊,并且在此基礎(chǔ)上用C語(yǔ)言編程實(shí)現(xiàn)。同時(shí),在PC(Linux)上用Socket編程實(shí)現(xiàn)了監(jiān)控服務(wù)器軟件,該軟件用以接收?qǐng)D像數(shù)據(jù)和控制嵌入式終端的系統(tǒng)狀態(tài)。最后,論文分析比較了兩種傳輸方式的區(qū)別和優(yōu)缺點(diǎn)。試驗(yàn)證明,采用兩種方式都能成功實(shí)現(xiàn)圖像的遠(yuǎn)程采集傳輸,并且試驗(yàn)效果較好。
標(biāo)簽: 嵌入式 遠(yuǎn)程圖像
上傳時(shí)間: 2013-05-17
上傳用戶:squershop
本文針對(duì)高速PCB板信號(hào)接地設(shè)計(jì)中存在接地噪聲及電磁輻射等問(wèn)題,提出了高速PCB接地模型,并從PCB設(shè)計(jì)中布線策略的分析和去耦電容的使用等幾個(gè)方面討論了解決高速PCB板的接地噪聲和電磁輻射問(wèn)題的方法。
標(biāo)簽: PCB 地線 布線設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:jingfeng0192
TI公司的一片介紹DC-DC的布局的文章,說(shuō)的非常的精彩!也很實(shí)用,可以說(shuō)對(duì)設(shè)計(jì)電源的工程師來(lái)說(shuō),是個(gè)難得的好教程!
上傳時(shí)間: 2013-07-27
上傳用戶:william345
在高速PCB設(shè)計(jì)中,過(guò)孔設(shè)計(jì)是一個(gè)重要因素,它由孔、孔周圍的焊盤區(qū)和POWER層隔離區(qū)組成,通常分為盲孔、埋孔和通孔三類。在PCB設(shè)計(jì)過(guò)程中通過(guò)對(duì)過(guò)孔的寄生電容和寄生電感分析,總結(jié)出高速PCB
上傳時(shí)間: 2013-06-17
上傳用戶:xfbs821
先看一個(gè)實(shí)測(cè)的案例,在一塊多層PCB 上,工程師把PCB 的周圍敷上了一圈銅,如圖1 所示。在這個(gè)敷銅的處理上,工程師僅在銅皮的開(kāi)始部分放置了幾個(gè)過(guò)孔,把這個(gè)銅皮連接到了地層上,其他地
上傳時(shí)間: 2013-04-24
上傳用戶:zukfu
隨著信息寬帶化和高速化的發(fā)展,以前的低速PCB已完全不能滿足日益增長(zhǎng)信息化發(fā)展的需要,而高速PCB的出現(xiàn)將對(duì)硬件人員提出更高的要求,僅僅依靠自
標(biāo)簽: Cadence ALlegro PCB 信號(hào)完整性
上傳時(shí)間: 2013-05-22
上傳用戶:julin2009
可編程邏輯芯片特別是現(xiàn)場(chǎng)可編程門陣列(Field-Programmable Gate Array,F(xiàn)PGA)芯片的快速發(fā)展,使得新的芯片能夠根據(jù)具體應(yīng)用動(dòng)態(tài)地調(diào)整結(jié)構(gòu)以獲得更好的性能,這類芯片稱為動(dòng)態(tài)可重構(gòu)FPGA芯片(Dynamically ReconfigurableFPGA,DRFPGA)。然而,使用這類芯片構(gòu)建的可重構(gòu)系統(tǒng)在實(shí)際應(yīng)用前還有許多問(wèn)題需要解決。一個(gè)基本的問(wèn)題就是動(dòng)態(tài)可重構(gòu)FPGA芯片中的可重構(gòu)功能單元(Reconfigurable Functional Unit,RFU)的模塊布局問(wèn)題和模塊間的布線問(wèn)題。 本文從基本的FPGA芯片結(jié)構(gòu)和CAD算法談起,介紹了可重構(gòu)計(jì)算的概念,建立了可重構(gòu)計(jì)算系統(tǒng)模型和動(dòng)態(tài)可重構(gòu)FPGA芯片模型,在此模型上提出一個(gè)基于劃分和時(shí)延驅(qū)動(dòng)的在線布局算法,和一個(gè)基于Pathfinder協(xié)商擁塞算法的布線算法,來(lái)解決動(dòng)態(tài)可重構(gòu)FPGA芯片的布局和布線問(wèn)題。由硬件描述語(yǔ)言(Hardware Description Language,HDL)描述的電路首先被劃分成有限數(shù)目的層,然后將這些電路層布局到芯片的每一層,同時(shí)確保關(guān)鍵路徑的時(shí)延最小。實(shí)驗(yàn)結(jié)果表明,布局算法與傳統(tǒng)的布局算法(或者文獻(xiàn)[37]中的算法)相比,在時(shí)延上平均減少27%,在線長(zhǎng)上平均減少34%(或者11%),在運(yùn)行時(shí)間上平均減少42%(或者97%)。布線算法與傳統(tǒng)的布線算法相比,能夠?qū)⒕€長(zhǎng)降低26%,將水平通道寬度降低27%,顯示出較高的性能。
標(biāo)簽: FPGA 動(dòng)態(tài)可重構(gòu) 布局布線 算法研究
上傳時(shí)間: 2013-05-24
上傳用戶:Neoemily
高速PCB板的電源布線設(shè)計(jì):本文分析討論了高速PCB板上由于高頻信號(hào)干擾和走線寬度的減小而產(chǎn)生的電源噪聲和壓降,并提出了高速PCB的電源模型,采用電源總線網(wǎng)絡(luò)布線,選取合適的濾波電容。等問(wèn)題。
標(biāo)簽: PCB 電源 布線設(shè)計(jì)
上傳時(shí)間: 2013-07-22
上傳用戶:王者A
在超深亞微米技術(shù)工藝下,布局成為超大規(guī)模集成電路物理設(shè)計(jì)中至關(guān)重要的一步。由于現(xiàn)場(chǎng)可編程門陣列(Field Programable Gate Array,F(xiàn)PGA)布線資源的預(yù)先確定性,使得FPGA的布局更為重要。本文以建立高性能、低擁擠的布局為目標(biāo),從FPGA芯片結(jié)構(gòu)和布局算法兩方面進(jìn)行了深入研究。論文提出了一種通用的層次式FPGA(HFPGA)結(jié)構(gòu)模型及布局模型,并且給出了該模型的數(shù)學(xué)計(jì)算公式;提出將元件之間的層次距離轉(zhuǎn)化為線長(zhǎng)的方法,實(shí)現(xiàn)了基于線網(wǎng)模型的高精度布局算法:提出利用矩形的對(duì)角線元件之間層次來(lái)代替線長(zhǎng),從而達(dá)到優(yōu)化線長(zhǎng)的同時(shí)提高布通率的快速布局算法。實(shí)驗(yàn)結(jié)果表明,兩種算法均在北卡羅來(lái)納微電子中心(MCNC)學(xué)術(shù)芯片測(cè)試案例上取得了較理想的布局實(shí)驗(yàn)效果,為下一步的布線工作建立了良好的基礎(chǔ)接口,并且完成了初始布線的工作。本FPGA結(jié)構(gòu)模型的提出和布局算法的實(shí)現(xiàn)也都為工業(yè)界提供了借鑒價(jià)值。
標(biāo)簽: FPGA 驅(qū)動(dòng) 布局 算法研究
上傳時(shí)間: 2013-04-24
上傳用戶:nbdedu
DesignSpark PCB 設(shè)計(jì)系統(tǒng)構(gòu)建于集成設(shè)計(jì)環(huán)境之上,提供從捕獲原理圖到印刷電路板(PCB) 的設(shè)計(jì)和布局所需的全部工具。系統(tǒng)要求:DesignSpark 可在Windows 操作系統(tǒng)下運(yùn)行,但是我們推薦您使用Windows XP。它不可以在Windows 3.1x 或Linux 下運(yùn)行。推薦使用速度超過(guò)1Ghz 的奔騰處理器和至少256Mb 的 RAM。在一年的時(shí)間內(nèi),獲獎(jiǎng)的DesignSpark PCB設(shè)計(jì)工具已經(jīng)有超過(guò)萬(wàn)人下載!平均每日便有100次下載,免費(fèi)且正版,深受工程師喜愛(ài)的強(qiáng)大軟件。
標(biāo)簽: DesignSpark PCB 設(shè)計(jì)工具
上傳時(shí)間: 2013-05-28
上傳用戶:郭靜0516
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1