PCB設計經(jīng)典教程
標簽: PCB 教程
上傳時間: 2013-10-11
上傳用戶:yuhaihua_tony
基于高速FPGA 的PCB 設計技巧 如果高速PCB 設計能夠像連接原理圖節(jié)點那樣簡單,以及像在計算機顯示器上所看到的那樣優(yōu)美的話,那將是一件多么美好的事情。然而,除非設計師初入PCB 設計,或者是極度的幸運,實際的PCB 設計通常不像他們所從事的電路設計那樣輕松。在設計最終能夠正常工作、有人對性能作出肯定之前,PCB設計師都面臨著許多新的挑戰(zhàn)。這正是目前高速PCB設計的現(xiàn)狀–設計規(guī)則和設計指南不斷發(fā)展,如果幸運的話,它們會形成一個成功的解決方案。
標簽: FPGA PCB 設計技巧
上傳時間: 2013-11-08
上傳用戶:ly1994
高速PCB設計指南(21IC pcb區(qū)精華)
標簽: PCB pcb 21 IC
上傳時間: 2013-10-14
上傳用戶:shaojie2080
PCB設計入門[中文翻譯]Altium_Designer_Summer_09
標簽: Altium_Designer_Summer PCB 09 翻譯
上傳時間: 2013-11-07
上傳用戶:qingdou
開關電源的PCB設計規(guī)范與方法
標簽: PCB 開關電源 設計規(guī)范
上傳時間: 2013-10-17
上傳用戶:gy592333
PROTEL99SE原理圖與PCB設計.pdf
標簽: PROTEL PCB 99 SE
上傳時間: 2013-12-19
上傳用戶:fujiura
簡要闡述了高速PCB設計的主要內(nèi)容, 并結合Cadence軟件介紹其解決方案比較了傳統(tǒng)高速設計方法與以Cadence為代表的現(xiàn)代高速PCB設計方法的主要差異指出在進行高速設計過程中必須借助于EDA軟件工具進行定性和定童分析, 進行仿真測試, 才能保證設計成功
標簽: Cadence PCB
上傳時間: 2013-11-05
上傳用戶:xiaoxiang
在高速數(shù)字電路飛速發(fā)展的今天,信號的頻率不斷提高, 信號完整性設計在P C B設計中顯得日益重要。其中由于傳輸線效應所引起的信號反射問題是信號完整性的一個重要方面。本文研究分析了高速PCB 設計中的反射問題的產(chǎn)生原因,并利用HyperLynx 軟件進行了仿真,最后提出了相應的解決方法。
標簽: PCB 反射
上傳時間: 2013-12-18
上傳用戶:lht618
信號完整性是高速數(shù)字系統(tǒng)中要解決的一個首要問題之一,如何在高速PCB 設計過程中充分考慮信號完整性因素,并采取有效的控制措施,已經(jīng)成為當今系統(tǒng)設計能否成功的關鍵。在這方面,差分線對具有很多優(yōu)勢,比如更高的比特率 ,更低的功耗 ,更好的噪聲性能和更穩(wěn)定的可靠性等。目前,差分線對在高速數(shù)字電路設計中的應用越來越廣泛,電路中最關鍵的信號往往都要采用差分線對設計。介紹了差分線對在PCB 設計中的一些要點,并給出具體設計方案。
標簽: PCB 差分線
上傳時間: 2013-10-26
上傳用戶:lps11188
討論了高速PCB 設計中涉及的定時、反射、串擾、振鈴等信號完整性( SI)問題,結合CA2DENCE公司提供的高速PCB設計工具Specctraquest和Sigxp,對一采樣率為125MHz的AD /DAC印制板進行了仿真和分析,根據(jù)布線前和布線后的仿真結果設置適當?shù)募s束條件來控制高速PCB的布局布線,從各個環(huán)節(jié)上保證高速電路的信號完整性。
標簽: PCB 仿真 分
上傳時間: 2013-12-26
上傳用戶:niumeng16
蟲蟲下載站版權所有 京ICP備2021023401號-1