史上最強(qiáng)大的PCB布線(xiàn)攻略,從最基礎(chǔ)開(kāi)始介紹,邊講項(xiàng)目邊解釋理論,實(shí)現(xiàn)理論和實(shí)踐的相結(jié)合
標(biāo)簽: PCB 布線(xiàn)設(shè)計(jì)
上傳時(shí)間: 2013-10-20
上傳用戶(hù):dsgkjgkjg
pads9.5中文版安裝包及教程PADS最全封裝庫(kù)怎樣做一塊好的PCB板(絕對(duì)經(jīng)典)PCB布局布線(xiàn)技巧100問(wèn),十分鐘掌握PCB布局捷徑PADS Router 走線(xiàn)技巧PADS9.5實(shí)戰(zhàn)攻略與高速PCB設(shè)計(jì) PDF教材
標(biāo)簽: 精選 pads 設(shè)計(jì) 學(xué)習(xí) 資料 指南 匯總
上傳時(shí)間: 2022-07-16
上傳用戶(hù):wangshoupeng199
VIP專(zhuān)區(qū)-PCB源碼精選合集系列(22)資源包含以下內(nèi)容:1. Protel99SE電路設(shè)計(jì)技術(shù)入門(mén)與應(yīng)用_10440559.2. Proteus+7.8+元件庫(kù).3. PCB走線(xiàn)設(shè)計(jì)教材.4. PADS2007教程之高級(jí)封裝設(shè)計(jì).5. Protel99SE設(shè)計(jì)軟件快速入門(mén).6. PCB設(shè)計(jì)布線(xiàn)規(guī)則.7. PCB Layout指南.8. 第五講_altium_designer_集成庫(kù)制作.9. PCB各層定義及描述.10. PCB高級(jí)設(shè)計(jì)系列講義.11. PCB板元器件圖像的分割方法.12. Protel_99SE要點(diǎn).經(jīng)驗(yàn).常見(jiàn)問(wèn)題.13. 《Protel99SE電路設(shè)計(jì)與仿真》.14. 電路板插件流程和注意事項(xiàng).15. elecfans.com-Protel和Altium Designer專(zhuān)題培訓(xùn)資料.16. Altium designer09教科書(shū).17. GC0309模組設(shè)計(jì)指南.18. 撓性印制板拐角防撕裂結(jié)構(gòu)信號(hào)傳輸性能分析.19. pads2005+crack.20. PCB Layout DIY封裝庫(kù).21. PCB布線(xiàn)系統(tǒng)中使用地線(xiàn)屏蔽.22. CAM350 v8.05學(xué)習(xí)資料.23. Gerber轉(zhuǎn)化為PCB.24. Altium Designer新特性介紹.25. 在Allegro中等長(zhǎng)設(shè)置的高級(jí)應(yīng)用.26. PC板布局技術(shù).27. PCB板材選取與高頻PCB制板要求.28. PCB布線(xiàn)設(shè)計(jì)超級(jí)攻略.29. 用PROTET設(shè)計(jì)電路板應(yīng)注意的問(wèn)題.30. 如何在Eagle PCB中導(dǎo)入漢字.31. 三種手工制作電路板方法.32. 教你如何設(shè)計(jì)好PCB電路板.33. 高速PCB經(jīng)驗(yàn)與技巧.34. PCB自動(dòng)布線(xiàn)算法.35. pcb抄板過(guò)程中反推原理圖的方法.36. 實(shí)用PCB板設(shè)計(jì).37. 差分線(xiàn)對(duì)的PCB設(shè)計(jì)要點(diǎn).38. 將PCB還原成SCH原理圖.39. Pads Router布線(xiàn)技巧分享.40. PCB設(shè)計(jì)中SI的仿真與分析.
標(biāo)簽: 電工電子 技術(shù)基礎(chǔ)
上傳時(shí)間: 2013-05-25
上傳用戶(hù):eeworm
設(shè)計(jì)PCB時(shí),往往很想使用自動(dòng)布線(xiàn)。通常,純數(shù)字的電路板(尤其信號(hào)電平比較低,電路密度比較小時(shí))采用自動(dòng)布線(xiàn)是沒(méi)有問(wèn)題的。但是,在設(shè)計(jì)模擬、混合信號(hào)或高速電路板時(shí),如果采用布線(xiàn)軟件的自動(dòng)布線(xiàn)工具,可能會(huì)出現(xiàn)一些問(wèn)題,甚至很可能帶來(lái)嚴(yán)重的電路性能問(wèn)題。
標(biāo)簽: PCB 布線(xiàn)設(shè)計(jì) 超級(jí)
上傳時(shí)間: 2013-11-19
上傳用戶(hù):wangrong
上傳用戶(hù):haojiajt
Altium Designer 15的使用講解,有一點(diǎn)高速pcb設(shè)計(jì)的基礎(chǔ)講解。
標(biāo)簽: Altium Designer PCB
上傳時(shí)間: 2022-04-28
上傳用戶(hù):jason_vip1
這個(gè)資料為已量產(chǎn)通用電磁爐程序資料,其中包括PCB文件資料、SCH原理圖文件資料、電磁爐功能測(cè)試規(guī)范,程序源代碼等;
標(biāo)簽: 電磁爐 pcb sch
上傳時(shí)間: 2022-06-09
上傳用戶(hù):
VIP專(zhuān)區(qū)-PCB源碼精選合集系列(9)資源包含以下內(nèi)容:1. Altium.Designer winter 09技巧.2. 3C認(rèn)證中的PCB設(shè)計(jì).3. Altium+Designer+原理圖和PCB多通道設(shè)計(jì)方法介紹.4. 電路原理圖與PCB設(shè)計(jì)基礎(chǔ).5. PADS教程完全版.6. 走線(xiàn)寬度電流關(guān)系對(duì)照表.7. 印制電路板(PCB)設(shè)計(jì)與制作(第2版).8. PCB布線(xiàn)的直角走線(xiàn)、差分走線(xiàn)和蛇形線(xiàn)基礎(chǔ)理論.9. altium designer Protel DOS Schematic Libraries.10. PCB設(shè)計(jì)制造常見(jiàn)問(wèn)題.11. AD10以上版本的PCB Logo Creator.12. pcb布線(xiàn)之超級(jí)攻略.13. 表面貼片技術(shù)指南_值得學(xué)習(xí)研究.14. Altium_Designer_winter_09電路設(shè)計(jì)案例教程-Altium概述.15. PCB抄板之Protel 99SE鋪銅問(wèn)題總結(jié).16. PCB焊盤(pán)設(shè)計(jì)標(biāo)準(zhǔn).17. 辦公設(shè)備多紙張檢測(cè)電路PCB源文件.18. Ultiboard7應(yīng)用舉例.19. PCB布線(xiàn)后檢查有錯(cuò)誤的處理方法.20. 資深工程師PCB設(shè)計(jì)經(jīng)驗(yàn)總結(jié).21. ultiboard PCB development.22. PCB概述與布線(xiàn)技巧.23. Pads_layout中的一些操作問(wèn)題.24. 多層PCB設(shè)計(jì)經(jīng)驗(yàn).25. PCB設(shè)計(jì)基礎(chǔ)教程.26. protel制版應(yīng)注意的問(wèn)題.27. 飛思卡爾的PCB布局布線(xiàn)應(yīng)用筆記,很值得學(xué)習(xí)的.28. 射頻電路PCB設(shè)計(jì).29. Protel99se常見(jiàn)網(wǎng)絡(luò)表裝入錯(cuò)誤.30. Cadence16.2完全學(xué)習(xí)手冊(cè).31. PCB線(xiàn)寬過(guò)孔與電流關(guān)系.32. 【PPT】Workflows印刷工作流程.33. Cadence.OrCad.v16.3-安裝破解.34. Pspice簡(jiǎn)明教程.35. 【PPT】Board(印刷電路板)的縮寫(xiě).36. Cadence_Allegro教程.37. 華碩內(nèi)部的PCB設(shè)計(jì)規(guī)范.38. 【PPT】數(shù)碼短板印刷方案介紹(清華紫光).39. Cadence_SPB16.2入門(mén)教程——焊盤(pán)制作.40. PCB基本走線(xiàn)規(guī)則.
標(biāo)簽: 通信原理 電路 高頻電子
上傳時(shí)間: 2013-04-15
頻率是電子技術(shù)領(lǐng)域內(nèi)的一個(gè)基本參數(shù),同時(shí)也是一個(gè)非常重要的參數(shù)。穩(wěn)定的時(shí)鐘在高性能電子系統(tǒng)中有著舉足輕重的作用,直接決定系統(tǒng)性能的優(yōu)劣。隨著電子技術(shù)的發(fā)展,測(cè)頻系統(tǒng)使用時(shí)鐘的提高,測(cè)頻技術(shù)有了相當(dāng)大的發(fā)展,但不管是何種測(cè)頻方法,±1個(gè)計(jì)數(shù)誤差始終是限制測(cè)頻精度進(jìn)一步提高的一個(gè)重要因素。 本設(shè)計(jì)闡述了各種數(shù)字測(cè)頻方法的優(yōu)缺點(diǎn)。通過(guò)分析±1個(gè)計(jì)數(shù)誤差的來(lái)源得出了一種新的測(cè)頻方法:檢測(cè)被測(cè)信號(hào),時(shí)基信號(hào)的相位,當(dāng)相位同步時(shí)開(kāi)始計(jì)數(shù),相位再次同步時(shí)停止計(jì)數(shù),通過(guò)相位同步來(lái)消除計(jì)數(shù)誤差,然后再通過(guò)運(yùn)算得到實(shí)際頻率的大小。根據(jù)M/T法的測(cè)頻原理,已經(jīng)出現(xiàn)了等精度的測(cè)頻方法,但是還存在±1的計(jì)數(shù)誤差。因此,本文根據(jù)等精度測(cè)頻原理中閘門(mén)時(shí)間只與被測(cè)信號(hào)同步,而不與標(biāo)準(zhǔn)信號(hào)同步的缺點(diǎn),通過(guò)分析已有等精度澳孽頻方法所存在±1個(gè)計(jì)數(shù)誤差的來(lái)源,采用了全同步的測(cè)頻原理在FPGA器件上實(shí)現(xiàn)了全同步數(shù)字頻率計(jì)。根據(jù)全同步數(shù)字頻率計(jì)的測(cè)頻原理方框圖,采用VHDL語(yǔ)言,成功的編寫(xiě)出了設(shè)計(jì)程序,并在MAX+PLUS Ⅱ軟件環(huán)境中,對(duì)編寫(xiě)的VHDL程序進(jìn)行了仿真,得到了很好的效果。最后,又討論了全同步頻率計(jì)的硬件設(shè)計(jì)并給出了電路原理圖和PCB圖。對(duì)構(gòu)成全同步數(shù)字頻率計(jì)的每一個(gè)模塊,給出了較詳細(xì)的設(shè)計(jì)方法和完整的程序設(shè)計(jì)以及仿真結(jié)果。
標(biāo)簽: FPGA 數(shù)字頻率計(jì)
上傳時(shí)間: 2013-06-05
上傳用戶(hù):wys0120
上傳時(shí)間: 2013-04-24
上傳用戶(hù):qqoqoqo
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1