VIP專(zhuān)區(qū)-PCB源碼精選合集系列(13)資源包含以下內(nèi)容:1. 華為PCB的EMC設(shè)計(jì)指南.2. PCB設(shè)計(jì)高級(jí)培訓(xùn).3. 高速電路板設(shè)計(jì)技術(shù).4. PADSLayout很好的參考資料.5. HyperLynx仿真教程.6. Allegro15.X培訓(xùn)教材.7. 各種集成芯片的封裝尺寸.8. FPC模組軟板設(shè)計(jì)規(guī)范.9. 自己總結(jié)pcb抗干擾問(wèn)題.10. 正版免費(fèi)的pcb軟件designspark pcb入門(mén)教程T05_ 添加運(yùn)算放大器.11. FPC背光源軟板設(shè)計(jì)規(guī)范.12. Altium_designer4層以上高速板布線的16個(gè)技巧.13. 正版免費(fèi)的pcb軟件designspark pcb入門(mén)教程T25_ 設(shè)計(jì)規(guī)則檢查T(mén)04_ 添加元件.14. pcb板圖制作軟件.15. 1N4678~1N4717-穩(wěn)壓二極管規(guī)格書(shū).16. 正版免費(fèi)的pcb軟件designspark pcb入門(mén)教程T03_ 創(chuàng)建原理圖.17. 常用的sch及pcb的封裝庫(kù).18. layout高級(jí)設(shè)計(jì).19. 正版免費(fèi)的pcb軟件designspark pcb入門(mén)教程02_ 啟動(dòng) DesignSpark.20. altium designer 09教程.21. allegro_PCB_SI仿真.22. 正版免費(fèi)的pcb軟件designspark pcb入門(mén)教程T01_ DesignSpark 入門(mén).23. PADS元件引腳定義.24. 一款手機(jī)PCB給新手練習(xí)MTK6228.25. 集成電路封裝_為設(shè)計(jì)PAB提供幫助.26. Client99SE軟件.27. 常用封裝尺寸資料(300多個(gè)pdf文件).28. DS-PCB(DesignSpark PCB)v3 激活 快速入門(mén)教程.29. CAM制作.30. 手機(jī)PCB__LAYOUT設(shè)計(jì)注意事項(xiàng),詳細(xì)說(shuō)明.31. PADS2007教程.32. Altium+Designer最新超全庫(kù).33. DDR2_Layout指導(dǎo)手冊(cè).34. 綜合實(shí)訓(xùn)————電力線一對(duì)多路分配器原理圖.35. layout中電源和地的處理.36. Cadence完全學(xué)習(xí)手冊(cè)(下).37. PCB板基礎(chǔ)知識(shí)、布局原則、布線技巧、設(shè)計(jì)規(guī)則.38. Cadence完全學(xué)習(xí)手冊(cè)(中).39. 內(nèi)電層與內(nèi)電層分割.40. Cadence完全學(xué)習(xí)手冊(cè)(上).
標(biāo)簽: 單片機(jī)實(shí)用 技術(shù)教程
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
8層全志A80BOX高清機(jī)頂盒AXT530124+EMMC-BGA169+AXP806原理圖+PCB 8層飛思卡爾I.MX6x智能家居控制主板MAX8903C+WM8962+MT41K128M16JT 6層瑞芯微RK3288平板方案DSN+BRD 6層安霸A7LA30方案行車(chē)記錄儀原理圖和PCB文檔 6層Rockchip_Wireless_HDMI_presentation的pcb+原理圖下載 6層HI3531海思最新最全的硬件設(shè)計(jì)資料整合包含芯片手冊(cè),SCH和PCB 4層使用AM8252B做的帶WiFi-HDMI功能的手機(jī)互聯(lián)原理圖和PCB 4層海思HI3535網(wǎng)絡(luò)硬盤(pán)錄像機(jī)PBGA563+QFN64+BGA96+原理圖+PCB文件 4層MT7620A智能路由器(小米同款)原理圖和PCB文件分享下載 2層STM32F107智能家居主板IR0038+SPX1117M3-3.3+CH340G+MOC3063原理圖+PCB文件 2層LCD12864萬(wàn)年歷(帶原理圖和PCB) 2層ESP8266系統(tǒng)板+CH340G+LM1117-V33+原理圖+PCB文件分享下載 16層官方Xilinx Kintex UltraScale FPGA KCU105+4片DDR4分享下載 14層美高森美SmartFusion2 SOC FPGA開(kāi)發(fā)板FT4232H+TPS51200+USB3340+原理圖+PCB 14層高速板sch和brd文件下載 12層altera的5片DDR2組成72數(shù)據(jù)位寬 10層英特爾x86atom電腦主板BAYTRAIL+ISL95837HRZ-T+RTL8111GS原理圖與PCB文件
標(biāo)簽: 實(shí)用電工
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
專(zhuān)輯類(lèi)----PCB及CAD相關(guān)資料專(zhuān)輯 @@-非常電路圖設(shè)計(jì)--Protel99之SCH-335頁(yè)-23.4M.rar
上傳時(shí)間: 2013-04-24
上傳用戶:chengli008
一個(gè)全的2410試驗(yàn)板的原理圖核PCB圖,可以直接用,適合想做開(kāi)發(fā)板的新手
標(biāo)簽: 774336592410 pcb
上傳時(shí)間: 2013-05-30
上傳用戶:moerwang
專(zhuān)輯類(lèi)-PCB及CAD相關(guān)資料專(zhuān)輯-174冊(cè)-3.19G Protel-99-SCH元件庫(kù).ddb
上傳時(shí)間: 2013-06-23
上傳用戶:giser
專(zhuān)輯類(lèi)-PCB及CAD相關(guān)資料專(zhuān)輯-174冊(cè)-3.19G CAM350-全教程-4.8M-PDF版.zip
上傳時(shí)間: 2013-07-07
上傳用戶:zl5712176
專(zhuān)輯類(lèi)-PCB及CAD相關(guān)資料專(zhuān)輯-174冊(cè)-3.19G --非常電路圖設(shè)計(jì)-Protel99之SCH-335頁(yè)-23.4M.pdf
上傳時(shí)間: 2013-06-30
上傳用戶:569342831
MP5解碼全SCH和PCB文件,播放RM、RMVB和常用的音視頻格式。
標(biāo)簽: MP
上傳時(shí)間: 2013-06-05
上傳用戶:362279997
頻率是電子技術(shù)領(lǐng)域內(nèi)的一個(gè)基本參數(shù),同時(shí)也是一個(gè)非常重要的參數(shù)。穩(wěn)定的時(shí)鐘在高性能電子系統(tǒng)中有著舉足輕重的作用,直接決定系統(tǒng)性能的優(yōu)劣。隨著電子技術(shù)的發(fā)展,測(cè)頻系統(tǒng)使用時(shí)鐘的提高,測(cè)頻技術(shù)有了相當(dāng)大的發(fā)展,但不管是何種測(cè)頻方法,±1個(gè)計(jì)數(shù)誤差始終是限制測(cè)頻精度進(jìn)一步提高的一個(gè)重要因素。 本設(shè)計(jì)闡述了各種數(shù)字測(cè)頻方法的優(yōu)缺點(diǎn)。通過(guò)分析±1個(gè)計(jì)數(shù)誤差的來(lái)源得出了一種新的測(cè)頻方法:檢測(cè)被測(cè)信號(hào),時(shí)基信號(hào)的相位,當(dāng)相位同步時(shí)開(kāi)始計(jì)數(shù),相位再次同步時(shí)停止計(jì)數(shù),通過(guò)相位同步來(lái)消除計(jì)數(shù)誤差,然后再通過(guò)運(yùn)算得到實(shí)際頻率的大小。根據(jù)M/T法的測(cè)頻原理,已經(jīng)出現(xiàn)了等精度的測(cè)頻方法,但是還存在±1的計(jì)數(shù)誤差。因此,本文根據(jù)等精度測(cè)頻原理中閘門(mén)時(shí)間只與被測(cè)信號(hào)同步,而不與標(biāo)準(zhǔn)信號(hào)同步的缺點(diǎn),通過(guò)分析已有等精度澳孽頻方法所存在±1個(gè)計(jì)數(shù)誤差的來(lái)源,采用了全同步的測(cè)頻原理在FPGA器件上實(shí)現(xiàn)了全同步數(shù)字頻率計(jì)。根據(jù)全同步數(shù)字頻率計(jì)的測(cè)頻原理方框圖,采用VHDL語(yǔ)言,成功的編寫(xiě)出了設(shè)計(jì)程序,并在MAX+PLUS Ⅱ軟件環(huán)境中,對(duì)編寫(xiě)的VHDL程序進(jìn)行了仿真,得到了很好的效果。最后,又討論了全同步頻率計(jì)的硬件設(shè)計(jì)并給出了電路原理圖和PCB圖。對(duì)構(gòu)成全同步數(shù)字頻率計(jì)的每一個(gè)模塊,給出了較詳細(xì)的設(shè)計(jì)方法和完整的程序設(shè)計(jì)以及仿真結(jié)果。
標(biāo)簽: FPGA 數(shù)字頻率計(jì)
上傳時(shí)間: 2013-06-05
上傳用戶:wys0120
頻率是電子技術(shù)領(lǐng)域內(nèi)的一個(gè)基本參數(shù),同時(shí)也是一個(gè)非常重要的參數(shù)。穩(wěn)定的時(shí)鐘在高性能電子系統(tǒng)中有著舉足輕重的作用,直接決定系統(tǒng)性能的優(yōu)劣。隨著電子技術(shù)的發(fā)展,測(cè)頻系統(tǒng)使用時(shí)鐘的提高,測(cè)頻技術(shù)有了相當(dāng)大的發(fā)展,但不管是何種測(cè)頻方法,±1個(gè)計(jì)數(shù)誤差始終是限制測(cè)頻精度進(jìn)一步提高的一個(gè)重要因素。 本設(shè)計(jì)闡述了各種數(shù)字測(cè)頻方法的優(yōu)缺點(diǎn)。通過(guò)分析±1個(gè)計(jì)數(shù)誤差的來(lái)源得出了一種新的測(cè)頻方法:檢測(cè)被測(cè)信號(hào),時(shí)基信號(hào)的相位,當(dāng)相位同步時(shí)開(kāi)始計(jì)數(shù),相位再次同步時(shí)停止計(jì)數(shù),通過(guò)相位同步來(lái)消除計(jì)數(shù)誤差,然后再通過(guò)運(yùn)算得到實(shí)際頻率的大小。根據(jù)M/T法的測(cè)頻原理,已經(jīng)出現(xiàn)了等精度的測(cè)頻方法,但是還存在±1的計(jì)數(shù)誤差。因此,本文根據(jù)等精度測(cè)頻原理中閘門(mén)時(shí)間只與被測(cè)信號(hào)同步,而不與標(biāo)準(zhǔn)信號(hào)同步的缺點(diǎn),通過(guò)分析已有等精度澳孽頻方法所存在±1個(gè)計(jì)數(shù)誤差的來(lái)源,采用了全同步的測(cè)頻原理在FPGA器件上實(shí)現(xiàn)了全同步數(shù)字頻率計(jì)。根據(jù)全同步數(shù)字頻率計(jì)的測(cè)頻原理方框圖,采用VHDL語(yǔ)言,成功的編寫(xiě)出了設(shè)計(jì)程序,并在MAX+PLUS Ⅱ軟件環(huán)境中,對(duì)編寫(xiě)的VHDL程序進(jìn)行了仿真,得到了很好的效果。最后,又討論了全同步頻率計(jì)的硬件設(shè)計(jì)并給出了電路原理圖和PCB圖。對(duì)構(gòu)成全同步數(shù)字頻率計(jì)的每一個(gè)模塊,給出了較詳細(xì)的設(shè)計(jì)方法和完整的程序設(shè)計(jì)以及仿真結(jié)果。
標(biāo)簽: FPGA 數(shù)字頻率計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:qqoqoqo
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1