亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

PCLK

  • 用51模擬的TFT RGB接口驅動程序(HS,VS,DE,PCLK時序)

    用51模擬的TFT RGB接口驅動程序(HS,VS,DE,PCLK時序)

    標簽: PCLK TFT RGB HS

    上傳時間: 2013-12-24

    上傳用戶:hxy200501

  • The CC1000 RF transceiver is very easy to interface with a microcontroller. The chip is configured

    The CC1000 RF transceiver is very easy to interface with a microcontroller. The chip is configured using a three-wire bus, comprising of PCLK, PDATA and PALE signals.

    標簽: microcontroller transceiver configured The

    上傳時間: 2014-01-04

    上傳用戶:c12228

  • 電子秒表要實現的功能:用鍵盤中斷來控制整個程序

    電子秒表要實現的功能:用鍵盤中斷來控制整個程序,按一下回車鍵啟動電子秒表,再按一下暫停,按一下ESC鍵清零,用七段數碼管顯示時間。整個程序涉及到8255、8253與8259三個芯片。8253的OUT2,CLK2分別連接8259的IRQ7與PCLK,8253的GATE2連接正5伏電壓,采用計數器2每隔0.01秒產生一次中斷并且計數,寫入以偏移地址4000H開始的4個內存單元,然后利用8255將內存單元的數據輸出到七段數碼管

    標簽: 電子秒表 中斷 控制 鍵盤

    上傳時間: 2014-01-16

    上傳用戶:ukuk

  • 基于FPGA設計的字符VGA LCD顯示實驗Verilog邏輯源碼Quartus工程文件+文檔說明

    基于FPGA設計的字符VGA  LCD顯示實驗Verilog邏輯源碼Quartus工程文件+文檔說明,通過字符轉換工具將字符轉換為 8 進制 mif 文件存放到單端口的 ROM IP 核中,再從ROM 中把轉換后的數據讀取出來顯示到 VGA 上,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_hs, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            osd_hs;wire                            osd_vs;wire                            osd_de;wire[7:0]                       osd_r;wire[7:0]                       osd_g;wire[7:0]                       osd_b;assign vga_out_hs = osd_hs;assign vga_out_vs = osd_vs;assign vga_out_r  = osd_r[7:3]; //discard low bit dataassign vga_out_g  = osd_g[7:2]; //discard low bit dataassign vga_out_b  = osd_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0                (clk                        ), .c0                    (video_clk                  ));color_bar color_bar_m0( .clk                   (video_clk                  ), .rst                   (~rst_n                     ), .hs                    (video_hs                   ), .vs                    (video_vs                   ), .de                    (video_de                   ), .rgb_r                 (video_r                    ), .rgb_g                 (video_g                    ), .rgb_b                 (video_b                    ));osd_display  osd_display_m0( .rst_n                 (rst_n                      ), .PCLK                  (video_clk                  ), .i_hs                  (video_hs                   ), .i_vs                  (video_vs                   ), .i_de                  (video_de                   ), .i_data                ({video_r,video_g,video_b}  ), .o_hs                  (osd_hs                     ), .o_vs                  (osd_vs                     ), .o_de                  (osd_de                     ), .o_data                ({osd_r,osd_g,osd_b}        ));endmodule

    標簽: fpga vga lcd

    上傳時間: 2021-12-18

    上傳用戶:

主站蜘蛛池模板: 辰溪县| 平山县| 上犹县| 张家港市| 大名县| 民和| 沭阳县| 霍林郭勒市| 汾西县| 永康市| 龙门县| 九龙县| 丹江口市| 汉寿县| 朝阳县| 寻甸| 潼南县| 富平县| 全州县| 南昌县| 托里县| 荥阳市| 左云县| 于田县| 龙南县| 辽阳县| 太仆寺旗| 三门县| 广西| 太保市| 额尔古纳市| 曲松县| 剑阁县| 南丹县| 白水县| 巴林左旗| 永福县| 新竹市| 龙井市| 略阳县| 喀喇|