亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

PLUS-DeveloperManual

  • 基于FPGA的液晶顯示控制系統(tǒng)的設(shè)計與實現(xiàn).rar

    本文對基于FPGA的液晶顯示控制系統(tǒng)的設(shè)計與實現(xiàn)進行了研究。設(shè)計中從LCD技術(shù)參數(shù)著手,通過對顯示驅(qū)動系統(tǒng)結(jié)構(gòu)與工作原理的研究,設(shè)計出顯示控制系統(tǒng)的框圖及各功能模塊的VHDL程序,通過單片機系統(tǒng)配置FPGA芯片,控制LCD顯示相應(yīng)的漢字和圖形。LCD顯示控制系統(tǒng)由顯示控制電路、顯示驅(qū)動電路和相關(guān)外圍輔助電路組成。顯示控制電路從電路中各個功能模塊所需要的控制時序信號出發(fā),通過對其工作過程的研究,設(shè)計出控制器、RAM控制器等各功能模塊。顯示驅(qū)動電路從LCD工作所需要的掃描時序信號出發(fā),設(shè)計出時序發(fā)生電路等各功能模塊。所有的VHDL程序通過了MAX+PLUS—II軟件實現(xiàn)編譯及仿真后,在實際的硬件中調(diào)試通過。

    標簽: FPGA 液晶顯示 控制系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:asasasas

  • 基于FPGA的數(shù)字化調(diào)頻DDS系統(tǒng)設(shè)計

    頻率合成技術(shù)廣泛應(yīng)用于通信、航空航天、儀器儀表等領(lǐng)域。目前,常用的頻率合成技術(shù)有直接式頻率合成,鎖相頻率合成和直接數(shù)字頻率合成(DDS)。本次設(shè)計是利用FPGA完成一個DDS系統(tǒng)并利用該系統(tǒng)實現(xiàn)模擬信號的數(shù)字化調(diào)頻。 DDS是把一系列數(shù)字量形式的信號通過D/A轉(zhuǎn)換形成模擬量形式的信號的合成技術(shù)。主要是利用高速存儲器作查尋表,然后通過高速D/A轉(zhuǎn)換器產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其他任意波形)。一個典型的DDS系統(tǒng)應(yīng)包括:相位累加器,可在時鐘的控制下完成相位的累加;相位碼—幅度碼轉(zhuǎn)換電路,一般由ROM實現(xiàn);DA轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號。DDS系統(tǒng)可以很方便地獲得頻率分辨率很精細且相位連續(xù)的信號,也可以通過改變相位字改變信號的相位,因此也廣泛用于數(shù)字調(diào)頻和調(diào)相。本次數(shù)字化調(diào)頻的基本思想是利用AD轉(zhuǎn)換電路將模擬信號轉(zhuǎn)換成數(shù)字信號,同時用該數(shù)字信號與一個固定的頻率字累加,形成一個受模擬信號幅度控制的頻率字,從而獲得一個頻率受模擬信號的幅度控制的正弦波,即實現(xiàn)了調(diào)頻。該DDS數(shù)字化調(diào)頻方案的硬件系統(tǒng)是以FPGA為核心實現(xiàn)的。使用Altera公司的ACEX1K系列FPGA,整個系統(tǒng)由VHDL語言編程,開發(fā)軟件為MAX+PLUSⅡ。經(jīng)過實際測試,該系統(tǒng)在頻率較低時與理論值完全符合,但在高頻時,受器件速度的限制,波形有較大的失真。

    標簽: FPGA DDS 數(shù)字化 調(diào)頻

    上傳時間: 2013-06-14

    上傳用戶:ljt101007

  • 基于ARM的嵌入式測控平臺的設(shè)計及實現(xiàn)

    嵌入式測控系統(tǒng)和測控裝置在工業(yè)生產(chǎn)過程控制、儀器儀表及自動化系統(tǒng)、智能樓宇監(jiān)控等方面得到廣泛的應(yīng)用。由于嵌入式測控系統(tǒng)監(jiān)控對象的多樣性,因此通用性不是很強,傳統(tǒng)的設(shè)計方法都是從底層的硬件設(shè)計開始,再設(shè)計專用的軟件,導(dǎo)致設(shè)計周期長,重復(fù)工作多,成本增加。微電子技術(shù)和計算機技術(shù)的飛速發(fā)展,使得微處理器的性能和功能得到極大的提高,為通用型測控平臺的構(gòu)建奠定了基礎(chǔ)。 本文提出了一種嵌入式測控平臺的設(shè)計思路。采用主板和擴展板相結(jié)合的模塊化設(shè)計,使嵌入式測控系統(tǒng)可以在一個標準化平臺上進行構(gòu)建。平臺主板選用基于32位ARM7TDMI-S內(nèi)核的微控制器LPC2292作為核心,加上以太網(wǎng)芯片、CPLD以及其它外圍電路,構(gòu)成了一個維持系統(tǒng)正常運行的最小系統(tǒng)。擴展功能模塊包括ZigBee無線通信、USB、A/D、D/A、液晶觸摸屏等模塊,通過層疊式結(jié)構(gòu)與主板連接。測控開發(fā)平臺在功能、電路、結(jié)構(gòu)上實現(xiàn)了可裁剪、可擴展,能滿足大多數(shù)嵌入式測控系統(tǒng)的需求。 在實現(xiàn)嵌入式測控開發(fā)平臺硬件設(shè)計的基礎(chǔ)上,嵌入式測控平臺引入了Nucleus Plus實時操作系統(tǒng)來完成系統(tǒng)資源的管理和任務(wù)的調(diào)度。文中提出了啟動代碼模版的概念,簡化了移植操作系統(tǒng)的工作,提高了效率。 基于ARM的嵌入式測控開發(fā)平臺為開發(fā)各種智能化、小型化現(xiàn)代測控系統(tǒng)提供了可重用、高性能、圖形化、網(wǎng)絡(luò)化軟硬件基礎(chǔ)平臺和高效的開發(fā)模式。從而,大大縮短了軟、硬件開發(fā)的周期,具有十分重要的意義。 作為在測控開發(fā)平臺的基礎(chǔ)上構(gòu)建測控系統(tǒng)的實例,研制了氣門彈簧負荷計算機自動分選系統(tǒng)的現(xiàn)場級控制器。

    標簽: ARM 嵌入式 測控平臺

    上傳時間: 2013-06-16

    上傳用戶:kkchan200

  • 基于ARM和Linux的嵌入式系統(tǒng)的研究以及打印模塊的實現(xiàn)

    隨著計算機技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)將在人們的生產(chǎn)生活中發(fā)揮越來越重要的作用。一方面,ARM技術(shù)已經(jīng)在當今的嵌入式微處理器領(lǐng)域中占據(jù)了領(lǐng)先地位,另一方面,結(jié)構(gòu)清晰、源碼開放的Linux已經(jīng)發(fā)展成為一款非常具有活力的操作系統(tǒng)。近年來,基于ARM和Linux的嵌入式技術(shù)已經(jīng)成為當前嵌入式領(lǐng)域研究的一個亮點。便攜式微型熱敏打印機雖然已經(jīng)廣泛應(yīng)用在票據(jù)打印領(lǐng)域,但是其優(yōu)秀的圖形打印能力仍然具有很大的應(yīng)用潛力可以發(fā)掘。在工業(yè)生產(chǎn)中,某些參數(shù),比如環(huán)境的溫度、濕度等,需要被嚴格掌控。將這些參數(shù)映射到坐標系中并使用便攜式熱敏打印機打印出來,能夠讓技術(shù)人員更加方便直觀地觀察到參數(shù)變化情況。 本次設(shè)計的目的是建立一個基于ARM核心處理器和嵌入式Linux操作系統(tǒng)的嵌入式開發(fā)平臺,為嵌入式系統(tǒng)開發(fā)提供一個方便功能擴展的軟硬件環(huán)境。在此基礎(chǔ)上,此次設(shè)計還以VMP01 PLUS便攜式熱敏打印機為對象,利用嵌入式系統(tǒng)的豐富資源,使用串行接口連接該型號打印機,并輔助軟件設(shè)計擴展了坐標圖形打印的功能。軟件設(shè)計部分包括了Linux下VMP01 PLUS熱敏打印機的驅(qū)動程序設(shè)計和實現(xiàn)坐標圖形打印功能的應(yīng)用程序設(shè)計。驅(qū)動程序和應(yīng)用程序都能夠移植到開發(fā)平臺上正確地運行,打印效果理想。

    標簽: Linux ARM 嵌入式系統(tǒng) 打印

    上傳時間: 2013-04-24

    上傳用戶:xc216

  • FPGA在飛機音頻管理組件測試系統(tǒng)中的應(yīng)用研究

    音頻管理組件(Audio Management Unit,AMU)是先進客艙娛樂與服務(wù)系統(tǒng)(Advanced Cabin Entertainment Service System,ACESS)的組成部分,應(yīng)用于飛機上音頻資源的管理與控制。飛機運營對航空機載電子系統(tǒng)準確性、復(fù)雜性和安全性的高要求,使得其維修維護工作極大地依賴于自動測試設(shè)備(Automatic Testing Equipment,ATE)。本課題來源于實際工程項目, FPGA技術(shù)具備多種優(yōu)點,將其與民航測試設(shè)備結(jié)合研制一個用于檢測AMU故障的自動測試系統(tǒng),該系統(tǒng)將對AMU自動完成部件維修手冊(Comvonent Maintenance Manual,CMM)所規(guī)定的全部功能、性能方面的綜合測試。 本文首先概述音頻管理組件、自動測試系統(tǒng)及其在民航領(lǐng)域的應(yīng)用,并闡述了課題的背景、研究目標和相關(guān)技術(shù)要求;文章對可編程邏輯器件CPLD/FPGA的結(jié)構(gòu)原理、硬件描述語言VHDL的特點以及MAXL+plusⅡ軟件的設(shè)計流程進行了說明,重點闡述了基于FPGA的DDS信號發(fā)生器以及數(shù)據(jù)采集卡的設(shè)計實現(xiàn)、并著重闡述了ARINC429總線的傳輸規(guī)范,和基于FPGA的ARINC429總線接口的設(shè)計與實現(xiàn)。在ARINC429接口設(shè)計中采用自頂向下,多層次系統(tǒng)設(shè)計的方法,用VHDL語言進行描述。在發(fā)送器中利用了FPGA內(nèi)部的分布式RAM創(chuàng)建異步FIFO,節(jié)約了FPGA的內(nèi)部資源和提高了數(shù)據(jù)傳輸速度;在接收器中采用了提高抗干擾性的優(yōu)化設(shè)計。測試結(jié)果表明基于FPGA的設(shè)計實現(xiàn)ARINC429總線數(shù)據(jù)通信的要求,使用方便,可靠性好,能夠克服HS-3282芯片中的數(shù)據(jù)格式固定,使用不夠靈活方便,價格昂貴的缺點。

    標簽: FPGA 飛機 音頻 測試系統(tǒng)

    上傳時間: 2013-08-06

    上傳用戶:gzming

  • 基于FPGA的計算機可編程外圍接口芯片的設(shè)計與實現(xiàn)

    隨著電子技術(shù)和EDA技術(shù)的發(fā)展,大規(guī)??删幊踢壿嬈骷LD(Programmable Logic Device)、現(xiàn)場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實現(xiàn)計算機可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計算機接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點,而且還具有獨特的用戶可編程能力,從而實現(xiàn)計算機系統(tǒng)的功能重構(gòu).該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開發(fā)環(huán)境下采用VHDL語言,設(shè)計并實現(xiàn)了計算機可編程并行接芯片8255的功能.設(shè)計采用VHDL的結(jié)構(gòu)描述風(fēng)格,依據(jù)芯片功能將系統(tǒng)劃分為內(nèi)核和外圍邏輯兩大模塊,其中內(nèi)核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機可編程并行接芯片8255的功能.

    標簽: FPGA 計算機 可編程 外圍接口

    上傳時間: 2013-06-08

    上傳用戶:asddsd

  • 基于FPGA的數(shù)字調(diào)頻發(fā)射機技術(shù)研究

    遙測系統(tǒng)由發(fā)射機、發(fā)射天線、接收天線、接收機組成.就遙測發(fā)射系統(tǒng)而言,傳統(tǒng)的模擬調(diào)制已經(jīng)很成熟,模擬發(fā)射機是利用調(diào)制信號的變化來控制變?nèi)荻O管的結(jié)電容容值的變化,從而改變壓控振蕩器的震蕩頻率來實現(xiàn)調(diào)頻;模擬調(diào)制碼速率、調(diào)制頻偏都受變?nèi)荻O管特性的限制,模擬調(diào)制功能單一、調(diào)制方式不可重組、單個系統(tǒng)調(diào)制頻率不可改變,無法滿足頻率多變的需求;隨著高速器件和軟件無線電技術(shù)的發(fā)展,數(shù)字調(diào)制發(fā)射機具有調(diào)制中心頻率可調(diào)、頻偏可編程、調(diào)制方式可重組、調(diào)制碼速率高、可實現(xiàn)較高的頻響、可以與編碼器合并擴展功能很強等優(yōu)點,成為今后發(fā)射機的發(fā)展主流.本論文討論了如何利用現(xiàn)場可編程器件FPGA結(jié)合Max+plusⅡ及VHDL語言,在遙測系統(tǒng)中實現(xiàn)了DDS+PLL+SSB模式的數(shù)字調(diào)制發(fā)射機.數(shù)字發(fā)射機設(shè)計主要包括方案選擇、系統(tǒng)設(shè)計、硬件電路實現(xiàn)及VHDL設(shè)計四個部分.論文中首先分析了目前遙測系統(tǒng)中使用的模擬調(diào)制發(fā)射機的不足及數(shù)字調(diào)制發(fā)射機的優(yōu)點,確定了發(fā)射機的設(shè)計方案;第二章介紹了電子設(shè)計自動化工具及數(shù)字電路設(shè)計方法;第三章詳細討論了組成發(fā)射機的各個部分的原理設(shè)計;第四章著重討論了各個部分的硬件電路實現(xiàn)、VHDL實現(xiàn)部分及設(shè)計的測試結(jié)果;最后總結(jié)了設(shè)計中需要進一步研究的問題.

    標簽: FPGA 數(shù)字調(diào)頻 發(fā)射機 技術(shù)研究

    上傳時間: 2013-04-24

    上傳用戶:程嬰sky

  • 諧波信號發(fā)生器的研究與設(shè)計

    隨著頻率合成理論和高速大規(guī)模集成電路的發(fā)展,信號發(fā)生器作為一類重要的儀器,在通信、檢測、導(dǎo)航等領(lǐng)域有著廣泛的應(yīng)用。特別是在高壓電力系統(tǒng)的檢測領(lǐng)域,常常需要模擬電網(wǎng)諧波的標準信號源對檢測設(shè)備的性能進行校驗,例如高壓電力線路的相位檢測,避雷器的性能檢測,用戶電能表的性能校驗等。為此,本文圍繞一種新型的參數(shù)可調(diào)諧波信號發(fā)生器進行了研究和設(shè)計,課題得到了常州市科技攻關(guān)項目的資助。 本文首先論述了頻率合成技術(shù)的發(fā)展,并將直接數(shù)字頻率合成技術(shù)與傳統(tǒng)的頻率合成技術(shù)進行了比較。然后深入研究了DDS的工作原理和基本結(jié)構(gòu),從頻域角度分析了理想?yún)?shù)和實際參數(shù)兩種情況下DDS的輸出頻譜。在此基礎(chǔ)上,詳細分析了引起輸出雜散的三個主要因素,并對DDS的雜散抑制方法進行了仿真研究。最后對參數(shù)可調(diào)諧波信號發(fā)生器進行了軟硬件設(shè)計。 在系統(tǒng)設(shè)計的過程中,本文以Altera公司的FPGA芯片EPF10K70RC240-2為核心,利用開發(fā)工具MAX+PLUSⅡ并結(jié)合硬件描述語言VHDL設(shè)計了一種頻率、相位、幅度、諧波比例可調(diào)的諧波信號發(fā)生器。詳細闡述了該信號發(fā)生器的體系結(jié)構(gòu),并進行了軟硬件的設(shè)計和具體電路的實現(xiàn)。實驗結(jié)果表明,系統(tǒng)的性能指標均達到了設(shè)計要求,且具有使用簡單、集成度高等特點。

    標簽: 諧波 信號發(fā)生器

    上傳時間: 2013-05-20

    上傳用戶:qulele

  • 基于FPGA的液晶顯示控制系統(tǒng)

    本文對基于FPGA的液晶顯示控制系統(tǒng)的設(shè)計與實現(xiàn)進行了研究。設(shè)計中從LCD技術(shù)參數(shù)著手,通過對顯示驅(qū)動系統(tǒng)結(jié)構(gòu)與工作原理的研究,設(shè)計出顯示控制系統(tǒng)的框圖及各功能模塊的VHDL程序,通過單片機系統(tǒng)配置FPGA芯片,控制LCD顯示相應(yīng)的漢字和圖形。LCD顯示控制系統(tǒng)由顯示控制電路、顯示驅(qū)動電路和相關(guān)外圍輔助電路組成。顯示控制電路從電路中各個功能模塊所需要的控制時序信號出發(fā),通過對其工作過程的研究,設(shè)計出控制器、RAM控制器等各功能模塊。顯示驅(qū)動電路從LCD工作所需要的掃描時序信號出發(fā),設(shè)計出時序發(fā)生電路等各功能模塊。所有的VHDL程序通過了MAX+PLUS—II軟件實現(xiàn)編譯及仿真后,在實際的硬件中調(diào)試通過。

    標簽: FPGA 液晶顯示 控制系統(tǒng)

    上傳時間: 2013-05-24

    上傳用戶:portantal

  • 基于FPGA的全同步數(shù)字頻率計的設(shè)計

    頻率是電子技術(shù)領(lǐng)域內(nèi)的一個基本參數(shù),同時也是一個非常重要的參數(shù)。穩(wěn)定的時鐘在高性能電子系統(tǒng)中有著舉足輕重的作用,直接決定系統(tǒng)性能的優(yōu)劣。隨著電子技術(shù)的發(fā)展,測頻系統(tǒng)使用時鐘的提高,測頻技術(shù)有了相當大的發(fā)展,但不管是何種測頻方法,±1個計數(shù)誤差始終是限制測頻精度進一步提高的一個重要因素。 本設(shè)計闡述了各種數(shù)字測頻方法的優(yōu)缺點。通過分析±1個計數(shù)誤差的來源得出了一種新的測頻方法:檢測被測信號,時基信號的相位,當相位同步時開始計數(shù),相位再次同步時停止計數(shù),通過相位同步來消除計數(shù)誤差,然后再通過運算得到實際頻率的大小。根據(jù)M/T法的測頻原理,已經(jīng)出現(xiàn)了等精度的測頻方法,但是還存在±1的計數(shù)誤差。因此,本文根據(jù)等精度測頻原理中閘門時間只與被測信號同步,而不與標準信號同步的缺點,通過分析已有等精度澳孽頻方法所存在±1個計數(shù)誤差的來源,采用了全同步的測頻原理在FPGA器件上實現(xiàn)了全同步數(shù)字頻率計。根據(jù)全同步數(shù)字頻率計的測頻原理方框圖,采用VHDL語言,成功的編寫出了設(shè)計程序,并在MAX+PLUS Ⅱ軟件環(huán)境中,對編寫的VHDL程序進行了仿真,得到了很好的效果。最后,又討論了全同步頻率計的硬件設(shè)計并給出了電路原理圖和PCB圖。對構(gòu)成全同步數(shù)字頻率計的每一個模塊,給出了較詳細的設(shè)計方法和完整的程序設(shè)計以及仿真結(jié)果。

    標簽: FPGA 數(shù)字頻率計

    上傳時間: 2013-04-24

    上傳用戶:qqoqoqo

主站蜘蛛池模板: 都昌县| 朝阳区| 萍乡市| 上思县| 阿尔山市| 昌平区| 库尔勒市| 嘉义县| 江山市| 莱西市| 吐鲁番市| 五台县| 日喀则市| 桃园县| 万盛区| 广州市| 高安市| 紫云| 沈丘县| 雅安市| 石渠县| 厦门市| 太白县| 武胜县| 资中县| 湖州市| 屏山县| 山阴县| 鄂尔多斯市| 石棉县| 沁水县| 沂水县| 溆浦县| 泌阳县| 新沂市| 安徽省| 阿图什市| 玉林市| 东明县| 孝昌县| 东明县|