隨著焊接技術、控制技術以及計算機信息技術的發(fā)展,對于數(shù)字化焊機系統(tǒng)的研究已經(jīng)成為熱點,本文開展了對數(shù)字化IGBT逆變焊機控制系統(tǒng)的研究工作,設計了數(shù)字化逆變焊機的主電路和控制系統(tǒng)的硬件部分。 本文首先介紹了“數(shù)字化焊機”的概念,分析了數(shù)字化焊機較傳統(tǒng)的焊機的優(yōu)勢,然后結合當前數(shù)字化焊機的國內(nèi)外發(fā)展形勢,針對數(shù)字信號處理技術的特點,闡明了進行本課題研究的必要性和研究內(nèi)容。文章隨后列出了整個數(shù)字化逆變焊機的設計思路和方案,簡要介紹了數(shù)字信號處理器(DSP-Digital SignalProcessing)的特點,較為詳細地解釋了以DSP為核心的控制系統(tǒng)設計過程。根據(jù)弧焊電源控制的要求,選擇了控制器的DSP型號。 逆變焊機的主電路采用輸出功率較大的IGBT全橋式逆變結構(逆變頻率20KHz),由輸入整流濾波電路、逆變電路、中頻變壓器、輸出整流電路和輸出直流電抗器組成。文中簡略介紹了主電路的設計要點及元件的選型和參數(shù)的計算,并對所設計的主電路進行了Matlab計算機仿真研究。 在控制系統(tǒng)的設計中,采用TI(美國德州儀器)公司的DSP(TMS320LF2407)芯片作為CPU,由于其速度快(40MHz)、精度高(16bits)等特點,為弧焊逆變器控制系統(tǒng)真正實現(xiàn)數(shù)字化提供了條件。在DSP最小系統(tǒng)、電壓電流采樣調(diào)理模塊、保護模塊、鍵盤與顯示模塊等主要模塊的作用下對整個焊接電源進行了實時的閉環(huán)控制與焊接過程的實時監(jiān)控。控制電路采用脈寬調(diào)制方式(PWM)進行輸出控制,即:控制IGBT的導通時間來實現(xiàn)焊機輸出功率與輸出特性的控制。設計了專門的“分頻電路”,DSP輸出的控制脈沖經(jīng)過“分頻電路”分成兩路后,再經(jīng)IGBT專用驅動模塊M57959L,進行功率放大后,觸發(fā)IGBT。DSP對輸出電流和電弧電壓進行實時采樣,采用離散的PI控制算法計算后,輸出相應的控制量來實時調(diào)節(jié)IGBT驅動脈沖的脈寬,進而調(diào)制輸出電流,達到控制焊機輸出的目的。 經(jīng)過實驗,得到了相應的輸出電壓電流波形、PWM波形和IGBT門極驅動的實驗波形,該控制系統(tǒng)基本符合逆變焊機的工作要求。 最后,在對本文做簡要總結的基礎上,對于本逆變焊機的進一步完善工作提出了建議,為數(shù)字化焊機控制系統(tǒng)今后更加深入的研究奠定了良好的基礎。
上傳時間: 2013-08-01
上傳用戶:x4587
礦井高壓電網(wǎng)多以6KV 供電為主,高壓防爆開關成為了井下供電系統(tǒng)的最為關鍵的設備之一。近年來,由于煤礦開采中因電氣保護失控而引發(fā)事故的增長,國家對井下供電系統(tǒng)的可靠性、安全性的要求越來越高,因而采用現(xiàn)代化新技術對礦井下高壓控制設備進行技術改造和創(chuàng)新被提到了一個重要的高度。隨著微機技術的應用與發(fā)展,以單片機為核心的高壓開關智能綜合保護技術,能夠較好地完成對多路信號進行處理,增強和增加了保護的功能,其應用對于提高供電質(zhì)量、保證人身安全、完善電網(wǎng)保護都具有很重要的現(xiàn)實意義。本文設計了一個雙CPU 的保護控制系統(tǒng),雙CPU 結構就是采用16 位DSP(Digital SignalProcessing)芯片TMS320LF2407A 和增強型51 單片機STC89C58RD+進行分工合作并行處理,前者作為從CPU 完成各種保護功能,后者作為主CPU 完成參數(shù)的整定、顯示、數(shù)據(jù)下放以及PROFIBUS 通訊擴展。既能充分利用DSP 的高速數(shù)據(jù)處理性能,提高保護動作特性; 同時,在不影響數(shù)據(jù)處理的情況下又擴展了人機界面和總線通訊功能。 本文從理論上分析了礦井高壓電網(wǎng)中性點不接地系統(tǒng)的主要故障的電氣特征,并有針對性地提出了零序電流方向型選擇性漏電保護、相敏短路保護和絕緣監(jiān)視保護,然后分析了采樣原理和算法,確定了同步交流采樣和全波傅立葉算法相結合的采樣計算方法。此外,針對系統(tǒng)可能遇到的各種干擾,在硬件、軟件兩方面進行了抗干擾設計。最后通過試驗數(shù)據(jù)驗證了系統(tǒng)對線路故障具有可靠的動作特性。 該保護控制系統(tǒng)性能穩(wěn)定、動作可靠,簡單的按鍵操作和醒目的液晶顯示給工作人員帶來了極大方便,實現(xiàn)了檢測、保護、控制和通訊的一體化。 本課題是圍繞著天津市科技攻關立項項目“礦用高壓隔爆開關智能控制系統(tǒng)的開發(fā)”來進行地研究。
標簽: 開關 保護 控制系統(tǒng)
上傳時間: 2013-06-11
上傳用戶:xiangwuy
隨著環(huán)境污染和能源短缺問題的日趨嚴重,尋找一種儲備大、無污染的新能源已經(jīng)上升到世界各國的議事日程。太陽能作為當今最理想環(huán)保的能源之一,已經(jīng)得到了人類越來越廣泛的應用。本文以光伏(Photovoltaic—PV)并網(wǎng)發(fā)電系統(tǒng)為研究對象,以最大限度利用太陽能、無污染回饋電網(wǎng)為主要目標,開展了光伏并網(wǎng)發(fā)電系統(tǒng)的理論研究和仿真,具有重要的現(xiàn)實意義。光伏并網(wǎng)逆變器是光伏并網(wǎng)發(fā)電系統(tǒng)中必不可少的設備之一,其效率的高低、可靠性的好壞將直接影響整個光伏發(fā)電系統(tǒng)的性能和投資。本文主要研究適用于并網(wǎng)型光伏發(fā)電系統(tǒng)的逆變器。 本文以一個完整的光伏并網(wǎng)發(fā)電系統(tǒng)為研究對象,重點對單相光伏并網(wǎng)系統(tǒng)進行了全面的分析,并從并網(wǎng)系統(tǒng)的主電路拓撲、控制策略、孤島效應以及系統(tǒng)的可靠性分析幾個方面做了詳細的分析和仿真實驗。 首先,介紹了國內(nèi)外光伏并網(wǎng)發(fā)電產(chǎn)業(yè)的現(xiàn)狀,并對光伏并網(wǎng)發(fā)電系統(tǒng)的組成結構、優(yōu)缺點、發(fā)展趨勢及光伏并網(wǎng)發(fā)電系統(tǒng)對逆變器的要求做了簡單介紹,對光伏并網(wǎng)發(fā)電系統(tǒng)建立了總體認識。 其次,討論研究了逆變器主電路的拓撲形式,并根據(jù)實際情況,選擇了無變壓器的兩級結構,即前級DC/DC變換器和后級DC/AC逆變器,兩部分通過DClink連接。前級的DC/DC模塊采用Boost拓撲結構,后級的DC/AC逆變器采用逆變?nèi)珮驅崿F(xiàn)逆變,向電網(wǎng)輸送功率。討論確定了逆變器輸出電流的控制方式,并最終確定了光伏并網(wǎng)發(fā)電系統(tǒng)的總體方案。高性能的數(shù)字信號處理器芯片(Digital Signal Processor—DSP)的出現(xiàn),使得一些先進的控制策略應用于光伏并網(wǎng)的控制成為可能。本文以TI公司的數(shù)字信號處理器芯片TMS320F2812為核心,設計了控制電路并給出了驅動電路、保護電路的設計以及系統(tǒng)的電磁兼容設計思想。應用MATLAB/Simulink中的工具箱搭建了整個電路模型,進行了仿真實驗研究。 再次,我們已經(jīng)知道孤島效應問題關系到光伏并網(wǎng)發(fā)電系統(tǒng)的安全問題。本文分析了孤島效應產(chǎn)生的原因、對電網(wǎng)的危害和目前各種常用的被動和主動及外部孤島效應的檢測方法。根據(jù)本文涉及的光伏并網(wǎng)發(fā)電系統(tǒng)的特點,采用了電壓前饋正反饋檢測孤島的方法,然后詳細介紹了該方法的原理和實現(xiàn)過程, 并給出了逆變器的反孤島效應模型和仿真實驗結果。仿真結果證明,該方法是可行的,并且達到了IEEE Std.2000—929標準的規(guī)定。 光伏系統(tǒng)的可靠性研究對整個系統(tǒng)的經(jīng)濟運行乃至投資決策產(chǎn)生了重要影響。本論文以光伏并網(wǎng)發(fā)電系統(tǒng)的基本組成為線索,對各部分進行可靠性分析,對滿足一定可靠性水平的光伏并網(wǎng)發(fā)電系統(tǒng)進行分析,從而對其的推廣使用起到了理論指導作用。 關鍵詞:光伏并網(wǎng)發(fā)電系統(tǒng);逆變器;孤島效應;DSP;可靠性分析
標簽: 光伏并網(wǎng) 逆變器 可靠性分析
上傳時間: 2013-04-24
上傳用戶:daoxiang126
隨著圖像處理技術的不斷發(fā)展,圖像處理技術在國民經(jīng)濟和社會生活的各個方面都得到了廣泛的運用。與此同時,人們對圖像處理的要求也越來越高。傳統(tǒng)的數(shù)字圖像處理器件主要有專用集成芯片(Application Specific Integrated Circuit)和數(shù)字信號處理器(Digital Signal Process)。進入20世紀以來,伴隨著半導體技術的發(fā)展,現(xiàn)場可編程門陣列FPGA以其應用靈活、集成度高、功能強大、設計周期短、開發(fā)成本低的特點,越來越多地被應用在圖像處理領域。大量實踐證明,F(xiàn)PGA的并行處理能力與流水線作業(yè)能顯著地提高圖像處理的速度,因此基于FPGA的圖像處理系統(tǒng)有著廣闊的發(fā)展前景。 本文研究的是一個在嵌入式視頻監(jiān)控系統(tǒng)下的圖像預處理子系統(tǒng)。首先實現(xiàn)了一個通用可重復配置的圖像處理算法研究硬件平臺,完成圖像的采集、接收、處理、存儲、輸出等功能。由于FPGA本身具有完全的可重復配置性,所以該架構的硬件平臺可以很方便的升級和重復配置。其次在該平臺上,本文使用Verilog HDL硬件語言在FPGA芯片上實現(xiàn)了多種圖像預處理算法。在實現(xiàn)過程中,為了充分發(fā)揮FPGA在并行處理方面的強大功能,本文對算法做了一定的改進,使其盡量能使用并行處理的方式來完成。實驗結果表明,本圖像預處理系統(tǒng)能在毫秒級高速地完成多種圖像算法,完全能夠滿足視頻監(jiān)控系統(tǒng)50幀/秒的輸出要求。 最后根據(jù)視頻監(jiān)控系統(tǒng)在實際運用中出現(xiàn)的噪聲類型多樣化的情況,我們設計了一種基于反饋理論的圖像處理效果控制模塊。該模塊能通過對處理后圖像峰值信噪比(PSNR)的分析,控制FPGA對下一幅圖像的噪聲采用更有針對性的圖像處理方法。
上傳時間: 2013-05-20
上傳用戶:gundamwzc
數(shù)字圖像通信的最廣泛的應用就是數(shù)字電視廣播系統(tǒng),與以往的模擬電視業(yè)務相比,數(shù)字電視在節(jié)省頻譜資源、提高節(jié)目質(zhì)量方面帶來了一場新的革命,而與此對應的DVB(Digital Video Broadcasting)標準的建立更是加速了數(shù)字電視廣播系統(tǒng)的大規(guī)模應用。DVB標準選定MPEG—2標準作為音頻及視頻的編碼壓縮方式,隨后對MPEG—2碼流進行打包形成TS流(transport stream),進行多個傳輸流復用,最后通過不同媒介進行傳輸。在DVB標準的傳輸系統(tǒng)中,無論是衛(wèi)星傳輸,電纜傳輸還是地面?zhèn)鬏敚瑸榱吮U蠄D像質(zhì)量,使數(shù)字節(jié)目在傳輸過程中避免出現(xiàn)因受到各種信道噪聲干擾而出現(xiàn)失真的現(xiàn)象,都采用了信道編碼的方式來保護傳輸數(shù)據(jù)。信道編碼是數(shù)字通信系統(tǒng)中一個必需的、重要的環(huán)節(jié)。 信道編碼設計方案的優(yōu)劣決定了DVB系統(tǒng)的成功與否,本文重點研究了DVB系統(tǒng)中的信道編碼算法及其FPGA實現(xiàn)方案,主要進行了如下幾項工作: 1)介紹了DVB系統(tǒng)信道編碼的基本概念及特點,深入研究了DVB標準中信道編碼部分的關鍵技術,并針對每個信道編碼模塊進行工作原理分析、算法分析。 2)根據(jù)DVB信道編碼的特點,重點對信道編碼中四個模塊,包括擾碼、RS編碼、卷積交織編碼和卷積編碼的FPGA硬件實現(xiàn)算法進行了比較詳細的分析,并闡述了每個模塊及QPSK調(diào)制的設計方案及實現(xiàn)模塊功能的程序流程。 3)在RS(204,188)編碼過程中,利用有限域常數(shù)乘法器的特點,對編碼器進行了優(yōu)化,在很大程度上提高了編碼效率,卷積交織器部分采用RAM移位法,實現(xiàn)起來更為簡單且節(jié)省了FPGA器件內(nèi)部資源。 4)設計以Altera公司的QuartusⅡ為開發(fā)平臺,利用FPGA芯片EP1C6Q240C8完成了信道編碼各模塊及QPSK調(diào)制的硬件實現(xiàn),通過Verilog HDL描述和時序仿真來驗證算法的可行性,并給出系統(tǒng)設計中減少毛刺的方法,使系統(tǒng)更為穩(wěn)定。最終的系統(tǒng)仿真結果表明該系統(tǒng)工作穩(wěn)定,達到了DVB系統(tǒng)信道編碼設計的要求。
上傳時間: 2013-06-26
上傳用戶:allen-zhao123
軟件無線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無線電技術無可比擬的優(yōu)越性,已成為業(yè)界公認的現(xiàn)代無線電通信技術的發(fā)展方向。理想的軟件無線電系統(tǒng)強調(diào)體系結構的開放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,通過軟件的更新改變硬件的配置、結構和功能。目前,直接對射頻(RF)進行采樣的技術尚未實現(xiàn)普及的產(chǎn)品化,而用數(shù)字變頻器在中頻進行數(shù)字化是普遍采用的方法,其主要思想是,數(shù)字混頻器用離散化的單頻本振信號與輸入采樣信號在乘法器中相乘,再經(jīng)插值或抽取濾波,其結果是,輸入信號頻譜搬移到所需頻帶,數(shù)據(jù)速率也相應改變,以供后續(xù)模塊做進一步處理。數(shù)字變頻器在發(fā)射設備和接收設備中分別稱為數(shù)字上變頻器(DUC,Digital Upper Converter)和數(shù)字下變頻器(DDC,Digital Down Converter),它們是軟件無線電通信設備的關鍵部什。大規(guī)模可編程邏輯器件的應用為現(xiàn)代通信系統(tǒng)的設計帶來極大的靈活性。基于FPGA的數(shù)字變頻器設計是深受廣大設計人員歡迎的設計手段。本文的重點研究是數(shù)字下變頻器(DDC),然而將它與數(shù)字上變頻器(DUC)完全割裂后進行研究顯然是不妥的,因此,本文對數(shù)字上變頻器也作適當介紹。 第一章簡要闡述了軟件無線電及數(shù)字下變頻的基本概念,介紹了研究背景及所完成的主要研究工作。 第二章介紹了數(shù)控振蕩器(NCO),介紹了兩種實現(xiàn)方法,即基于查找表和基于CORDIC算法的實現(xiàn)。對CORDIc算法作了重點介紹,給出了傳統(tǒng)算法和改進算法,并對基于傳統(tǒng)CORDIC算法的NCO的FPGA實現(xiàn)進行了EDA仿真。 第三章介紹了變速率采樣技術,重點介紹了軟件無線電中廣泛采用的級聯(lián)積分梳狀濾波器 (cascaded integratot comb, CIC)和ISOP(Interpolated Second Order Polynomial)補償法,對前者進行了基于Matlab的理論仿真和FPGA實現(xiàn)的EDA仿真,后者只進行了基于Matlab的理論仿真。 第四章介紹了分布式算法和軟件無線電中廣泛采用的半帶(half-band,HB)濾波器,對基于分布式算法的半帶濾波器的FPGA實現(xiàn)進行了EDA仿真,最后簡要介紹了FIR的多相結構。 第五章對數(shù)字下變頻器系統(tǒng)進行了噪聲綜合分析,給出了一個噪聲模型。 第六章介紹了數(shù)字下變頻器在短波電臺中頻數(shù)字化應用中的一個實例,給出了測試結果,重點介紹了下變頻器的:FPGA實現(xiàn),其對應的VHDL程序收錄在本文最后的附錄中,希望對從事該領域設計的技術人員具有一定參考價值。
標簽: FPGA 軟件無線電 數(shù)字下變頻
上傳時間: 2013-06-30
上傳用戶:huannan88
隨著電子技術的不斷發(fā)展,各種智能核儀器逐步走向自動化、智能化、數(shù)字化和便攜式的方向發(fā)展。針對傳統(tǒng)的多道脈沖幅度分析器體積大,人機交互不友好,不方便現(xiàn)場分析等的缺陷[5]。新型的高速、集成度高、界面友好的多道脈沖幅度分析器的陸續(xù)出現(xiàn)填補了這一缺點。 隨著電子技術的發(fā)展,以ARM為核的處理器技術的應用領域不斷擴大,相比較單片機而言,它的主頻高、運算速度快,可以滿足多道脈沖幅度分析器的苛刻的時間上的要求。而且ARM處理器功耗小,適合于功耗要求比較苛刻的地方,這些方面的特點正好滿足了便攜式多道脈沖幅度分析器野外勘察的要求。同時,由于以ARM為核的處理器具有豐富的外設資源,這樣就簡化了外設電路及芯片的使用,降低了功耗并增強了產(chǎn)品的信賴性。另外,ARM芯片可以方便的移植操作系統(tǒng),為多道脈沖幅度分析器多任務的管理和并行的處理,甚至硬實時功能的實現(xiàn)提供了前提。而且在ARM平臺使用嵌入式linux操作系統(tǒng)使多道脈沖幅度分析器的軟件易于升級。 智能化和小型化是多道脈沖幅度分析器的發(fā)展趨勢。智能化要求系統(tǒng)的自動化程度高、操作簡便、容錯性好。智能化除了需要控制軟件外,還需要軟件命令的執(zhí)行者即硬件控制電路來實現(xiàn)相應的控制邏輯,兩者的結合才能真正的實現(xiàn)智能化。小型化要求系統(tǒng)的體積小、功耗小、便于攜帶;小型化除了要求采用微功耗的器件,還要求電路板的尺寸盡量的小且所用元件盡量的少,但小型化的同時必須保持系統(tǒng)的智能化,即不能減少智能化所要求的復雜的邏輯和時序的控制功能。為此采用高集成度的ARM芯片實現(xiàn)控制電路能滿意地同時滿足智能化和小型化的要求。在研制的多道脈沖幅度分析器中,幾乎所有的控制都可以用控制芯片來實現(xiàn),如閾值設定、自動穩(wěn)譜以及多道數(shù)據(jù)采集,在節(jié)省了元件的數(shù)目和電路板的尺寸的同時仍能保持系統(tǒng)的智能化程度。 Linux內(nèi)核精簡而高效,可修改性強,支持多種體系結構的處理器等,使得它是一個非常適合于嵌入式開發(fā)和應用的操作系統(tǒng)。嵌入式Linux可以運行的硬件平臺十分廣泛,從x86、MIPS、POWERPC到ARM,以及其他許多硬件體系結構。目前在世界范圍內(nèi),ARM體系結構的SOC逐漸占領32位嵌入式微處理器市場,ARM處理器及技術的應用幾乎已經(jīng)深入到各個領域,例如:工業(yè)控制,無線通訊,網(wǎng)絡,消費類電子,成像等。 本課題采用三星公司生產(chǎn)的ARM(Advanced RISC Machines,先進精簡指令集機器)芯片S3C2410A設計并研制了一種便攜式的核數(shù)據(jù)采集系統(tǒng)設計方案。利用ARM芯片豐富的外設資源對傳統(tǒng)的多道脈沖幅度分析器進行改進和簡化。系統(tǒng)由前端探測器系統(tǒng),以及由線性脈沖放大器、甄別電路、控制電路、采樣保持電路組成的前置電路,中央處理器模塊,顯示模塊,用戶交互模塊,存儲模塊,網(wǎng)絡傳輸模塊等多個模塊組成。本設計基于ARM9芯片S3C2410,并在此平臺上移植了嵌入式linux操作系統(tǒng)來進行任務的調(diào)度和處理等。 電路板核心板部分設計采用6層PCB板結構,這樣增加了系統(tǒng)可靠性,提高了電磁兼容的穩(wěn)定性。數(shù)據(jù)采集系統(tǒng)是多道脈沖幅度分析器的核心,A/D轉換直接使用了S3C2410內(nèi)置的ADC(Analog to Digital Converter,模數(shù)轉換器),在2.5 MHz的轉換時鐘下最大轉換速度500 KSPS(Kilo-Samples per second,千采樣點每秒),滿足了系統(tǒng)最低轉換時間≤5 μs的要求,并且控制簡單,簡化了外部接口電路。由于SD(Secure Digital Card,安全數(shù)碼卡)卡存儲容量大、攜帶方便、成本低等優(yōu)點,所以設計中采用其作為外部的數(shù)據(jù)存儲設備,其驅動部分采用SD卡軟件包,為開發(fā)帶來了方便。本設計采用640*480的6.4寸LCD(Liquid Crystal Display,液晶顯示)屏作為人機交互的顯示部分,并且通過Qt/Embedded為系統(tǒng)提供圖形用戶界面的應用框架和窗口系統(tǒng)。其中包括了波形顯示部分和用戶菜單設置部分,這樣方便了用戶操作。系統(tǒng)的數(shù)據(jù)存取方面是基于SQLite嵌入式小型數(shù)據(jù)庫而進行的。為了方便數(shù)據(jù)向上位機的傳輸,系統(tǒng)設計中采用XML(Extensible Markup Language,可擴展標記語言)格式來組織傳輸?shù)臄?shù)據(jù),通過基于TCP/IP(Transmission Control Protocol/Internet Protocol)協(xié)議的Linux下Socket套接字編程,來進行與上位機或PC(Personal Computer,個人計算機或桌面機)等的連接和數(shù)據(jù)傳輸。
上傳時間: 2013-04-24
上傳用戶:tzl1975
ADI將創(chuàng)新、業(yè)績和卓越作為企業(yè)的文化支柱,并基此成長為該技術領域最持久高速增長的企業(yè)之一。ADI公司是業(yè)界廣泛認可的數(shù)據(jù)轉換和信號處理技術全球領先的供應商,擁有遍布世界各地的60,000客戶,涵蓋了全部類型的電子設備制造商。作為領先業(yè)界40多年的高性能模擬集成電路(IC)制造商,ADI的產(chǎn)品廣泛用于模擬信號和數(shù)字信號處理領域。公司總部設在美國馬薩諸塞州諾伍德市,設計和制造基地遍布全球。ADI公司的股票在紐約證券交易所上市,并被納入標準普爾500指數(shù)(S&P 500 Index )。 ADI生產(chǎn)的數(shù)字信號處理芯片(DSP:Digital Singal Processor),代表系列有 ADSP Sharc 211xx (低端領域),ADSP TigerSharc 101,201,....(高端領域),ADSP Blackfin 系列(消費電子領域).
標簽: ADI
上傳時間: 2013-07-17
上傳用戶:小火車啦啦啦
DDS(Direct Digital Synthesis直接數(shù)字頻率合成技術)是廣泛應用的信號生成方法,其優(yōu)點是易于程控,輸出頻率分辨率高,同時芯片的集成度高,適合于嵌入式系統(tǒng)設計。針對現(xiàn)有的壓電陶瓷電源輸出波形頻率、相位等不能程控、電路集成度不高、體積和功耗較大等問題,本文以ARM作為控制電路核心,引入DDS技術產(chǎn)生輸出的波形信號,并由集成高壓運放將波形信號提高至輸出級的電壓和功率。 在壓電陶瓷電源硬件電路中采用了模塊化設計,主要分為ARM控制電路、DDS系統(tǒng)驅動電路和波形調(diào)理電路、高壓運放電路等幾個部分。電源控制電路以三星公司的S3C2440控制器為核心,以觸摸屏作為人機輸入界面;DDS芯片選用ADI公司的AD9851,設計了DDS系統(tǒng)外圍驅動電路,濾波和信號調(diào)理電路,并應用了將DDS與鎖相環(huán)技術相結合的雜散問題解決方案;高壓運放電路由兩級運放電路組成,采用了電壓控制型驅動原理,放大電路的核心是PA92集成高壓運放,加入了補償電路以提高系統(tǒng)的響應帶寬,并在電源輸出設置了過電流保護和快速放電的放電回路。 電源軟件部分采用WINCE嵌入式系統(tǒng),根據(jù)WINCE系統(tǒng)驅動架構設計DDS芯片的流接口程序,編寫了流接口函數(shù)和配置文件,并將流驅動程序集成入WINCE系統(tǒng);編寫了基于EVC的觸摸屏人機界面主程序,由主程序將用戶輸入?yún)?shù)轉換為DDS芯片的控制字,并采用動態(tài)加載流驅動方式將控制字送入DDS芯片實現(xiàn)了對其輸出的控制。 對電源進行了不同典型波形輸出的測試實驗。在實驗中,測試了DDS信號波形輸出的精度和分辨率、電源動態(tài)輸出精度和對信號波形的跟隨性和響應性能。實驗表明,壓電陶瓷電源輸出信號波形精度較高,對波形、頻率等參數(shù)改變的響應速度快,達到電源輸出穩(wěn)定性要求。
上傳時間: 2013-04-24
上傳用戶:haoxiyizhong
sd卡-mmc卡-CPU說明資料:sd卡-mmc卡-CPU說明資料SD Memory Card (Secure Digital Memory Card) is a memory card that i
上傳時間: 2013-07-28
上傳用戶:tfyt