運算放大器、比較器設計指南,運算放大器、比較器設計指南
上傳時間: 2013-07-19
上傳用戶:a673761058
直接序列擴頻通信技術,具有抗干擾、保密性強、可實現碼分多址通信和高精度測量的優(yōu)點,其中信號的快速捕獲是擴頻體制的關鍵。擴頻系統(tǒng)雖然本身具有抗干擾能力,但在強干擾情況下,系統(tǒng)性能將嚴重惡化,大大影響捕獲的精度,甚至無法捕獲。因此,在接收機接收到信號以后,在捕獲前可以利用自適應天線陣進行抗干擾濾波,增強系統(tǒng)的抗干擾能力。同時,抗干擾濾波可能會對擴頻信號的捕獲帶來一定的影響,對這個問題也需要進行分析。 本文取材于“GPS空域抗干擾接收機”研究課題,以該課題為背景,從擴頻信號捕獲的角度出發(fā),利用仿真數據,針對自適應天線陣抗干擾濾波和捕獲進行Matlab仿真,研究分析不同的抗干擾濾波方案對擴頻信號捕獲產生的影響,確定FPGA設計方案,在ISE中將設計方案實現為具體的VHDL程序,并通過Modelsim仿真比對,為“GPS空域抗干擾接收機”課題研究中方案的確定提供了技術支撐。
上傳時間: 2013-04-24
上傳用戶:diets
H.264/AVC是由國際電信聯合會的視頻專家組和國際標準化組織的運動圖像專家組組成的聯合視頻小組制定的下一代視頻壓縮標準。新標準采用了一些先進算法,因此具有優(yōu)異的壓縮性能和極好的網絡親和性,滿足低碼率情況下的高質量視頻的傳輸。 H.264/AVC采用的先進算法包括多模式幀間預測、1/4像素精度預測、整數變換量化、去方塊濾波和熵編碼。本論文著重對整數變換與量化、去方塊濾波做了研究。整數變換是一種只有加法和移位的運算,量化可以通過查表和乘法操作就可以完成,避免了反變換的時候失配問題,沒有精度損失;去方塊濾波是一種用來去除低碼率情況下的每個宏塊的塊效應,提高了解碼圖像的外觀。 本文主要從算法研究和硬件實現兩方面著手,在算法研究方面設計了一個可視化測試軟件,在硬件實現方面主要對整數變換、量化和去方塊濾波做了研究和實現。視頻壓縮技術的關鍵在于視頻壓縮算法及其芯片的實現,FPGA可重復使用,設計修改靈活,片內資源豐富,具備DSP模塊等優(yōu)勢。在本論文的目標實現部分模塊FPGA的硬件設計,用Verilog完成了關鍵部分的設計。首先簡要介紹了視頻壓縮基本原理,常用視頻壓縮標準及其特性以及國內外的研究動態(tài),并對H.264標準基本檔次所涉及的核心技術進行了詳細介紹,兩種分層結構分別討論。其次在掌握了H.264.算法及編解碼流程的基礎上,設計了基于H.264編解碼的可視化軟件平臺。然后詳細介紹了整數變換、量化、反變換和反量化核心模塊的設計和實現,并在Altera的軟件和開發(fā)板上進行了仿真驗證;對去方塊濾波算法做了軟件研究測試,并給出了一種改進的硬件整體結構設計。最后,對全文工作進行了總結和對未來研究工作做了展望。我在課題中所做的主要工作有: 1.查閱相關文獻,熟悉H.264.標準及整數變換、量化和去方塊濾波等算法。 2.用VC++完成了基于H.264編解碼的可視化軟件平臺設計。 3.用Verilog完成了整數變換量化、反變換反量化模塊FPGA設計與驗證。 4.去方塊濾波器的算法研究、仿真和硬件整體結構設計。
上傳時間: 2013-04-24
上傳用戶:lanjisu111
在當今的廣播系統(tǒng)中,絕大部分的視頻信號是隔行采樣的。采用這種掃描格式,能夠大幅度地減少視頻的帶寬,但也會引起彩色爬行、畫面閃爍、邊緣模糊及鋸齒等現象。這種缺陷經人尺寸屏幕放大后就更加明顯。為改善畫面的視覺效果,去隔行技術應運而生。同時,視頻信號本身的低幀頻也會導致行抖動、線爬行以及大面積閃爍等視覺效果上的缺陷。增加掃描頻率會把這些視覺缺陷搬移到人眼不敏感的高頻區(qū)域上去從而產生較好的主觀圖象質量。而為了適應不同顯示終端以及對圖像大小變化的要求就必須對原始信號分辨率即每幀行數和每行像素數進行變換。因此去隔行、幀頻轉換、分辨率變換成為視頻格式轉換的基本內容。 FPGA 的出現是VLSI技術和EDA技術發(fā)展的結果。FPGA器件集成度高、體積小,具有通過用戶編程實現專門應用的功能。它允許電路設計者利用基于計算機的開發(fā)平臺,經過設計輸入、仿真、測試和校驗,直到達到預期的結果。使用FPGA器件可以大大縮短系統(tǒng)的研制周期,減少資金投入。另外采用FPGA器件可以將原來的電路板級產品集成芯片級產品,從而降低了功耗,提高了可靠性,同時還可以很方便的對設計進行在線修改。 該文在介紹了視頻格式轉換中的主要算法后,重點對去隔行、幀頻轉換、分辨率變換的FPGA綜合實現方案進行了由簡單到復雜的深入研究,分別給出了最簡解決方案、基于非線性算法的解決方案和基于運動補償的解決方案。最簡解決方案利用線性算法將去隔行,幀頻轉換,分辨率變換三項處理同時實現,達到FPGA內部資源和外部RAM耗用量都為最小的要求,是后續(xù)復雜方案的基礎。其中去隔行采用場合并方式,幀頻轉換采用幀重復方式,分辨率變換采用均勻插值方式。基于非線性算法的解決方案中加入了對靜止區(qū)域的判斷,靜止區(qū)域的輸出像素值直接選用相應位置的已存輸入數據,非靜止區(qū)域的輸出像素值通過對已存輸入數據進行非線性運算得出。基于運動補償的解決方案在對靜止區(qū)域進行判斷和處理的基礎上,對欲生成的變頻后的場間插值幀進行運動估計,根據運動矢量得出非靜止區(qū)域的輸出像素值。其中為求得輸入場間相應時間位置上的插值幀輸出數據,該方案采用了自定義的前后向塊匹配運動估計方式,通過對三步搜索算法的高效實現,將SAD 值進行比較得出運動矢量。
上傳時間: 2013-07-19
上傳用戶:米卡
PCB抄板、PCB設計、PCB改板的基本步驟
上傳時間: 2013-07-08
上傳用戶:baobao9437
車載GPS、GSM報警器電路原理圖:功能:1、車載GPS、GSM報警器2、PC平臺短信群發(fā)器3、PC平臺GPS導航儀4、STM32的GSM、GPS開發(fā)
上傳時間: 2013-08-02
上傳用戶:刺猬大王子
耦合、隔直和旁路電容的選擇。。對電源方面會有一定的幫助。。
上傳時間: 2013-06-03
上傳用戶:cc111
軟硬件資源的不斷成熟和完善,使得嵌入式系統(tǒng)應用得到了十分迅猛的發(fā)展。另一方面,互聯網技術的發(fā)展,使得Internet逐漸深入到人們的日常生活中。嵌入式控制網絡與信息網絡的互聯不僅拓寬了控制系統(tǒng)的控制范圍,而且豐富了信息系統(tǒng)的內容。因此,嵌入式系統(tǒng)與Internet相結合將成為嵌入式系統(tǒng)和互聯網絡發(fā)展的重要方向。 現階段,Internet規(guī)模的日益擴大與IPv4地址匱乏之間的矛盾越來越突出。為解決IPv4網絡存在的各種問題而出現的IPv6協(xié)議具有海量的地址空間、優(yōu)化的路由算法、自動化的地址配置等;同時還增加了對安全性、QoS等的良好支持。因此,Internet從IPv4過渡到IPv6是一種必然的趨勢。綜上,對IPv6協(xié)議進行研究并將其引入嵌入式系統(tǒng),實現嵌入式設備接入網絡的功能,具有較高的科研價值和現實意義。 本文在對嵌入式系統(tǒng)相關概念和嵌入式IPv6協(xié)議棧進行介紹的基礎上,闡述了IPv6協(xié)議簇中核心協(xié)議的原理、報頭結構和參數等。接著根據嵌入式TCP/IP協(xié)議棧的設計要點,提出嵌入式IPv6協(xié)議棧的總體設計,進一步對協(xié)議棧的進程模型、內存管理、平臺無關性和通訊機制進行了研究。然后對協(xié)議棧的裁剪和數據包的處理流程進行分析,給出各模塊的詳細設計與實現,主要有IPv6模塊、ICMPv6模塊、鄰居發(fā)現(ND)模塊和UDP模塊。最后將協(xié)議棧嵌入到uC/OS-II操作系統(tǒng)中并搭建測試環(huán)境對IPv6協(xié)議棧進行功能性測試,結果表明協(xié)議棧功能正常,可以完成基本的通訊功能。 協(xié)議棧根據嵌入式系統(tǒng)資源有限和應用相對單一的情況進行裁剪,采用分層結構實現;同時在實現基本功能的前提下,為功能的擴展提供了接口;另外,將協(xié)議棧與硬件、編譯器和操作系統(tǒng)相關的代碼獨立開來,實現了協(xié)議棧在不同平臺的良好移植。關鍵詞:嵌入式系統(tǒng),因特網,ARM,IPv6,ICMPv6,鄰居發(fā)現協(xié)議
上傳時間: 2013-04-24
上傳用戶:lo25643
(珍藏)51單片機開發(fā)板原理圖應用范例、PCB圖,包含市面上買的開發(fā)板所以功能,還包含器件清單,難得的好資料!
標簽: PCB 51單片機 開發(fā)板原理圖 范例
上傳時間: 2013-04-24
上傳用戶:lps11188
MOS運算放大器-原理、設計與應用.MOS運算放大器-原理、設計與應用
上傳時間: 2013-07-03
上傳用戶:lili1990