亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

R-REC-P

  • 數字圖像處理(K.R.Castkeman)

    數字圖像處理(K.R.Castkeman)

    標簽: Castkeman 數字圖像處理

    上傳時間: 2013-06-06

    上傳用戶:eeworm

  • 海爾29F3A-P

    海爾29F3A-P

    標簽: A-P 29 海爾

    上傳時間: 2013-06-19

    上傳用戶:eeworm

  • ITU-R-BT.656數據協議-15頁-0.4M.pdf

    專輯類-超聲-紅外-激光-無線-通訊相關專輯-183冊-1.48G ITU-R-BT.656數據協議-15頁-0.4M.pdf

    標簽: ITU-R-BT 656 0.4

    上傳時間: 2013-05-22

    上傳用戶:@小小羊

  • 化學[手冊]_《化學工程師簡明手冊》鄧忠等[p].pdf

    專輯類-機械五金類專輯-84冊-3.02G 化學[手冊]_《化學工程師簡明手冊》鄧忠等[p].pdf

    標簽: 化學 化學工程師

    上傳時間: 2013-07-28

    上傳用戶:lifangyuan12

  • 數字圖像處理-K.R.Castkeman-583頁-26.1M.pdf

    專輯類-數字處理及顯示技術專輯-106冊-9138M 數字圖像處理-K.R.Castkeman-583頁-26.1M.pdf

    標簽: Castkeman 26.1 583

    上傳時間: 2013-07-17

    上傳用戶:Yukiseop

  • [信號與系統(全美經典學習指導系列)].(美)Hwei.P.Hsu.掃描版.rar

    [信號與系統(全美經典學習指導系列)].(美)Hwei.P.Hsu.掃描版 很清晰,經典教材

    標簽: Hwei Hsu 信號與系統

    上傳時間: 2013-04-24

    上傳用戶:Pzj

  • 優化ⅡR數字濾波器的FPGA實現

    本文以數字信號處理系統為應用背景,圍繞基于FPGA的ⅡR數字濾波器的實現技術展開了研究。 首先以ⅡR數字濾波器的優化設計基本理論為依據,研究了在頻域上的最小均方誤差設計法和在時域上的最小平方誤差設計法。以四階和六階兩個ⅡR低通數字濾波器設計為例,利用Matlab軟件進行輔助設計,探討了濾波器的設計過程。 然后著重研究了FPGA的設計方法和設計流程,在設計中采用了層次化、模塊化的設計思想,將整個濾波器劃分為多個功能模塊,利用VHDL語言編程和原理圖兩種設計技術進行了ⅡR濾波器的各個功能模塊的設計,采用EPlCl2Q240器件實現了基于FPGA的二個二階節級聯型結構的四階ⅡR低通數字濾波器,并類推了設計六階ⅡR低通數字濾波器。最后用QuartusⅡ4.0軟件進行了綜合與仿真,用MATLAB7.0軟件對仿真結果進行了分析,最終在GW48-PK2開發系統中進行了硬件電路驗證,得出了實際濾波效果測試波形,驗證了所設計濾波器的正確性。 本設計對于用二階節級聯型結構構成的ⅡR數字濾波器硬件電路具有通用性,通過改變二階節級聯型結構的數量,可以構成任意偶數階的濾波器;同時,通過上模型中系數的變換,也可以構成相應階數的高通、帶通、帶阻等濾波器。

    標簽: FPGA 數字濾波器

    上傳時間: 2013-06-20

    上傳用戶:lw852826

  • FPGA裝箱和劃分算法研究

    隨著集成電路的設計規模越來越大,FPGA為了滿足這種設計需求,其規模也越做越大,傳統平面結構的FPGA無法滿足實際設計需求。首先是硬件設計上的很難控制,其次就是計算機軟件面臨很大挑戰,所有復雜問題全部集中到布局布線(P&R)這一步,而實際軟件處理過程中,P&R所占的時間比例是相當大的。為了緩解這種軟件和硬件的設計壓力,多層次化結構的FPGA得以采用。所謂層次化就是可配置邏輯單元內部包含多個邏輯單元(相對于傳統的單一邏輯單元),并且內部的邏輯單元之間共享連線資源,這種結構有利于減少芯片面積和提高布通率。與此同時,FPGA的EDA設計流程也多了一步,那就是在工藝映射和布局之間增加了基本邏輯單元的裝箱步驟,該步驟既可以認為是工藝映射的后處理,也可認為是布局和布線模塊的預處理,這一步不僅需要考慮打包,還要考慮布線資源的問題。裝箱作為連接軟件前端和后端之間的橋梁,該步驟對FPGA的性能影響是相當大的。 本文通過研究和分析影響芯片步通率的各種因素,提出新的FPGA裝箱算法,可以同時減少裝箱后可配置邏輯單元(CLB)外部的線網數和外部使用的引腳數,從而達到減少布線所需的通道數。該算法和以前的算法相比較,無論從面積,還是通道數方面都有一定的改進。算法的時間復雜度仍然是線性的。與此同時本文還對FPGA的可配置邏輯單元內部連線資源做了分析,如何設計可配置邏輯單元內部的連線資源來達到即減少面積又保證芯片的步通率,同時還可以提高運行速度。 另外,本文還提出將電路分解成為多塊,分別下載到各個芯片的解決方案。以解決FPGA由于容量限制,而無法實現某些特定電路原型驗證。該算法綜合考慮影響多塊芯片性能的各個因數,采用較好的目標函數來達到較優結果。

    標簽: FPGA 劃分算法

    上傳時間: 2013-04-24

    上傳用戶:zhaoq123

  • 幾種用于FPGA的新型有效混合布線算法

    采用現場可編程門陣列(FPGA)可以快速實現數字電路,但是用于生成FPGA編程的比特流文件的CAD工具在編制大規模電路時常常需要數小時的時間,以至于許多設計者甚至通過在給定FPGA上采用更多的資源,或者以犧牲電路速度為代價來提高編制速度。電路編制過程中大部分時間花費在布線階段,因此有效的布線算法能極大地減少布線時間。 許多布線算法已經被開發并獲得應用,其中布爾可滿足性(SAT)布線算法及幾何查找布線算法是當前最為流行的兩種。然而它們各有缺點:基于SAT的布線算法在可擴展性上有很大缺陷;幾何查找布線算法雖然具有廣泛的拆線重布線能力,但當實際問題具有嚴格的布線約束條件時,它在布線方案的收斂方面存在很大困難。基于此,本文致力于探索一種能有效解決以上問題的新型算法,具體研究工作和結果可歸納如下。 1、在全面調查FPGA結構的最新研究動態的基礎上,確定了一種FPGA布線結構模型,即一個基于SRAM的對稱陣列(島狀)FPGA結構作為研究對象,該模型僅需3個適合的參數即能表示布線結構。為使所有布線算法可在相同平臺上運行,選擇了美國北卡羅來納州微電子中心的20個大規模電路作為基準,并在布線前采用VPR399對每個電路都生成30個布局,從而使所有的布線算法都能夠直接在這些預制電路上運行。 2、詳細研究了四種幾何查找布線算法,即一種基本迷宮布線算法Lee,一種基于協商的性能驅動的布線算法PathFinder,一種快速的時延驅動的布線算法VPR430和一種協商A

    標簽: FPGA 布線算法

    上傳時間: 2013-05-18

    上傳用戶:ukuk

  • 使8051能訪問整個128KB的RAM空間和128KB的FlashRom空間,在CPLD內建兩個寄存器\r\n

    8051工作于11.0592MHZ,RAM擴展為128KB的628128,FlashRom擴展為128KB的AT29C010A\r\n 128KB的RAM分成4個區(Bank) 地址分配為0x0000-0x7FFF\r\n 128KB的FlashRom分成8個區(Bank) 地址分配為0x8000-0xBFFF\r\n 為了使8051能訪問整個128KB的RAM空間和128KB的FlashRom空間,在CPLD內建兩個寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址

    標簽: 128 FlashRom 8051 KB

    上傳時間: 2013-08-30

    上傳用戶:cainaifa

主站蜘蛛池模板: 内黄县| 剑川县| 德庆县| 榕江县| 福清市| 凌云县| 铜鼓县| 聂拉木县| 广饶县| 武夷山市| 彩票| 北川| 长泰县| 郑州市| 东安县| 简阳市| 江安县| 天峨县| 崇左市| 莲花县| 酒泉市| 三亚市| 陈巴尔虎旗| 黑河市| 清涧县| 平原县| 庆阳市| 吉林省| 榆社县| 舞钢市| 岱山县| 加查县| 绵阳市| 拉萨市| 大渡口区| 苗栗县| 萨迦县| 上饶市| 南涧| 安龙县| 新巴尔虎左旗|