亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

RECEIVER-operator-characteristic

  • AT91SAM9263, DBGU and UART0 charecter sending and receiver program

    AT91SAM9263, DBGU and UART0 charecter sending and receiver program

    標(biāo)簽: and charecter receiver sending

    上傳時(shí)間: 2017-08-23

    上傳用戶:阿四AIR

  • Electronic curcuit for Data Logging Receiver Supply Voltage Monitor

    Electronic curcuit for Data Logging Receiver Supply Voltage Monitor

    標(biāo)簽: Electronic Receiver curcuit Logging

    上傳時(shí)間: 2017-08-29

    上傳用戶:evil

  • This program is ICQ SMS Receiver. You have certainly seen that almost every web site provides an opt

    This program is ICQ SMS Receiver. You have certainly seen that almost every web site provides an option to send e-mail to that web site s owner. But what about SMS? It is now also possible, if your mobile phone service provider supported by ICQ

    標(biāo)簽: certainly Receiver provides program

    上傳時(shí)間: 2014-01-03

    上傳用戶:stvnash

  • Superhetrodyne AM Radio Receiver

    Superhetrodyne AM Radio Receiver

    標(biāo)簽: Superhetrodyne Receiver Radio AM

    上傳時(shí)間: 2017-09-07

    上傳用戶:zhaiye

  • 多目標(biāo)進(jìn)化計(jì)算算法在JGAP包上的實(shí)現(xiàn)。程序演示了多目標(biāo)進(jìn)化中fitness function和search operator的實(shí)現(xiàn)。

    多目標(biāo)進(jìn)化計(jì)算算法在JGAP包上的實(shí)現(xiàn)。程序演示了多目標(biāo)進(jìn)化中fitness function和search operator的實(shí)現(xiàn)。

    標(biāo)簽: function operator fitness search

    上傳時(shí)間: 2017-09-07

    上傳用戶:gtf1207

  • The UMTS Physical Layer model consists of an end-to-end (transmitter-to-receiver) simulation of the

    The UMTS Physical Layer model consists of an end-to-end (transmitter-to-receiver) simulation of the Frequency Division Duplex (FDD) Downlink physical layer for several Dedicated Channels (DCH) as specified by the 3GPP standard (Release 99).

    標(biāo)簽: transmitter-to-receiver end-to-end simulation Physical

    上傳時(shí)間: 2014-01-11

    上傳用戶:it男一枚

  • summing two vectors with operator overloading

    summing two vectors with operator overloading

    標(biāo)簽: overloading operator summing vectors

    上傳時(shí)間: 2017-09-15

    上傳用戶:tb_6877751

  • C51 UART function,transmiter and receiver

    C51 UART function,transmiter and receiver

    標(biāo)簽: transmiter function receiver UART

    上傳時(shí)間: 2013-12-20

    上傳用戶:kiklkook

  • 基于FPGA的通用異步收發(fā)器的設(shè)計(jì).rar

    通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時(shí)支持短距離和長(zhǎng)距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機(jī)和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點(diǎn)是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱?chǎng)合,而更重要的就是它們都具有不可移植性,因此要利用這些芯片來(lái)實(shí)現(xiàn)PC機(jī)和FPGA芯片之間的通信,勢(shì)必會(huì)增加接口連線的復(fù)雜程度以及降低整個(gè)系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對(duì)UART的特點(diǎn)以及FPGA設(shè)計(jì)具有可移植性的優(yōu)勢(shì),提出了一種基于FPGA芯片的嵌入式UART設(shè)計(jì)方法,其中主要包括狀態(tài)機(jī)的描述形式以及自頂向下的設(shè)計(jì)方法,利用硬件描述語(yǔ)言來(lái)編制UART的各個(gè)子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點(diǎn)而且同時(shí)也使整個(gè)系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設(shè)計(jì)的LIART支持標(biāo)準(zhǔn)的RS-232C傳輸協(xié)議,主要設(shè)計(jì)有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個(gè)獨(dú)立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長(zhǎng)度以及奇偶校驗(yàn)方式,還有多種中斷源、中斷優(yōu)先級(jí)、較強(qiáng)的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開(kāi)的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實(shí)現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復(fù)用技術(shù)設(shè)計(jì)數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應(yīng)用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場(chǎng)合,因此可以達(dá)到資源利用的最大化。 在具體的設(shè)計(jì)過(guò)程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開(kāi)發(fā)環(huán)境中對(duì)各個(gè)功能模塊進(jìn)行綜合優(yōu)化、仿真驗(yàn)證以及下載實(shí)現(xiàn)。各項(xiàng)數(shù)據(jù)結(jié)果表明,本課題中所設(shè)計(jì)的UART滿足預(yù)期設(shè)計(jì)目標(biāo)。

    標(biāo)簽: FPGA 異步收發(fā)器

    上傳時(shí)間: 2013-08-02

    上傳用戶:rocketrevenge

  • 基于FPGA的藍(lán)牙HCIUART控制接口設(shè)計(jì).rar

    通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設(shè)用到異步串行接口一般采用專用集成電路實(shí)現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時(shí)常不需要使用完整的UART的功能和輔助功能,或者當(dāng)在FPGA上設(shè)計(jì)時(shí),需要將UART功能集成到FPGA內(nèi)部而不能使用芯片。藍(lán)牙主機(jī)控制器接口則是實(shí)現(xiàn)主機(jī)設(shè)備與藍(lán)牙模塊之間互操作的控制部件。當(dāng)在使用藍(lán)牙設(shè)備的時(shí)候尤其是在監(jiān)控場(chǎng)所,接口控制器在控制數(shù)據(jù)與計(jì)算機(jī)的傳輸上就起了至關(guān)重要的作用。 論文針對(duì)信息技術(shù)的發(fā)展和開(kāi)發(fā)過(guò)程中的實(shí)際需要,設(shè)計(jì)了一個(gè)藍(lán)牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨(dú)使用,也可集成到系統(tǒng)芯片中,并且整個(gè)設(shè)計(jì)緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價(jià)值。 本設(shè)計(jì)采用TOP-DOWN設(shè)計(jì)方法,整體上分為UART接口和藍(lán)牙主機(jī)控制器接口兩部分。首先根據(jù)UART和藍(lán)牙主機(jī)控制器接口的實(shí)現(xiàn)原理和設(shè)計(jì)指標(biāo)要求進(jìn)行系統(tǒng)設(shè)計(jì),對(duì)系統(tǒng)劃分模塊以及各個(gè)模塊的信號(hào)連接;然后進(jìn)行模塊設(shè)計(jì),設(shè)計(jì)出每個(gè)模塊的功能,并用VHDL語(yǔ)言編寫(xiě)代碼來(lái)實(shí)現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對(duì)各模塊進(jìn)行功能仿真和時(shí)序仿真;最后進(jìn)行硬件驗(yàn)證,在Virtex-II開(kāi)發(fā)板上對(duì)系統(tǒng)進(jìn)行功能驗(yàn)證。實(shí)現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗(yàn)證了結(jié)果,表明設(shè)計(jì)正確,功能良好,符合設(shè)計(jì)要求。

    標(biāo)簽: HCIUART FPGA 藍(lán)牙

    上傳時(shí)間: 2013-07-13

    上傳用戶:wfl_yy

主站蜘蛛池模板: 平阴县| 长子县| 庐江县| 琼海市| 宾川县| 新巴尔虎左旗| 鸡西市| 临颍县| 高邑县| 长乐市| 武定县| 焦作市| 岳池县| 明光市| 确山县| 玉龙| 新郑市| 鄂温| 和平县| 清水河县| 望奎县| 邵阳市| 海宁市| 开平市| 大化| 永寿县| 达尔| 宜兴市| 伊宁市| 斗六市| 申扎县| 武威市| 田阳县| 方山县| 仙居县| 加查县| 建昌县| 哈尔滨市| 义马市| 合川市| 时尚|