亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

S-II

  • 基于2ED300C17-S的IGBT驅動電路研究

    在大功率弧焊電源設計中,IGBT 已成為主流的可控功率開關器件。IGBT 驅動電路作為功率電路和控制電路之間的接口,應具備驅動延遲小、安全隔離、IGBT 過電流/過電壓保護準確等功能。針對新型高壓大功率IGBT 驅動模塊2ED300C17-S 的過電流檢測及保護功能進行了研究,提出了與過電流保護功能相關的參數選擇原則,并進行了實驗驗證。

    標簽: IGBT 300 ED 17

    上傳時間: 2013-11-05

    上傳用戶:kaje

  • nios ii 入門手冊中文版

    nios ii 入門手冊中文版 一、建立quartus ii工程 首先,雙擊quartus ii 9.1圖標打開軟件,界面如下圖1.1所示 1.1 新建工程 (1) 點擊file –>New  Project  Wizard 出現圖1.2所示的對話框。 (2) 點擊Next。如圖1.3所示:第一行是工程的路徑,二、三行為實體名。填好后點擊Next。 (3)此處可選擇加入已設計好的文件到工程,點擊Next。 (4)選擇設計器件如圖1.5所示。接著點擊Next (5)接著點擊Next。無需改動,點擊finish,顯示如下圖所示。 (6)此時,工程已經建立完成,接下來需要建立一個原理圖輸入文件,點擊file –>New ->Block  Diagram/Schematic  File  后如圖所示。

    標簽: nios ii 入門手冊

    上傳時間: 2014-12-25

    上傳用戶:cx111111

  • uCOS-II vv2.8源碼

    ucos 源碼uCOS-II vv2.8源碼。

    標簽: uCOS-II 2.8 vv 源碼

    上傳時間: 2013-11-03

    上傳用戶:zhouchang199

  • UC/OS-II系統在C8051F120單片機上的移植過程

    實時操作系統μC/OS-II是一種源代碼公開、可移植、可固化、微小內核的嵌入式操作系統。它具有執行效率高、占用空間小、可移植性強、實時性能良好和可擴展性等特點。μC/OS-II非常適合應用在一些小型的嵌入式產品應用場合,在家用電器,機器人,醫療設備,工業控制,航空器等領域有著廣泛的應用。 目前在我國的工業控制領域中,8位單片機依然有著廣泛的應用,占據著非常重要的位置。而作為高性能,集成度高,運行速度快的C8051F系列單片機也越來越受到廣泛的關注,并不斷的應用于各種場合。同時,將μC/OS-II操作系統移植到C8051F系列單片機上,以其兩者的完美結合實現更高性能要求的應用環境中就顯得很有必要。

    標簽: C8051F120 OS-II UC

    上傳時間: 2013-10-21

    上傳用戶:趙一霞a

  • APPLE II DMA共享存貯單片機調試卡

    摘要:本文為APPLE II徽型計算機提供了一種康價的單片機調試卡,該卡充分地利用了徽機系統的資源,采用DMA通訊技術實現了主存共事及單片機與650CPU的并行運行。關健詞:APPLE II徽型計算機;單片機;調試卡

    標簽: APPLE DMA II 單片機調試

    上傳時間: 2014-01-22

    上傳用戶:weixiao99

  • Quartus II 中文教程

    Quartus II 中文教程 您現在閱讀的是 Quartus II 簡介手冊。 Altera® Quartus® II 設計軟件是適合單芯片可編程系統 (SOPC) 的最全面的設計環境。 如果您以前用過MAX+PLUS® II 軟件、其它設計軟件或 ASIC 設計軟件,并且準備改用Quartus II 軟件,或如果您對 Quartus II 軟件有了一些了解但想進一步了解它的功能,那么本手冊非常適合您。本手冊針對的讀者是 Quartus II 軟件的初學者,它概述了可編程邏輯設計中Quartus II 軟件的功能。 不過,本手冊并不是 Quartus II 軟件的詳盡參考手冊。 相反,本手冊只是一本指導書,它解釋軟件的功能以及顯示這些功能如何幫助您進行 FPGA 和 CPLD 設計。 本手冊按一系列特定的可編程邏輯設計任務來組織內容。 無論是使用 Quartus II 圖形用戶界面、其它 EDA 工具還是 Quartus II 命令行界面,本手冊都將為您介紹最適合設計流程的功能。第一章概述了主要圖形用戶界面、EDA 工具和命令行界面設計流程。 接下來的每一章開頭都介紹了該章的具體用途,并對每個任務流加以概述。 它顯示了如何將 Quartus II 軟件與現有的 EDA 工具和命令行設計流程集成在一起。另外,手冊還向您推薦了有效使用 Quartus II 軟件的其它可用資源,例如Quartus II 聯機幫助和 Quartus II 聯機教程、應用程序說明、白皮書以及Altera 網站提供的其它文檔和資源。跟隨本手冊學習 Quartus II 軟件,了解此軟件如何幫助您提高效率并縮短設計周期,如何與現有可編程邏輯設計流程集成以及如何快速有效地達到設計、性能和時間要求。

    標簽: Quartus II 教程

    上傳時間: 2013-12-22

    上傳用戶:panpanpan

  • 基于ARM926EJ-S內核的低功耗ARM

    TI半導體針對工業應用推出了基于ARM926EJ-S內核的低功耗ARM9處理器AM17xx和AM18xx。其中,AM17xx 和OMAPL137在軟件和引腳上兼容;AM18xx 和OMAPL138在軟件和引腳上兼容。基于本系列處理器,用戶可快速開發出具有強壯可靠操作系統、豐富用戶接口、高性能的處理能力的設備。

    標簽: ARM EJ-S 926 內核

    上傳時間: 2013-10-19

    上傳用戶:9牛10

  • COS-II調試插件

    μC/OS-II調試插件支持μC/OS-II各種設施的觀察。包含任務、信號量、互斥量、郵箱、消息隊列、標志、定時器和存儲區等。同時可自定義刷新時間,動態的刷新各設施的數據顯示,還可以將任務信息保存到日志文件中

    標簽: COS-II 調試插件

    上傳時間: 2014-12-28

    上傳用戶:shen007yue

  • PC機之間串口通信的實現

    PC機之間串口通信的實現一、實驗目的 1.熟悉微機接口實驗裝置的結構和使用方法。 2.掌握通信接口芯片8251和8250的功能和使用方法。 3.學會串行通信程序的編制方法。 二、實驗內容與要求 1.基本要求主機接收開關量輸入的數據(二進制或十六進制),從鍵盤上按“傳輸”鍵(可自行定義),就將該數據通過8251A傳輸出去。終端接收后在顯示器上顯示數據。具體操作說明如下:(1)出現提示信息“start with R in the board!”,通過調整乒乓開關的狀態,設置8位數據;(2)在小鍵盤上按“R”鍵,系統將此時乒乓開關的狀態讀入計算機I中,并顯示出來,同時顯示經串行通訊后,計算機II接收到的數據;(3)完成后,系統提示“do you want to send another data? Y/N”,根據用戶需要,在鍵盤按下“Y”鍵,則重復步驟(1),進行另一數據的通訊;在鍵盤按除“Y”鍵外的任意鍵,將退出本程序。2.提高要求 能夠進行出錯處理,例如采用奇偶校驗,出錯重傳或者采用接收方回傳和發送方確認來保證發送和接收正確。 三、設計報告要求 1.設計目的和內容 2.總體設計 3.硬件設計:原理圖(接線圖)及簡要說明 4.軟件設計框圖及程序清單5.設計結果和體會(包括遇到的問題及解決的方法) 四、8251A通用串行輸入/輸出接口芯片由于CPU與接口之間按并行方式傳輸,接口與外設之間按串行方式傳輸,因此,在串行接口中,必須要有“接收移位寄存器”(串→并)和“發送移位寄存器”(并→串)。能夠完成上述“串←→并”轉換功能的電路,通常稱為“通用異步收發器”(UART:Universal Asynchronous Receiver and Transmitter),典型的芯片有:Intel 8250/8251。8251A異步工作方式:如果8251A編程為異步方式,在需要發送字符時,必須首先設置TXEN和CTS#為有效狀態,TXEN(Transmitter Enable)是允許發送信號,是命令寄存器中的一位;CTS#(Clear To Send)是由外設發來的對CPU請求發送信號的響應信號。然后就開始發送過程。在發送時,每當CPU送往發送緩沖器一個字符,發送器自動為這個字符加上1個起始位,并且按照編程要求加上奇/偶校驗位以及1個、1.5個或者2個停止位。串行數據以起始位開始,接著是最低有效數據位,最高有效位的后面是奇/偶校驗位,然后是停止位。按位發送的數據是以發送時鐘TXC的下降沿同步的,也就是說這些數據總是在發送時鐘TXC的下降沿從8251A發出。數據傳輸的波特率取決于編程時指定的波特率因子,為發送器時鐘頻率的1、1/16或1/64。當波特率指定為16時,數據傳輸的波特率就是發送器時鐘頻率的1/16。CPU通過數據總線將數據送到8251A的數據輸出緩沖寄存器以后,再傳輸到發送緩沖器,經移位寄存器移位,將并行數據變為串行數據,從TxD端送往外部設備。在8251A接收字符時,命令寄存器的接收允許位RxE(Receiver Enable)必須為1。8251A通過檢測RxD引腳上的低電平來準備接收字符,在沒有字符傳送時RxD端為高電平。8251A不斷地檢測RxD引腳,從RxD端上檢測到低電平以后,便認為是串行數據的起始位,并且啟動接收控制電路中的一個計數器來進行計數,計數器的頻率等于接收器時鐘頻率。計數器是作為接收器采樣定時,當計數到相當于半個數位的傳輸時間時再次對RxD端進行采樣,如果仍為低電平,則確認該數位是一個有效的起始位。若傳輸一個字符需要16個時鐘,那么就是要在計數8個時鐘后采樣到低電平。之后,8251A每隔一個數位的傳輸時間對RxD端采樣一次,依次確定串行數據位的值。串行數據位順序進入接收移位寄存器,通過校驗并除去停止位,變成并行數據以后通過內部數據總線送入接收緩沖器,此時發出有效狀態的RxRDY信號通知CPU,通知CPU8251A已經收到一個有效的數據。一個字符對應的數據可以是5~8位。如果一個字符對應的數據不到8位,8251A會在移位轉換成并行數據的時候,自動把他們的高位補成0。 五、系統總體設計方案根據系統設計的要求,對系統設計的總體方案進行論證分析如下:1.獲取8位開關量可使用實驗臺上的8255A可編程并行接口芯片,因為只要獲取8位數據量,只需使用基本輸入和8位數據線,所以將8255A工作在方式0,PA0-PA7接實驗臺上的8位開關量。2.當使用串口進行數據傳送時,雖然同步通信速度遠遠高于異步通信,可達500kbit/s,但由于其需要有一個時鐘來實現發送端和接收端之間的同步,硬件電路復雜,通常計算機之間的通信只采用異步通信。3.由于8251A本身沒有時鐘,需要外部提供,所以本設計中使用實驗臺上的8253芯片的計數器2來實現。4:顯示和鍵盤輸入均使用DOS功能調用來實現。設計思路框圖,如下圖所示: 六、硬件設計硬件電路主要分為8位開關量數據獲取電路,串行通信數據發送電路,串行通信數據接收電路三個部分。1.8位開關量數據獲取電路該電路主要是利用8255并行接口讀取8位乒乓開關的數據。此次設計在獲取8位開關數據量時采用8255令其工作在方式0,A口輸入8位數據,CS#接實驗臺上CS1口,對應端口為280H-283H,PA0-PA7接8個開關。2.串行通信電路串行通信電路本設計中8253主要為8251充當頻率發生器,接線如下圖所示。

    標簽: PC機 串口通信

    上傳時間: 2013-12-19

    上傳用戶:小火車啦啦啦

  • 東南大學綜合電子實踐Quartus ii課程設計報告

    東南大學綜合電子實踐Quartus ii課程設計報告 包含跑馬燈,數字鐘和交通燈設計

    標簽: Quartus 東南大學 電子 實踐

    上傳時間: 2013-11-10

    上傳用戶:小眼睛LSL

主站蜘蛛池模板: 新绛县| 镇平县| 沐川县| 大石桥市| 清苑县| 开原市| 吉木萨尔县| 京山县| 襄城县| 汾阳市| 浦县| 建瓯市| 家居| 潞西市| 密云县| 泸溪县| 西城区| 库车县| 阳信县| 贵南县| 乌兰浩特市| 新巴尔虎右旗| 璧山县| 泸州市| 扶沟县| 江西省| 泽普县| 东阿县| 和田市| 郸城县| 浮山县| 沁阳市| 金秀| 会昌县| 南康市| 从化市| 安乡县| 托克逊县| 凤山市| 柞水县| 永城市|