亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

SPA-BUS

  • USB20設(shè)備控制器IP核的設(shè)計與FPGA驗證.rar

    隨著計算機及其外圍設(shè)備的發(fā)展,傳統(tǒng)的并行接口和串行接口在靈活性和接口擴展等方面存在的缺陷愈來愈不可回避,并逐漸成為計算機通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價格便宜、使用方便、靈活性高、支持熱插拔、接口標準化和易于擴展等優(yōu)點,目前已經(jīng)成為計算機外設(shè)接口的主流技術(shù),在計算機外圍設(shè)備和消費類電子領(lǐng)域正獲得越來越多的應(yīng)用。 @@ 本文基于USB2.0協(xié)議規(guī)范,設(shè)計了一款支持高速和全速傳輸?shù)腢SB2.0設(shè)備控制器IP核。文中著重介紹了這款設(shè)備控制器IP核的設(shè)計和FPGA驗證工作,詳細研究并分析了USB2.0規(guī)范,根據(jù)規(guī)范提出了一種USB2.0設(shè)備控制器整體構(gòu)架方案,描述了各個功能子模塊硬件電路的功能及實現(xiàn)。從可重用的角度出發(fā),對設(shè)備控制器模塊進行優(yōu)化設(shè)計,增加多個靈活的配置選項,根據(jù)不同的應(yīng)用對硬件進行配置,使其在滿足要求的情況下去除冗余電路,以減少占用面積和功耗,從而使其靈活地應(yīng)用于各種USB系統(tǒng)。本文還研究了IP核的驗證方法,并對所設(shè)計的USB2.0設(shè)備控制器建立了功能完備的ModelSim仿真驗證環(huán)境,搭建了FPGA硬件驗證平臺,設(shè)計了具有AHB接口的設(shè)備控制器和帶有8051的設(shè)備控制器,并分別在FPGA平臺上進行了功能驗證。 @@ 本文所設(shè)計的USB2.0設(shè)備控制器IP核可配置性高,使用者可以自由配置所需端點的個數(shù)以及每個端點類型等,可以集成于多種USB系統(tǒng)中,適于各類USB設(shè)備的開發(fā)。本課題所取得的成果為USB2.0設(shè)備類的研究和開發(fā)積累了經(jīng)驗,并為后來實驗室某項目測試芯片的USB數(shù)據(jù)采集提供了參考方案,也為未來USB3.0接口IP核的開發(fā)和應(yīng)用奠定了基礎(chǔ)。 @@關(guān)鍵詞USB2.0控制器;IP核;FPGA;驗證

    標簽: FPGA USB 20

    上傳時間: 2013-06-30

    上傳用戶:nanfeicui

  • 基于FPGA的快速傅立葉變換.rar

    隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號處理廣泛應(yīng)用于聲納、雷達、通訊語音處理和圖像處理等領(lǐng)域。快速傅立葉變換(Fast Fourier Transform,F(xiàn)FT)在數(shù)字信號處理系統(tǒng)中起著很重要的作用,F(xiàn)FT 有效地提高了離散傅立葉變換(Discret Fourier Transform,DFT)的運算效率。 處理器一般要求具有高速度、高精度、大容量和實時處理的性能,而現(xiàn)場可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)是近年來迅速發(fā)展起來的新型可編程器件,在處理大規(guī)模數(shù)據(jù)方面,有極大的優(yōu)勢。論文采用了在FPGA中實現(xiàn)FFT算法的方案。 數(shù)字信號處理板的硬件電路設(shè)計是本論文的重要部分之一。在介紹了FFT以及波束形成的基本原理和基本方法的基礎(chǔ)上,根據(jù)實時處理的要求,給出了數(shù)字信號處理板的硬件設(shè)計方案并對硬件電路的實現(xiàn)進行了分析和說明。 依據(jù)數(shù)字系統(tǒng)的設(shè)計方法,分別采用基二按時間抽取FFT算法、基四按時間抽取FFT算法以及FFT兆核函數(shù)三種方法利用硬件描述語言(VHSICHardware Description Language,VHDL)實現(xiàn)了1024點的FFT,接著對三種方法進行了評估,得出了FPGA完全能滿足處理器的實時處理的要求的結(jié)論。然后根據(jù)通用串行總線(Universial Serial Bus,USB)協(xié)議,利用VHDL語言編寫了USB接口芯片ISP1581的固件程序,實現(xiàn)了設(shè)備的枚舉過程。

    標簽: FPGA 傅立葉變換

    上傳時間: 2013-06-27

    上傳用戶:a937518043

  • 基于ARM的CAN總線與以太網(wǎng)互連系統(tǒng)設(shè)計

    目前,大多數(shù)嵌入式自動化系統(tǒng)都以MCU為核心,與監(jiān)測、伺服、顯示等儀器、設(shè)備配合實現(xiàn)一定的功能。現(xiàn)場信息往往止步于“現(xiàn)場”,嵌入式自動化系統(tǒng)從而成為了“信息孤島”,因而制約了其本身的發(fā)展。要實現(xiàn)大規(guī)模的信息集成、綜合實施自動化,就需要一種能在工業(yè)現(xiàn)場環(huán)境下運行、可靠性高且實時性好的通信系統(tǒng),形成工業(yè)現(xiàn)場的底層網(wǎng)絡(luò),完成現(xiàn)場自動化設(shè)備之間的多點通信。 Ethernet(以太網(wǎng))和CAN-bus(控制器局域網(wǎng))分別是目前全球應(yīng)用最為廣泛的國際互聯(lián)技術(shù)和開放式現(xiàn)場總線。隨著測控技術(shù)與網(wǎng)絡(luò)技術(shù)日益緊密的結(jié)合,測控系統(tǒng)接入互聯(lián)網(wǎng)已經(jīng)成為大勢所趨,這也促成了近年來嵌入式網(wǎng)絡(luò)技術(shù)的飛速發(fā)展。以太網(wǎng)技術(shù)正在迅猛發(fā)展,將其應(yīng)用到工控領(lǐng)域,可以達到降低成本,簡化結(jié)構(gòu)等成效。隨著技術(shù)的發(fā)展以及實際的需要,將兩者結(jié)合無疑會為控制領(lǐng)域的飛速發(fā)展帶來巨大的原動力。本文設(shè)計了一種以ARM7處理器為核心的高性能嵌入式CAN-Ethernet網(wǎng)關(guān),可以用來實現(xiàn)監(jiān)控設(shè)備和現(xiàn)場設(shè)備之間穩(wěn)固、簡潔的互連通信,完成對大規(guī)模現(xiàn)場設(shè)備的實時測控。 本文具體的研究內(nèi)容如下: 1)以LPC2290為主控MCU的CAN-Ethernet互連系統(tǒng)的設(shè)計思想以及整體結(jié)構(gòu)設(shè)計; 2)CAN-Ethernet互連系統(tǒng)轉(zhuǎn)換電路及外圍接口電路設(shè)計,MCS-51單片機與MCP2510實現(xiàn)CAN總線通信; 3)μC/OS-Ⅱ操作系統(tǒng)在LPC2290上的移植以及互連系統(tǒng)應(yīng)用軟件設(shè)計實現(xiàn)與探討; 4)CAN-Ethernet互連系統(tǒng)核心交換模塊的設(shè)計; 5)使用HTTP協(xié)議實現(xiàn)Web服務(wù)的功能,并通過Web頁面實現(xiàn)對現(xiàn)場設(shè)備的遠程測控。

    標簽: ARM CAN 總線 以太網(wǎng)

    上傳時間: 2013-08-06

    上傳用戶:夜月十二橋

  • 基于ARM嵌入式平臺的X86譯碼SoC架構(gòu)設(shè)計.pdf

    SoC(System On a Chip)又稱為片上系統(tǒng),是指將微處理器、模擬IP核、數(shù)字IP核和存儲器(或片外存儲器接口)集成在單一芯片上。SoC產(chǎn)品不斷朝著體積小、功能強的方向發(fā)展,芯片內(nèi)部整合越來越多的功能。ARM架構(gòu)作為嵌入式系統(tǒng)流行的應(yīng)用,其應(yīng)用的擴展面臨軟件擴充的問題,而X86平臺上卻有很多軟件資源。若將已有的X86軟件移植到ARM平臺,則可以在一定程度上解決軟件擴充的問題。 本論文針對X86指令在ARM中兼容的應(yīng)用,以智能手機的應(yīng)用為例,提出了基于ARM嵌入式平臺,使用X86指令到ARM指令的二進制翻譯模塊,達到對X86指令的兼容。主要研究ARM公司的片上總線系統(tǒng)——AMBA AHB和AMBA APB片上總線標準。對Multi-layer總線結(jié)構(gòu)進行研究,分析了Multi-layer AHB系統(tǒng)中使用的Bus Matrix模塊的結(jié)構(gòu),從Bus Matrix模塊的內(nèi)部矩陣結(jié)構(gòu)和系統(tǒng)架構(gòu)兩方面針對系統(tǒng)的特點作出優(yōu)化。 最后介紹了論文采用的事物級模型與Verilog HDL協(xié)同仿真的方法和系統(tǒng)的控制過程,通過仿真結(jié)果的比較,驗證了利用二進制翻譯模塊實現(xiàn)X86指令執(zhí)行的可行性和優(yōu)化后的架構(gòu)較適合于X86翻譯系統(tǒng)的應(yīng)用。

    標簽: ARM X86 SoC

    上傳時間: 2013-06-28

    上傳用戶:釣鰲牧馬

  • SAEJ1939-71-2008

    SAE J1939協(xié)議是由汽車工程協(xié)會(SAE)定義的,SAE J1939協(xié)議在商用車輛、艦船、軌道機車、農(nóng)業(yè)機械和大型發(fā)動機中是應(yīng)用最廣泛的應(yīng)用層協(xié)議,基于傳輸可靠性能優(yōu)越的CAN-bus總線,可達

    標簽: SAEJ 1939 2008 71

    上傳時間: 2013-07-11

    上傳用戶:不挑食的老鼠

  • CanTest2

    usb轉(zhuǎn)CAN總線的收發(fā)程序,有界面,mfc-usb to CAN bus transceiver procedures interface

    標簽: CanTest2

    上傳時間: 2013-06-03

    上傳用戶:gaome

  • 基于DSPFPGA的CAN總線數(shù)據(jù)通信系統(tǒng)

    CAN-bus(Corltroller Area Network)即控制器局域網(wǎng),是國際上應(yīng)用最廣泛的現(xiàn)場總線之一。它是一種多主方式的串行通訊總線,在工業(yè)控制通訊方面擁有高位速率,高抗電磁干擾性,而且能夠檢測出產(chǎn)生的任何錯誤。作為一種靈活,可靠的通訊系統(tǒng),CAN總線已被廣泛運用于各個工業(yè)控制現(xiàn)場。 基于FPGA+DSP的CAN總線通訊系統(tǒng)設(shè)計主要目標是完成CAN總線的多節(jié)點可靠高速性傳輸,通過各節(jié)點之間的數(shù)據(jù)通信以及結(jié)點處理單元內(nèi)部對數(shù)據(jù)的處理實現(xiàn)整個通信系統(tǒng)間各個單元的協(xié)同工作。 本論文中的 CAN 總線通訊系統(tǒng)是完成紅外目標探測系統(tǒng)和控制系統(tǒng)與圖像處理系統(tǒng)的實時通信,其硬件部分采用 DSP+FPGA 作為核心通訊處理單元,通過對 DSP硬件編程和FPGA邏輯模塊的設(shè)計實現(xiàn)了在處理單元外部CAN總線多節(jié)點之間的信息可靠性傳輸以及處理單元內(nèi)部DSP和FPGA基于SPI的串行通信,從而完成了在FPGA中對CAN總線數(shù)據(jù)的處理和運用。

    標簽: DSPFPGA CAN 總線 數(shù)據(jù)通信系統(tǒng)

    上傳時間: 2013-05-23

    上傳用戶:dyy618

  • 基于ARM的網(wǎng)絡(luò)型多環(huán)境參數(shù)測控系統(tǒng)的研究

    本課題是江蘇省“十一五”工業(yè)攻關(guān)項目“總線化智能多參數(shù)高精度檢測及控制儀表開發(fā)與產(chǎn)業(yè)化(BE2006090)”。本項目要求多環(huán)境參數(shù)測控、多總線接口,選擇具有豐富接口的高速處理器作為本項目的核心。為滿足多參數(shù)測控精度和多網(wǎng)絡(luò)接口通訊可靠性,嵌入式設(shè)計是應(yīng)用系統(tǒng)的理想選擇。本文所研究的多參數(shù)測控裝置是以三星公司生產(chǎn)的32位ARM微處理器S3C2410為核心的嵌入式系統(tǒng),該系統(tǒng)能實時地獲取水環(huán)境參數(shù),為水環(huán)境和多總線接口提供基本的數(shù)據(jù)和控制信息。 本文詳細地介紹了MODBUS和CAN-BUS總線協(xié)議和通訊原理,闡述了水產(chǎn)養(yǎng)殖幾個重要環(huán)境參數(shù)一溶解氧、溫度、PH值的檢測算法原理、以及傳感器調(diào)理電路和溫度、溶解氧的控制策略,進行了測控系統(tǒng)的硬件架構(gòu)和各個模塊的原理設(shè)計,實現(xiàn)了操作系統(tǒng)的移植,編寫了驅(qū)動程序。在基于QT/E環(huán)境下實現(xiàn)了系統(tǒng)的測控和總線通訊部分上層軟件設(shè)計。提出并實施了系統(tǒng)測試方案,成功地完成了測控系統(tǒng)的硬件、軟件測試、以及通信功能測試和現(xiàn)場在線測試。 本論文的研究開發(fā)工作是在實踐的基礎(chǔ)上完成的,實驗結(jié)果證明該系統(tǒng)充分利用了S3C2410芯片提供的資源,具有高性能、低功耗、低成本的優(yōu)點,在各個方面的性能比傳統(tǒng)的水環(huán)境參數(shù)測控系統(tǒng)有很大提高,通過測試實現(xiàn)了預(yù)期的各種功能,完全達到預(yù)期要求。

    標簽: ARM 網(wǎng)絡(luò) 環(huán)境 參數(shù)

    上傳時間: 2013-06-28

    上傳用戶:zuozuo1215

  • TFTLCD顯示系統(tǒng)的設(shè)計

    如今IC設(shè)計進入了SOC(System-on-chip)設(shè)計時代。SOC是指在單一芯片上集成了微控制器、數(shù)字信號處理器、存儲器、I/O接口等,可以實現(xiàn)信號采集、轉(zhuǎn)換、存儲、處理等功能的芯片。SOC設(shè)計是基于IP可重用性的設(shè)計過程。現(xiàn)在已有不少公司成功地開發(fā)了各種SOC總線規(guī)范,以便于IP核的可復(fù)用性設(shè)計。其中,ARM公司開發(fā)的AMBA(Advanced Microcontroller Bus Arehitecture)規(guī)范已經(jīng)成為嵌入式應(yīng)用的行業(yè)標準。嵌入式SOC芯片廣泛應(yīng)用于消費電子產(chǎn)品中,近年來隨著彩屏手機、PDA等移動終端的普及,液晶電視等平板顯示器件的推廣,液晶顯示器已經(jīng)逐漸取代CRT成為主流的顯示器件。LCD Driver IC作為液晶顯示器的重要部件,需求量也日益增大。嵌入式液晶顯示系統(tǒng)的設(shè)計是當今SOC設(shè)計中不可缺少的部分,而基于AMBA總線規(guī)范的LCD顯示系統(tǒng)更是具備良好的性能和較大的潛力。 本文提出了一種基于AMBA總線規(guī)范的彩色TFT-LCD數(shù)字圖像顯示解決方案,硬件設(shè)計上包括APB存儲接口模塊、LCD控制模塊,并用VHDL硬件描述語言進行了功能仿真,采用Mentor公司Modelsim5.8完成了系統(tǒng)功能驗證;軟件設(shè)計上完成了基于SAMSUNG公司S6D0110 TFT-LCD驅(qū)動芯片的測試程序的編寫和系統(tǒng)測試。本設(shè)計不需要掌握TFT-LCD內(nèi)部構(gòu)造,復(fù)雜的內(nèi)部驅(qū)動原理,只需要掌握AMBA總線規(guī)范和LCD的MPU并行接口時序,采用本課題設(shè)計出的LCD顯示控制模塊簡單實用,便于推廣應(yīng)用。 本課題基于Xilinx公司的VirtexⅡ FF1152 PROTO開發(fā)平臺完成了軟件調(diào)試,實現(xiàn)了TFT-LCD圖像顯示。調(diào)試結(jié)果表明硬件和軟件設(shè)計正確且取得了較為滿意的結(jié)果。

    標簽: TFTLCD 顯示系統(tǒng)

    上傳時間: 2013-06-02

    上傳用戶:小楓殘月

  • 基于FPGA的快速傅立葉變換

    隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號處理廣泛應(yīng)用于聲納、雷達、通訊語音處理和圖像處理等領(lǐng)域。快速傅立葉變換(Fast Fourier Transform,F(xiàn)FT)在數(shù)字信號處理系統(tǒng)中起著很重要的作用,F(xiàn)FT 有效地提高了離散傅立葉變換(Discret Fourier Transform,DFT)的運算效率。 處理器一般要求具有高速度、高精度、大容量和實時處理的性能,而現(xiàn)場可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)是近年來迅速發(fā)展起來的新型可編程器件,在處理大規(guī)模數(shù)據(jù)方面,有極大的優(yōu)勢。論文采用了在FPGA中實現(xiàn)FFT算法的方案。 數(shù)字信號處理板的硬件電路設(shè)計是本論文的重要部分之一。在介紹了FFT以及波束形成的基本原理和基本方法的基礎(chǔ)上,根據(jù)實時處理的要求,給出了數(shù)字信號處理板的硬件設(shè)計方案并對硬件電路的實現(xiàn)進行了分析和說明。 依據(jù)數(shù)字系統(tǒng)的設(shè)計方法,分別采用基二按時間抽取FFT算法、基四按時間抽取FFT算法以及FFT兆核函數(shù)三種方法利用硬件描述語言(VHSICHardware Description Language,VHDL)實現(xiàn)了1024點的FFT,接著對三種方法進行了評估,得出了FPGA完全能滿足處理器的實時處理的要求的結(jié)論。然后根據(jù)通用串行總線(Universial Serial Bus,USB)協(xié)議,利用VHDL語言編寫了USB接口芯片ISP1581的固件程序,實現(xiàn)了設(shè)備的枚舉過程。

    標簽: FPGA 傅立葉變換

    上傳時間: 2013-08-01

    上傳用戶:Aidane

主站蜘蛛池模板: 广饶县| 潼南县| 南溪县| 苍山县| 五大连池市| 吉首市| 大姚县| 高陵县| 高碑店市| 新巴尔虎左旗| 当阳市| 安新县| 保亭| 武义县| 修武县| 碌曲县| 神池县| 额济纳旗| 保靖县| 广德县| 白城市| 铅山县| 铁力市| 平泉县| 和政县| 天全县| 沾益县| 安阳县| 廊坊市| 新乡县| 伊吾县| 永仁县| 荥阳市| 建昌县| 会理县| 天长市| 白朗县| 缙云县| 建德市| 阳信县| 象州县|