亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Spartan-6L

  • 本代碼介紹了使用VHDL開發(fā)FPGA的一般流程

    本代碼介紹了使用VHDL開發(fā)FPGA的一般流程,最終采用了一種基于FPGA的數(shù)字頻率的實現(xiàn)方法。該設(shè)計采用硬件描述語言VHDL,在軟件開發(fā)平臺ISE上完成,可以在較高速時鐘頻率(100MHz)下正常工作。該設(shè)計的頻率計能準確的測量頻率在1Hz到100MHz之間的信號。使用ModelSim仿真軟件對VHDL程序做了仿真,并完成了綜合布局布線,最終下載到芯片Spartan-II上取得良好測試效果。

    標簽: VHDL FPGA 代碼 流程

    上傳時間: 2014-01-12

    上傳用戶:hj_18

  • 時鐘約束實驗

    時鐘約束實驗,在xilinx公司的spartan 3E板上通過控制按鈕開關(guān)來實現(xiàn)對LED的控制

    標簽: 時鐘約束 實驗

    上傳時間: 2013-12-23

    上傳用戶:tb_6877751

  • 簡單的硬件設(shè)計實驗

    簡單的硬件設(shè)計實驗,此試驗可作為使用 Xilinx Platform Studio (XPS)創(chuàng)建簡單系統(tǒng)的指導,此試驗以 Spartan-3E為目標板。

    標簽: 硬件設(shè)計 實驗

    上傳時間: 2013-12-23

    上傳用戶:qiaoyue

  • 創(chuàng)建基本應用程序

    創(chuàng)建基本應用程序,本實驗指導我們通過處理器創(chuàng)建一個基本的應用程序。應用程序?qū)?控制Spartan-3E starter kit上的LEDs。 你將添加一個 OPB BRAM 控制器,和修改OPB BRAM中原有的連接部分插入文本。最后你將會發(fā)現(xiàn)系統(tǒng)就像你當初設(shè)計的一樣運行。

    標簽: 應用程序

    上傳時間: 2016-08-13

    上傳用戶:源弋弋

  • M_UART 介紹了通用異步收發(fā)器(UART)的原理

    M_UART 介紹了通用異步收發(fā)器(UART)的原理,并以可編程邏輯器件FPGA為核心控制部件,基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程完成UART的設(shè)計。經(jīng)測試,該設(shè)計完全達到了設(shè)計要求。

    標簽: M_UART UART 異步收發(fā)器

    上傳時間: 2014-06-06

    上傳用戶:ve3344

  • xilinx官方PCIcore 有詳細說明文檔

    xilinx官方PCIcore 有詳細說明文檔,支持Spartan,Vertex

    標簽: PCIcore xilinx 文檔

    上傳時間: 2016-10-06

    上傳用戶:changeboy

  • Xilinx is disclosing this Specification ? 第 1 章“EMIF 概述”

    Xilinx is disclosing this Specification ? 第 1 章“EMIF 概述”,概述 Texas Instruments EMIF。 ? 第 2 章“Virtex-II 系列或 Spartan-3 FPGA 到 EMIF 的設(shè)計”描述將 TI TMSC6000 EMIF 連接到 Virtex?-II 系列或 Spartan?-3 FPGA 的實現(xiàn)。 ? 第 3 章“Virtex-4 FPGA 到 EMIF 的設(shè)計” 描述將 TI TMS320C64x EMIF 連接到 Virtex-4 FPGA 的實現(xiàn)。 ? 第 4 章“參考設(shè)計” 提供參考設(shè)計的目錄結(jié)構(gòu)和參考設(shè)計文件的鏈接。 ? 附錄 A “Virtex-4 ISERDES 樣本代碼” 提供 Virtex-4 實現(xiàn)的樣本代碼列表。 ? 附錄 B “EMIF 寄存器域描述” 定義 TI DSP 寄存器域。 ? 附錄 C “相關(guān)參考文件” 提供相關(guān)文檔的鏈接

    標簽: Specification disclosing Xilinx EMIF

    上傳時間: 2016-12-06

    上傳用戶:litianchu

  • It is a first time code being developed to designers who want to get your DDR2 SDRAM on-board in Spa

    It is a first time code being developed to designers who want to get your DDR2 SDRAM on-board in Spartan 3AN Starter Kit - Diligent fully working.

    標簽: developed designers on-board first

    上傳時間: 2014-11-18

    上傳用戶:guanliya

  • Pong is a mixed schematic, VHDL, Verilog project featuring the PS2 and VGA monitor connections of

    Pong is a mixed schematic, VHDL, Verilog project featuring the PS2 and VGA monitor connections of the Xilinx\Digilent Spartan-3 demo board.

    標簽: connections featuring schematic Verilog

    上傳時間: 2014-01-15

    上傳用戶:362279997

  • This paper shows the development of a 1024-point radix-4 FFT VHDL core for applications in hardware

    This paper shows the development of a 1024-point radix-4 FFT VHDL core for applications in hardware signal processing, targeting low-cost FPGA technologies. The developed core is targeted into a Xilinx廬 Spartan鈩?3 XC3S200 FPGA with the inclusion of a VGA display interface and an external 16-bit data acquisition system for performance evaluation purposes. Several tests were performed in order to verify FFT core functionality, besides the time performance analysis highlights the core advantages over commercially available DSPs and Pentium-based PCs. The core is compared with similar third party IP cores targeting resourceful FPGA technologies. The novelty of this work is to provide a lowcost, resource efficient core for spectrum analysis applications.

    標簽: applications development hardware paper

    上傳時間: 2013-12-21

    上傳用戶:jichenxi0730

主站蜘蛛池模板: 甘肃省| 新干县| 唐河县| 滁州市| 海晏县| 赣榆县| 波密县| 门头沟区| 娄底市| 伊吾县| 息烽县| 黎城县| 平度市| 桐庐县| 桐乡市| 蕲春县| 葫芦岛市| 开阳县| 保德县| 红原县| 卢氏县| 岳阳市| 襄城县| 通山县| 鄱阳县| 莱西市| 通河县| 双柏县| 丰都县| 永川市| 靖安县| 团风县| 鄂伦春自治旗| 新疆| 祁东县| 莒南县| 陆丰市| 黄骅市| 新郑市| 武义县| 武强县|