SOPC嵌入式系統(tǒng)實(shí)驗(yàn)教程(一)【作者:周立功;出版社:北京航空航天大學(xué)出版社】(因網(wǎng)上資料有限,所以本資料為周立功 SOPC嵌入式系統(tǒng)實(shí)驗(yàn)教程(一)部分章節(jié)及實(shí)驗(yàn)代碼,真心想學(xué)的可以買一本書看看。) 該書是與《SOPC嵌入式系統(tǒng)基礎(chǔ)教程》相配套的實(shí)驗(yàn)教材。設(shè)計(jì)開發(fā)了 45個(gè)實(shí)驗(yàn),包括SOPC硬件系統(tǒng)的基礎(chǔ)實(shí)驗(yàn),基于Nios II外設(shè)的基礎(chǔ)編程實(shí)驗(yàn),基于實(shí)驗(yàn)箱外設(shè)的Nios II高級(jí)編程實(shí)驗(yàn),在Nios II系統(tǒng)中進(jìn)行基于μ C/OS-II操作系統(tǒng)的應(yīng)用程序開發(fā)實(shí)驗(yàn)和SOPC硬件系統(tǒng)的高級(jí)實(shí)驗(yàn)。各種實(shí)驗(yàn)的安排由淺人深,由硬件到軟件,相對(duì)完整,使讀者很容易學(xué)習(xí)和掌握SO PC嵌入式系統(tǒng)的開發(fā)應(yīng)用。
標(biāo)簽: SOPC 嵌入式系統(tǒng) 實(shí)驗(yàn)教程 分
上傳時(shí)間: 2013-11-01
上傳用戶:superman111
SOPC技術(shù)基礎(chǔ)教程 [作者:侯建軍、郭勇編著;出版社:清華大學(xué)出版社;(注意:本書格式為pdz格式,需要用壓縮包中的超星軟件才可打開,建議打開前先殺一下毒,以防萬一!) 內(nèi)容簡介:本書系統(tǒng)地介紹了基于FPGA的SOPC的軟硬件開發(fā)技術(shù),以一個(gè)簡單的設(shè)計(jì)實(shí)例為主線介紹軟硬件的開發(fā)流程、開發(fā)工具的使用及開發(fā)的思想,使讀者對(duì) SOPC技術(shù)有一個(gè)基本的了解。將NiosⅡ體系結(jié)構(gòu)、Avalon總線規(guī)范、NiosⅡ處理器常用外部設(shè)備的更多底層細(xì)節(jié)提供給讀者,使讀者獲得進(jìn)行高級(jí)開發(fā)的能力。另外還介紹了使用MATLAB和DSP Builder進(jìn)行基于FPGA的DSP開發(fā)技術(shù),并提供了一些典型的實(shí)驗(yàn)。
標(biāo)簽: SOPC 技術(shù)基礎(chǔ) 教程
上傳時(shí)間: 2013-11-23
上傳用戶:lps11188
Nios II定制指令用戶指南:With the Altera Nios II embedded processor, you as the system designer can accelerate time-critical software algorithms by adding custom instructions to the Nios II processor instruction set. Using custom instructions, you can reduce a complex sequence of standard instructions to a single instruction implemented in hardware. You can use this feature for a variety of applications, for example, to optimize software inner loops for digital signal processing (DSP), packet header processing, and computation-intensive applications. The Nios II configuration wizard,part of the Quartus® II software’s SOPC Builder, provides a graphical user interface (GUI) used to add up to 256 custom instructions to the Nios II processor. The custom instruction logic connects directly to the Nios II arithmetic logic unit (ALU) as shown in Figure 1–1.
上傳時(shí)間: 2013-10-12
上傳用戶:kang1923
FPGA&SOPC簡明教程
上傳時(shí)間: 2013-10-23
上傳用戶:woshiayin
1.設(shè)計(jì)(論文)的主要任務(wù)及目標(biāo) (1) 研究SOPC理論如何應(yīng)用于以太網(wǎng)終端設(shè)計(jì); (2) 研究如何使用EDK軟件和IP核搭建整個(gè)設(shè)計(jì)硬件結(jié)構(gòu); (3) 在開發(fā)板上實(shí)現(xiàn)以太網(wǎng)終端設(shè)計(jì),驗(yàn)證整個(gè)結(jié)論。 2.設(shè)計(jì)(論文)的基本要求和內(nèi)容 (1) 符合以太網(wǎng)設(shè)計(jì)的基本概念和原理; (2) 能準(zhǔn)確運(yùn)用EDK軟件在嵌入式系統(tǒng)設(shè)計(jì)中的優(yōu)勢(shì); (3) 選取合適的對(duì)象,并構(gòu)造合理的以太網(wǎng)模型。 圖 Xilinx的SOPC設(shè)計(jì)流程
標(biāo)簽: Xilinx SOPC 以太網(wǎng)
上傳時(shí)間: 2013-12-20
上傳用戶:qwer0574
一種基于SOPC的任意波形發(fā)生器的構(gòu)建方法
標(biāo)簽: SOPC 任意波形發(fā)生器
上傳時(shí)間: 2013-10-14
上傳用戶:貓愛薛定諤
基于SOPC技術(shù)設(shè)計(jì)了一個(gè)綜合應(yīng)用系統(tǒng):實(shí)現(xiàn)了鍵值數(shù)據(jù)采集、顯示,并將采集到的數(shù)據(jù)通過串口送給上位機(jī);也可以接收上位機(jī)送來的數(shù)據(jù),控制點(diǎn)亮相應(yīng)的二極管且將接收到的數(shù)據(jù)顯示在數(shù)碼管上。系統(tǒng)硬件由FPGA及外圍電路組成,采用了性能優(yōu)良的Nios II軟核處理器;軟件在Altera公司的軟件集成開發(fā)工具Nios II IDE下應(yīng)用C語言編程。該系統(tǒng)工作可靠,在實(shí)際的應(yīng)用設(shè)計(jì)中有一定的參考價(jià)值。
標(biāo)簽: SOPC 數(shù)據(jù)采集 控制系統(tǒng)
上傳時(shí)間: 2013-12-17
上傳用戶:wangcehnglin
本文設(shè)計(jì)的基于SOPC的心電信號(hào)處理系統(tǒng),對(duì)信號(hào)的采集和處理部分采用的軟硬件模塊化設(shè)計(jì),提高了心電信號(hào)檢測的精度。利用了USB接口,可以方便地接入到計(jì)算機(jī),提高了系統(tǒng)的穩(wěn)定性和可靠性,達(dá)到了預(yù)期的技術(shù)指標(biāo),為設(shè)計(jì)新型的心電信號(hào)處理設(shè)備提供了理論基礎(chǔ)和依據(jù)。
上傳時(shí)間: 2013-10-29
上傳用戶:星仔
提出了一種基于核心處理單元為Altera NiosⅡ的SoPC的智能低應(yīng)變反射波檢測系統(tǒng)。介紹了低應(yīng)變反射波檢測法,探討了系統(tǒng)具體的軟硬件設(shè)計(jì)。系統(tǒng)的主要目的是使復(fù)雜電子系統(tǒng)可在單塊FPGA上實(shí)現(xiàn),該系統(tǒng)在基樁完整性檢測中具有廣闊的應(yīng)用前景,并能通過適當(dāng)改進(jìn),應(yīng)用于其他工程檢測中。
標(biāo)簽: SoPC 反射波 檢測系統(tǒng)
上傳時(shí)間: 2013-11-20
上傳用戶:二驅(qū)蚊器
按鍵功能表: Space:隨機(jī)變換 right:逆時(shí)針旋轉(zhuǎn) left:順時(shí)針旋轉(zhuǎn) up:光標(biāo)向下切換 down:光標(biāo)向上切換 Enter:返回初始 Esc:退出程序
標(biāo)簽: Space Enter right left
上傳時(shí)間: 2015-01-10
上傳用戶:葉山豪
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1