怎么更好有效的安裝USB-BLASTER軟件
標簽: USB-BLASTER 軟件
上傳時間: 2017-09-06
上傳用戶:saharawalker
一、Rainbow Blaster 的特性Rainbow Blaster全面兼容Altera的USB Blaster下載電纜,通過計算機的USB接口可對Altera的FPGA/CPLD以及配置芯片進行編程、調試等操作。支持的Altera FPGA/CPLD器件如下:l Stratix II、Stratix GX及Stratix系列l Cyclone II及Cyclone系列l APEX II 及APEX 20K系列l ACEX 1Kl Mercuryl FLEX 10K、FLEX 10KE和FLEX 10KA全系列l Excaliburl MAX 3000、MAX 7000和MAX II全系列支持的配置芯片如下:l EPC2, EPC4, EPC8, EPC16, EPC1441l EPCS1, EPCS4, EPCS16,EPCS64支持的目標板IO電壓:l 1.5V、1.8V、2.5V、3.3V、5V二、Rainbow Blaster工作需求1.軟件需求:l Windows 2000 和XP 操作系統。l 需要安裝QuartusII4.0 及以上版本。l Quartus II Programmer (編程或配置操作需要)l Quartus II SignalTap II Logic Analyzer (邏輯分析操作需要)2. 電源需求:l 從USB 電纜的PC 端提供直流5.0V;l 從目標板下載接口提供直流1.5V 至5.0V。三、硬件連接請按如下步驟順序操作:1. 關掉目標板電源。2. 將USB 電纜一端(大口)接到PC 或筆記本電腦上的USB 接口,另一端(小口)接到Rainbow Blaster。3. 將Rainbow Blaster 的10PIN Female(母頭)接頭按照方向指示連接到目標
上傳時間: 2013-10-15
上傳用戶:yd19890720
信號與信息處理是信息科學中近幾年來發展最為迅速的學科之一,隨著片上系統(SOC,System On Chip)時代的到來,FPGA正處于革命性數字信號處理的前沿。基于FPGA的設計可以在系統可再編程及在系統調試,具有吞吐量高,能夠更好地防止授權復制、元器件和開發成本進一步降低、開發時間也大大縮短等優點。然而,FPGA器件是基于SRAM結構的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數據都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統設計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發設備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術,完成了FPGA配置接口電路及實驗開發板的設計與實現。作者在充分理解IEEE1149.1標準和USB技術原理的基礎上,針對Altcra公司專用的USB數據配置電纜USB-BLASTER,對其內部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發實驗電路的完整軟硬件設計及功能時序仿真。作者最后進行了軟硬件調試,完成測試與驗證,實現了對Altera系列PLD的配置功能及實驗開發板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發環境下直接使用,無須在主機端另行設計通信軟件,其兼容性較現有設計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產權嚴格保密,使得基于USB接口的配置電路應用受到很大限制,同時也加大了自行對其進行開發設計的難度。 與傳統的基于PC并口的下載接口電路相比,本設計的基于USB下載接口電路及FPGA實驗開發板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調試NiosII嵌入式軟核處理器等明顯優勢。從成本來看,本設計的USB配置接口電路及FPGA實驗開發板與其同類產品相比有較強的競爭力。
上傳時間: 2013-04-24
上傳用戶:lingduhanya
信號與信息處理是信息科學中近幾年來發展最為迅速的學科之一,隨著片上系統(SOC,System On Chip)時代的到來,FPGA正處于革命性數字信號處理的前沿。基于FPGA的設計可以在系統可再編程及在系統調試,具有吞吐量高,能夠更好地防止授權復制、元器件和開發成本進一步降低、開發時間也大大縮短等優點。然而,FPGA器件是基于SRAM結構的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數據都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統設計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發設備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術,完成了FPGA配置接口電路及實驗開發板的設計與實現。作者在充分理解IEEE1149.1標準和USB技術原理的基礎上,針對Altcra公司專用的USB數據配置電纜USB-BLASTER,對其內部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發實驗電路的完整軟硬件設計及功能時序仿真。作者最后進行了軟硬件調試,完成測試與驗證,實現了對Altera系列PLD的配置功能及實驗開發板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發環境下直接使用,無須在主機端另行設計通信軟件,其兼容性較現有設計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產權嚴格保密,使得基于USB接口的配置電路應用受到很大限制,同時也加大了自行對其進行開發設計的難度。 與傳統的基于PC并口的下載接口電路相比,本設計的基于USB下載接口電路及FPGA實驗開發板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調試NiosII嵌入式軟核處理器等明顯優勢。從成本來看,本設計的USB配置接口電路及FPGA實驗開發板與其同類產品相比有較強的競爭力。
上傳時間: 2013-06-07
上傳用戶:2525775
Altera recommends the following system configuration: * Pentium II 400 with 512-MB system memory (faster systems give better software performance) * SVGA monitor * CD-ROM drive * One or more of the following I/O ports: - USB port (if using Windows XP or Windows 2000) for USB-BLASTER(TM) or MasterBlaster(TM) communications cables, or APU programming unit - Parallel port for ByteBlasterMV(TM) or ByteBlaster(TM) II download cables - Serial port for MasterBlaster communications cable * TCP/IP networking protocol installed * Windows 2000, Windows NT 4.0 with Service Pack 3 or later, or Windows XP * Internet Explorer 5.0 or later Memory & Disk Space Requirements USB開發
標簽: system configuration recommends following
上傳時間: 2015-03-27
上傳用戶:13188549192
usb blaster altera 燒寫到仿真板所需要的
上傳時間: 2017-11-08
上傳用戶:tjlidehua
VIP專區-嵌入式/單片機編程源碼精選合集系列(63)資源包含以下內容:1. zlg7289a驅動程序 包括頭文件和主文件 匯編和C語言齊全.2. vc++ 開放的串口通訊程序.3. 電子萬年歷制作的全部資料,可用單面板制作,頂層線比較少可用跳線,內用源碼+原理圖+PCB,可以顯示到2050年的陰陽歷,只須調整陽歷..4. i2c協議實現.5. 優龍PAX255開發板所帶AC97聲卡的測試程序源碼.6. 周立功的USB大容量存儲開發板帶CPLD的代碼D的源碼.7. wangxiaoyong0015@yahoo.com.cn b不懂的給我發郵件!!! 謝謝啊!!一定支持我.8. 用VHDL實現的DDS.9. uclinux移植過程中.10. viterbi decoder , use verilog HDL language..11. 三星ARM試驗箱.12. USB JTAG 卡. 允許從主機USB口直接控制JTAG I/O 信號。 USB端與Altera USB-BLASTER使用相同的協議。主機端與openwince, OpenOCD和Altera的.13. 許多非常有用的 Verilog 實例: ADC, FIFO, ADDER, MULTIPLIER 等.14. LPC2214開發原理圖,絕好!!!!!!!!!! LPC2214開發原理圖,絕好.15. CPLD開發電纜原理圖,絕好的東東!!! CPLD開發電纜原理圖,絕好的.16. 語音評分算法的實現,主要可以實現對一段語音信號進行判別并進行打分功能..17. lpc2132開發板的原理圖,適合初學者學習用.18. 用ICC寫的ATMega8的4X4鍵盤驅動程序.19. FPGA-CPLD_DesignTool,事例程序陸續上傳請需要的朋友下載.20. I2C編譯通過...大家下去直接用.支持程序員聯合開發網.21. 步進電機控制實驗.22. MagicARM2410與PC機串口通信實驗.23. CanBus通信實驗.24. 這是個C的一個程序.25. 這是個嵌入式程序.26. 一個MSComm控件的收發程序.27. 包括TI全系列DSK原理圖匯總.28. 周立功公司的USB2.0芯片ISP1581的鍵盤上位機VC編的源程序.29. 這是一個學習proteus很好的資料。希望對大家的學習很有幫助.30. 本代碼內容是關于帶遙控器控制的LCD顯示的實時時鐘。.31. 本代碼是關于用INT0中斷實現按鍵計數.32. 本代碼是關于循環燈的代碼.33. 本代碼是關于符點數在數碼管上顯示的.34. 本代碼是關于AT24C02串行存儲器的讀寫的.35. 一種使用可控硅控制.36. 這是運動控制課程設計時自己設計的電路原理圖.37. vxworks tffs mtd 層源碼,支持非INTEL格式.38. 自己看吧 eerom的.39. DOS下的TCP/IP源代碼,可以做參考..40. 基于FPGA的SD控制器實現.目前實現讀操作功能,可作參考..
標簽: 五金手冊
上傳時間: 2013-06-01
上傳用戶:eeworm
USB子類協議.part2
上傳時間: 2013-05-22
上傳用戶:eeworm
USB HID Demonstrator Release 1.0.1
標簽: Demonstrator Release USB HID
上傳時間: 2013-04-15
上傳用戶:eeworm
USB子類協議.part3
上傳時間: 2013-08-03
上傳用戶:eeworm