·變頻器電路維修與故障實例分析
上傳時間: 2013-04-24
上傳用戶:ywqaxiwang
隨著社會、科技、經(jīng)濟(jì)的不斷發(fā)展,視頻監(jiān)控技術(shù)因其具有直觀、方便、信息內(nèi)容豐富等特點以及廣闊的應(yīng)用范圍,一直受到業(yè)界的廣泛關(guān)注。而隨著光纖通信技術(shù)的迅速發(fā)展,利用光纖通信技術(shù)實現(xiàn)視頻監(jiān)控系統(tǒng)的設(shè)計已成為視頻監(jiān)控技術(shù)發(fā)展的一個潮流。 本課題探究的數(shù)字視頻監(jiān)控系統(tǒng)支持八路視頻信號和反向數(shù)據(jù)信號的實時傳輸,系統(tǒng)主要分為視頻發(fā)送端和視頻接收端兩部分。系統(tǒng)視頻發(fā)送端主要包括視頻處理模塊、反向數(shù)據(jù)處理模塊、FPGA主控處理模塊、光收發(fā)一體模塊,其中FPGA主控處理模塊實現(xiàn)的主要功能是系統(tǒng)視頻信號傳輸中視頻一次復(fù)接處理以及反向數(shù)據(jù)傳輸中數(shù)據(jù)接收和線路解碼處理等。系統(tǒng)視頻接收端與視頻發(fā)送端的結(jié)構(gòu)是對應(yīng)的,主要功能模塊同樣包括視頻處理模塊、反向數(shù)據(jù)處理模塊、FPGA主控處理模塊、光收發(fā)一體模塊,其中FPGA主控處理模塊實現(xiàn)的主要功能是系統(tǒng)視頻信號傳輸中視頻二次分接處理以及反向數(shù)據(jù)傳輸中數(shù)據(jù)線路編碼和發(fā)送處理等。 本論文的研究重點是八路視頻信號傳輸中數(shù)字復(fù)分接的設(shè)計和反向數(shù)據(jù)信號傳輸中線路碼的編解碼設(shè)計。論文首先對課題研究的數(shù)字視頻監(jiān)控系統(tǒng)的總體設(shè)計進(jìn)行了詳細(xì)的介紹,給出了各個功能模塊電路的具體實現(xiàn)設(shè)計方案;其次認(rèn)真分析了視頻監(jiān)控系統(tǒng)八路視頻信號傳輸中數(shù)字復(fù)分接的基本原理和實現(xiàn)方式,討論了系統(tǒng)視頻信號傳輸中數(shù)字復(fù)分接的設(shè)計思想及實現(xiàn)方案,給出了視頻信號復(fù)分接的程序設(shè)計與仿真驗證;最后詳細(xì)闡述了視頻監(jiān)控系統(tǒng)反向數(shù)據(jù)信號傳輸中線路碼的選擇及實現(xiàn)方式,結(jié)合數(shù)據(jù)光纖傳輸?shù)男阅芴攸c,選用CMI碼作為反向數(shù)據(jù)傳輸?shù)木€路碼型,討論了系統(tǒng)反向數(shù)據(jù)信號傳輸中CMI編解碼的設(shè)計思路及實現(xiàn)方案,給出了數(shù)據(jù)信號CMI編解碼的程序設(shè)計與仿真驗證。 論文的關(guān)鍵部分主要是FPGA主控處理模塊的程序設(shè)計,利用VHDL硬件描述語言完成視頻數(shù)字復(fù)分接和反向數(shù)據(jù)CMI編解碼的程序設(shè)計,并在QuanusII軟件開發(fā)平臺下完成了系統(tǒng)的程序設(shè)計與仿真驗證。
標(biāo)簽: FPGA 數(shù)字視頻 監(jiān)控系統(tǒng)
上傳時間: 2013-05-31
上傳用戶:fudong911
·集成運(yùn)算放大器分析與設(shè)計
標(biāo)簽: 集成運(yùn)算放大器 分
上傳時間: 2013-04-24
上傳用戶:kakuki123
·紅外成像制導(dǎo)導(dǎo)彈自動目標(biāo)識別應(yīng)用現(xiàn)狀的分析
標(biāo)簽: 紅外成像 制導(dǎo) 分 導(dǎo)彈
上傳時間: 2013-07-29
上傳用戶:Wibbly
·論文摘要:利用聲卡DSP技術(shù)和LabVIEW多線程技術(shù),提出了一種基于聲卡的數(shù)據(jù)采集與分析的廉價設(shè)計方案,具有實現(xiàn)簡單、界面友好、性能穩(wěn)定可靠等優(yōu)點。在LabVIEW環(huán)境中實現(xiàn)了音頻信號的采集分析及數(shù)據(jù)存盤重載。PC上配置多塊聲卡即可構(gòu)成實時、高信噪比的多通道數(shù)據(jù)采集系統(tǒng)。可以推廣到語音識別、環(huán)境噪聲監(jiān)測和實驗室測量等多種領(lǐng)域,應(yīng)用前景廣闊。
上傳時間: 2013-06-18
上傳用戶:changeboy
·航空發(fā)動機(jī)結(jié)構(gòu)設(shè)計分析
標(biāo)簽: 航空發(fā)動機(jī) 結(jié)構(gòu)設(shè)計 分
上傳時間: 2013-04-24
上傳用戶:busterman
·VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計
標(biāo)簽: VHDL 硬件描述語言 數(shù)字邏輯 電路設(shè)計
上傳時間: 2013-04-24
上傳用戶:李彥東
·MATLAB6.5輔助小波分析與應(yīng)用
上傳時間: 2013-06-03
上傳用戶:fhzm5658
·電路應(yīng)用分析II
標(biāo)簽: 電路應(yīng)用 分
上傳時間: 2013-07-05
上傳用戶:acon
神經(jīng)網(wǎng)絡(luò)控制算法作為一種比較成熟的智能控制算法,在空空導(dǎo)彈的理論研究中也得到了很多應(yīng)用,但它的實際應(yīng)用通常是通過軟件實現(xiàn)的,而軟件實現(xiàn)是串行執(zhí)行指令,運(yùn)行速度慢,可靠性低,很難滿足實際導(dǎo)彈制導(dǎo)系統(tǒng)實時性的要求。控制算法硬件實現(xiàn)的最大特點就是可提高控制算法的實時運(yùn)算速度和可靠性。本課題針對導(dǎo)彈制導(dǎo)系統(tǒng),以FPGA為硬件平臺研究神經(jīng)網(wǎng)絡(luò)控制算法的硬件實現(xiàn)。本文首先對BP神經(jīng)網(wǎng)絡(luò)算法思想進(jìn)行了深入分析,并對BP網(wǎng)絡(luò)的各個階段進(jìn)行了理論推導(dǎo),最后對BP神經(jīng)網(wǎng)絡(luò)PID飛行控制算法進(jìn)行了研究和總結(jié),為硬件實現(xiàn)提供了理論基礎(chǔ)。基于對上述理論的深入研究和分析,本文提出了一種適合FPGA實現(xiàn)該神經(jīng)網(wǎng)絡(luò)控制算法的硬件實現(xiàn)模型。在該模型中,神經(jīng)網(wǎng)絡(luò)各層之間采用串行執(zhí)行數(shù)據(jù)方式,層間則采用并行運(yùn)行方式,可有效提高系統(tǒng)的運(yùn)算速度。由于模塊化、層次化的自頂向下的模塊化設(shè)計方法可有效減少錯誤的產(chǎn)生,是設(shè)計復(fù)雜大規(guī)模系統(tǒng)的理想設(shè)計方法。本文采用了此設(shè)計方法,通過把系統(tǒng)模塊化,對各個子模塊分別用VHDL硬件描述語言進(jìn)行描述,并基于QUARTUS II軟件開發(fā)平臺進(jìn)行綜合和仿真,直到達(dá)到研究設(shè)計要求。最后將仿真程序源代碼下載配置到具體的Cyclone II系列EP2C70 FPGA芯片中,應(yīng)用于某實際導(dǎo)彈控制系統(tǒng)的研究。理論分析和實驗結(jié)果表明該神經(jīng)網(wǎng)絡(luò)飛行控制算法的FPGA硬件實現(xiàn)是有效可行的,可滿足系統(tǒng)實時性的要求,為制導(dǎo)系統(tǒng)的實際工程實現(xiàn)提供了基礎(chǔ)。
標(biāo)簽: FPGA PID 神經(jīng)網(wǎng)絡(luò) 飛行控制
上傳時間: 2013-04-24
上傳用戶:冇尾飛鉈
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1