目前,嵌入式系統(tǒng)在工業(yè)控制和智能家電等眾多領(lǐng)域得到了廣泛的應(yīng)用。但同時(shí)大量的嵌入式應(yīng)用也對(duì)嵌入式設(shè)備的性能和功能提出了更高的要求。隨著國內(nèi)嵌入式應(yīng)用領(lǐng)域的發(fā)展,ARM芯片以其高性能、低功耗、低成本的優(yōu)勢(shì)獲得了廣泛的重視和應(yīng)用。嵌入式Linux是在標(biāo)準(zhǔn)Linux基礎(chǔ)上,經(jīng)過適當(dāng)?shù)睾?jiǎn)化(裁剪),然后加入一些特定的功能,形成的一個(gè)精巧的、高效的、滿足特定應(yīng)用需求地專用(定制)操作系統(tǒng),它具有用戶可裁剪、可配置的特點(diǎn)。在各種嵌入式操作系統(tǒng)中,嵌入式Linux憑借其內(nèi)核結(jié)構(gòu)優(yōu)良、功能強(qiáng)大、高性能、穩(wěn)定性好以及源代碼開放等方面的優(yōu)勢(shì),成為了嵌入式系統(tǒng)領(lǐng)域應(yīng)用中的技術(shù)熱點(diǎn)。本論文設(shè)計(jì)了以嵌入式微處理器和嵌入式操作系統(tǒng)為核心的系統(tǒng),并在這個(gè)平臺(tái)上實(shí)現(xiàn)了應(yīng)用軟件,構(gòu)建了一個(gè)嵌入式的數(shù)據(jù)采集和發(fā)布系統(tǒng),可以對(duì)設(shè)備數(shù)據(jù)進(jìn)行串口采集,并利用因特網(wǎng)進(jìn)行發(fā)布和控制操作。 為了實(shí)現(xiàn)這些功能,本文選用了Cirrus Logic公司的EP9302(ARM920T)作為系統(tǒng)的核心,以源代碼開放的經(jīng)過裁剪配置的嵌入式Linux為軟件平臺(tái),設(shè)計(jì)了應(yīng)用軟件的設(shè)備數(shù)據(jù)采集、數(shù)據(jù)分析、數(shù)據(jù)交換網(wǎng)關(guān)模塊,實(shí)現(xiàn)了網(wǎng)頁服務(wù)器GoAhead移植,并完成了GoAhead服務(wù)器支持的自己的ASP頁面以及后臺(tái)函數(shù)的編寫,并在此基礎(chǔ)上研究了系統(tǒng)為保證可靠性而采取的一些措施。在整個(gè)系統(tǒng)的設(shè)計(jì)過程中充分發(fā)揮了嵌入式Linux的可移植性好、源代碼公開、開發(fā)成本低的優(yōu)點(diǎn),解決了軟件移植和設(shè)計(jì)編寫、提高系統(tǒng)可靠性等的一系列關(guān)鍵性問題。 本嵌入式系統(tǒng)采集平臺(tái)的用途是實(shí)時(shí)采集被監(jiān)控設(shè)備的當(dāng)前運(yùn)行狀況信息,使用戶能夠遠(yuǎn)程通過網(wǎng)頁瀏覽器及時(shí)掌握被監(jiān)控設(shè)備的運(yùn)行狀況,在必要時(shí)刻根據(jù)需要能夠?qū)υO(shè)備進(jìn)行相關(guān)控制操作和設(shè)置相關(guān)運(yùn)行參數(shù),以便能夠控制被監(jiān)控設(shè)備的運(yùn)行方式。本論文設(shè)計(jì)的嵌入式數(shù)據(jù)采集、發(fā)布系統(tǒng)可以在類似遠(yuǎn)程數(shù)據(jù)控制的系統(tǒng)中得到廣泛應(yīng)用。
標(biāo)簽: Linux ARM 嵌入式 網(wǎng)絡(luò)
上傳時(shí)間: 2013-05-27
上傳用戶:kgylah
本文從總體方案、硬件電路、軟件程序、性能測(cè)試等幾個(gè)方面詳細(xì)地闡述了基于FPGA與USB2.0的數(shù)據(jù)采集系統(tǒng)。采集系統(tǒng)選用高采樣率低噪聲的12位AD轉(zhuǎn)換芯片進(jìn)行AD轉(zhuǎn)換電路設(shè)計(jì);借助頻率高、內(nèi)部時(shí)延小的FPGA芯片實(shí)現(xiàn)USB固件并以此控制USB接口芯片,通過乒乓的方式對(duì)采樣數(shù)據(jù)進(jìn)行緩存,提高了系統(tǒng)數(shù)據(jù)吞吐能力;運(yùn)用USB2.0標(biāo)準(zhǔn)的接口芯片為整個(gè)采集系統(tǒng)提供USB的通信能力。采用集成度較高的FPGA芯片作為系統(tǒng)控制核心,降低了設(shè)計(jì)難度,提高了系統(tǒng)穩(wěn)定性,同時(shí)還減小了設(shè)備體積。
標(biāo)簽: FPGA 2.0 USB 數(shù)據(jù)采集
上傳時(shí)間: 2013-04-24
上傳用戶:xuanjie
隨著科學(xué)技術(shù)的發(fā)展與公共安全保障需求的提高,視頻監(jiān)控系統(tǒng)在工業(yè)生產(chǎn)、日常生活、警備與軍事方面的應(yīng)用越來越廣泛。采用基于 FPGA 的SOPC技術(shù)、H.264壓縮編碼技術(shù)和網(wǎng)絡(luò)傳輸控制技術(shù)實(shí)現(xiàn)網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng),在穩(wěn)定性、功能、成本與擴(kuò)展性等方面都有著突出的優(yōu)勢(shì),具有重要的學(xué)術(shù)意義與實(shí)用意義, 本課題所設(shè)計(jì)的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)由以Nios Ⅱ?yàn)楹诵牡那度胧綀D像服務(wù)器、相關(guān)網(wǎng)絡(luò)設(shè)備與若干PC機(jī)客戶端組成。嵌入式圖像服務(wù)器實(shí)時(shí)采集圖像,采用H.264 編碼算法進(jìn)行壓縮,并持續(xù)監(jiān)聽網(wǎng)絡(luò)。PC機(jī)客戶端可通過網(wǎng)絡(luò)對(duì)服務(wù)器進(jìn)行遠(yuǎn)程訪問,接收編碼數(shù)據(jù),使用H.264解碼算法重建圖像并實(shí)時(shí)顯示,使監(jiān)控人員有效地掌握現(xiàn)場(chǎng)情況, 在嵌入式圖像服務(wù)器設(shè)計(jì)階段,本文首先進(jìn)行了芯片選型與開發(fā)平臺(tái)選擇。然后構(gòu)建圖像采集子系統(tǒng),采用雙緩存乒乓交換的方法設(shè)計(jì)圖像采集用戶自定義模塊。接著設(shè)計(jì)雙Nios Ⅱ架構(gòu)的SOPC系統(tǒng),闡述了雙軟核設(shè)計(jì)中定制連接、內(nèi)存芯片共享、數(shù)據(jù)搬移、通信與互斥的解決方法。同時(shí)完成了網(wǎng)絡(luò)服務(wù)器的設(shè)計(jì),采用μC/OS-Ⅱ進(jìn)行多任務(wù)的管理與調(diào)度, H.264視頻壓縮編解碼算法設(shè)計(jì)與實(shí)現(xiàn)是本文的重點(diǎn)。文中首先分析H.264.標(biāo)準(zhǔn),規(guī)劃編解碼器結(jié)構(gòu)。接著設(shè)計(jì)了16×16幀內(nèi)預(yù)測(cè)算法,并設(shè)計(jì)宏塊掃描方式,采用兩次判決策略進(jìn)行預(yù)測(cè)模式選擇。然后設(shè)計(jì)4×4子塊掃描方式,編寫整數(shù)變換與量化算法程序。熵編碼采用Exp-Golomb編碼與CAVLC相結(jié)合的方案,針對(duì)除拖尾系數(shù)之外的非零系數(shù)值編碼子算法,實(shí)現(xiàn)了一種基于表示范圍判別的編碼方法。最后設(shè)計(jì)了網(wǎng)絡(luò)傳輸?shù)拇a流組成格式,并針對(duì)編碼算法設(shè)計(jì)相應(yīng)解碼算法。使用VC++完成算法驗(yàn)證,并進(jìn)行測(cè)試,觀察不同參數(shù)下壓縮率與失真度的變化。 算法驗(yàn)證完成后,本文進(jìn)行了PC機(jī)客戶端設(shè)計(jì),使其具有遠(yuǎn)程訪問、H.264解碼與實(shí)時(shí)顯示的功能。同時(shí)將H.264 編碼算法程序移植到NiosⅡ中,并將嵌入式圖像服務(wù)器與若干客戶端接入網(wǎng)絡(luò)進(jìn)行聯(lián)合調(diào)試,構(gòu)建完整的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng), 實(shí)驗(yàn)結(jié)果表明,本系統(tǒng)視頻壓縮率高,監(jiān)控圖像質(zhì)量良好,充分證明了系統(tǒng)軟硬件與圖像編解碼算法設(shè)計(jì)成功。本系統(tǒng)具有成本低、擴(kuò)展性好及適用范圍廣等優(yōu)點(diǎn),發(fā)展前景十分廣闊。
標(biāo)簽: FPGA 264 網(wǎng)絡(luò)視頻監(jiān)控 實(shí)現(xiàn)研究
上傳時(shí)間: 2013-08-03
上傳用戶:88mao
本論文利用FPGA可編程邏輯器件和硬件描述語言Verilog,采用自頂向下的設(shè)計(jì)方法,開發(fā)了一款基于PCI總線的高速數(shù)據(jù)采集卡。本數(shù)據(jù)采集系統(tǒng)中,采用PLX公司生產(chǎn)的PLX9080作為PCI總線接口芯片。用4片每片容量為8MB的SDRAM作為數(shù)據(jù)采集的前端和PCI總線的數(shù)據(jù)緩沖。用ALTERA公司生產(chǎn)的Cyclone系列FPGA實(shí)現(xiàn)PCI接口芯片PLX9080的時(shí)序邏輯、對(duì)數(shù)據(jù)采集通道的前端控制以及對(duì)SDRAM的讀寫控制。 在本論文將重點(diǎn)放在了用硬件描述語言Verilog進(jìn)行FPGA硬件邏輯編程上。本論文按照自頂向下的設(shè)計(jì)方法,詳細(xì)論述了PCI接口轉(zhuǎn)化電路模塊、SDRAM存儲(chǔ)片子讀寫控制電路模塊、FPGA內(nèi)部寄存器讀寫控制電路模塊以及用于RF端的自動(dòng)增益控制電路AGC模塊的設(shè)計(jì)。
上傳時(shí)間: 2013-04-24
上傳用戶:yhm_all
在圖像處理、航空航天、遙感測(cè)量、現(xiàn)代電子測(cè)試等很多領(lǐng)域,要求測(cè)試儀器設(shè)備能及時(shí)保存原始測(cè)試數(shù)據(jù),用于事后數(shù)據(jù)分析和處理。同時(shí)前端探測(cè)器性能的提高,對(duì)于各種系統(tǒng)存儲(chǔ)容量、體積、造價(jià)、穩(wěn)定性等都提出了更高的要求。因此研制性能可靠、體積小、低成本的數(shù)據(jù)存儲(chǔ)系統(tǒng)是十分必要的。 本文提出基于ARM嵌入式處理器+FPGA結(jié)構(gòu)的高速信號(hào)采集與存儲(chǔ)系統(tǒng)解決方案。進(jìn)行了信號(hào)采集與存儲(chǔ)系統(tǒng)設(shè)計(jì)。其特點(diǎn)是高性能、低成本、體積小。 文中利用了ARM處理器和FPGA可編程邏輯器件的特點(diǎn),進(jìn)行了基于本方案的硬件設(shè)計(jì),:FPGA軟件設(shè)計(jì)。敘述了PCB設(shè)計(jì)以及調(diào)試過程中需注意的問題。 系統(tǒng)的硬件設(shè)計(jì)以ARM和FPGA為平臺(tái),ARM處理器采用了Samsung公司的S3C2410,F(xiàn)PGA采用Altera公司的EP2C8。硬件設(shè)計(jì)圍繞著核心芯片,進(jìn)行了電源設(shè)計(jì)和ARM和FPGA外圍電路設(shè)計(jì)。 ARM處理器實(shí)現(xiàn)了系統(tǒng)的控制;FPGA作為協(xié)處理器實(shí)現(xiàn)了FIFO,一些接口、時(shí)序控制等,協(xié)助ARM采集數(shù)據(jù)。在FPGA中實(shí)現(xiàn)硬件電路簡(jiǎn)化了外圍電路,使得設(shè)計(jì)靈活,開發(fā)調(diào)試方便,也提高了系統(tǒng)的可靠性。 系統(tǒng)軟件操作系統(tǒng)采用的是Linux,基于嵌入式Linux操作系統(tǒng)的特點(diǎn),分析了系統(tǒng)的實(shí)時(shí)性。接著進(jìn)行了Linux平臺(tái)上基于Qt的用戶界面應(yīng)用程序設(shè)計(jì)。 最后分析了系統(tǒng)測(cè)試結(jié)果,并指出存在的問題和改進(jìn)方法。
標(biāo)簽: ARMFPGA 高速信號(hào) 采集 存儲(chǔ)
上傳時(shí)間: 2013-07-10
上傳用戶:cylnpy
本文研究基于ARM與FPGA的高速數(shù)據(jù)采集系統(tǒng)技術(shù)。論文完成了ARM+FPGA結(jié)構(gòu)的共享存儲(chǔ)器結(jié)構(gòu)設(shè)計(jì),實(shí)現(xiàn)了ARMLinux系統(tǒng)的軟件設(shè)計(jì),包括觸摸屏控制、LCD顯示、正弦插值算法設(shè)計(jì)以及各種顯示算法設(shè)計(jì)等。同時(shí)進(jìn)行了信號(hào)的高速采集和處理的實(shí)際測(cè)試,對(duì)實(shí)驗(yàn)測(cè)試數(shù)據(jù)進(jìn)行了分析。 論文分別從軟件和硬件兩方面入手,闡述了基于ARM處理器和FPGA芯片的高速數(shù)據(jù)采集的硬件系統(tǒng)設(shè)計(jì)方法,以及基于ARMLinux操作系統(tǒng)的設(shè)備驅(qū)動(dòng)程序設(shè)計(jì)和應(yīng)用程序設(shè)計(jì)。 硬件方面,在FPGA平臺(tái)上,我們首先利用乒乓操作的方式將一路高速數(shù)據(jù)信號(hào)轉(zhuǎn)換成頻率為原來頻率1/4的4路低速數(shù)據(jù)信號(hào),再將這四路數(shù)據(jù)分別存儲(chǔ)到4個(gè)FIFO中,然后再對(duì)這4個(gè)FIFO中的數(shù)據(jù)拼接并存儲(chǔ)在FPGA片上的雙端口雙時(shí)鐘RAM中,最后將FPGA的雙端口雙時(shí)鐘RAM掛載到ARM系統(tǒng)的總線上,實(shí)現(xiàn)了ARM和FPGA共享存儲(chǔ)器的系統(tǒng)結(jié)構(gòu),使ARM處理器可以直接讀取這個(gè)雙端口雙時(shí)鐘的RAM中的數(shù)據(jù),從而大大提高了數(shù)據(jù)采集與處理的效率。在采樣頻率控制電路設(shè)計(jì)方面,我們通過使FIFO的數(shù)據(jù)存儲(chǔ)時(shí)鐘降低為標(biāo)準(zhǔn)狀態(tài)下的1/n實(shí)現(xiàn)數(shù)據(jù)采集頻率降為標(biāo)準(zhǔn)狀態(tài)的1/n,從而實(shí)現(xiàn)了由FPGA控制的可變頻率的數(shù)據(jù)采集系統(tǒng)。 軟件方面,為了更有效地管理和拓展系統(tǒng)功能,我們移植了ARMLinux操作系統(tǒng),并在S3C2410平臺(tái)上設(shè)計(jì)實(shí)現(xiàn)了基于Linux操作系統(tǒng)的觸摸屏驅(qū)動(dòng)程序設(shè)計(jì)、LCD驅(qū)動(dòng)程序移植、自定義的FPGA模塊驅(qū)動(dòng)程序設(shè)計(jì)、LCD顯示程序設(shè)計(jì)、多線程的應(yīng)用程序設(shè)計(jì)。應(yīng)用程序能夠控制FPGA數(shù)據(jù)采集系統(tǒng)工作。 在前端采樣頻率為125MHz情況下,系統(tǒng)可以正常工作。能夠?qū)崿F(xiàn)對(duì)頻率在5MHz以下的信號(hào)波形的直接顯示;對(duì)5MHz至40MHz的信號(hào),使用正弦插值算法進(jìn)行處理,顯示效果良好。同時(shí)這種硬件結(jié)構(gòu)可擴(kuò)展性強(qiáng),可以在此基礎(chǔ)上實(shí)現(xiàn)8路甚至16路緩沖的系統(tǒng)結(jié)構(gòu),可以使系統(tǒng)支持更高的采樣頻率。
標(biāo)簽: FPGA ARM 高速數(shù)據(jù) 采集
上傳時(shí)間: 2013-07-04
上傳用戶:林魚2016
基于單片機(jī)的多路數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)畢業(yè)論文 本文介紹了基于單片機(jī)的數(shù)據(jù)采集的硬件設(shè)計(jì)和軟件設(shè)計(jì),數(shù)據(jù)采集系統(tǒng)是模擬域與數(shù)字域之間必不可少的紐帶,它的存在具有著非常重要的作用。
標(biāo)簽: 多路數(shù)據(jù)采集
上傳時(shí)間: 2013-04-24
上傳用戶:zsjzc
傳感器是測(cè)控系統(tǒng)的重要組成部分,但有些傳感器,如增量式或絕對(duì)式旋轉(zhuǎn)編碼器,因無配套的二次儀表,給使用帶來不便。有些傳感器雖然可以買到配套的儀表,但價(jià)格昂貴,功能單一且功能無法擴(kuò)展。為此,本課題以設(shè)計(jì)一種通用性強(qiáng),功能擴(kuò)展方便的測(cè)量?jī)x表為目的,將計(jì)算機(jī)技術(shù)與嵌入式微處理器技術(shù)用于測(cè)量?jī)x表當(dāng)中,設(shè)計(jì)一種基于ARM的嵌入式智能儀表。課題主要研究工作包括: 1.在分析比較各種二次儀表功能的基礎(chǔ)上,提出了基于ARM的嵌入式智能儀表設(shè)計(jì)方案。搭建了儀表的硬件平臺(tái)。 2.軟件設(shè)計(jì)實(shí)現(xiàn)了μC/OS-Ⅱ嵌入式系統(tǒng)在ARM7微控制器上的移植。在此基礎(chǔ)上,對(duì)嵌入式系統(tǒng)進(jìn)行了一定的擴(kuò)展,編寫了LCD驅(qū)動(dòng)程序,調(diào)用了串口通信,A/D轉(zhuǎn)換等模塊的API函數(shù),建立了多任務(wù)環(huán)境,使儀表兼具PWM脈寬調(diào)制功能、數(shù)據(jù)采集、顯示和傳輸功能。 3.通過增量式、絕對(duì)式旋轉(zhuǎn)編碼器實(shí)驗(yàn)、轉(zhuǎn)矩轉(zhuǎn)速傳感器實(shí)驗(yàn)、輸出模擬信號(hào)的角度傳感器實(shí)驗(yàn)和PWM輸出實(shí)驗(yàn)驗(yàn)證儀表的功能。 RTOS平臺(tái)的構(gòu)建,降低了軟件設(shè)計(jì)的復(fù)雜度,提高了系統(tǒng)的實(shí)時(shí)性和靈活性,縮短了開發(fā)周期。經(jīng)過實(shí)驗(yàn)驗(yàn)證,該儀表能夠準(zhǔn)確測(cè)定頻率信號(hào)、模擬信號(hào)及數(shù)字信號(hào)。
上傳時(shí)間: 2013-04-24
上傳用戶:1234567890qqq
近年來,隨著計(jì)算機(jī)和通信技術(shù)的飛速發(fā)展,特別是網(wǎng)絡(luò)的迅速普及和3C(計(jì)算機(jī)、通信、消費(fèi)電子)合一的加速,微型化和專業(yè)化成為發(fā)展的新趨勢(shì),嵌入式產(chǎn)品已經(jīng)成為了信息產(chǎn)業(yè)的主流,嵌入式系統(tǒng)技術(shù)也成為目前電子產(chǎn)品設(shè)計(jì)領(lǐng)域最為熱門的技術(shù)之一,目前已經(jīng)廣泛地應(yīng)用于軍事國防、消費(fèi)電子、網(wǎng)絡(luò)通信、工業(yè)控制等各個(gè)領(lǐng)域。本文在研究視頻采集發(fā)展現(xiàn)狀和趨勢(shì)的基礎(chǔ)上,設(shè)計(jì)了一種基于32位處理器的嵌入式圖像采集和傳輸系統(tǒng)。此套硬件系統(tǒng)可應(yīng)用于LCD顯示屏、桌面視頻、多媒體、數(shù)字電視機(jī)、圖像處理、可視電話和遠(yuǎn)程戶外圖像采集等領(lǐng)域。 該圖像采集系統(tǒng)在硬件系統(tǒng)上以ARM芯片S3C44BOX為核心,利用CMOS圖像傳感器采集圖像;以FIFO幀存儲(chǔ)器暫存圖像數(shù)據(jù),解決了ARM芯片與圖像傳感器之間速率的不同步問題;并充分利用了FPGA/CPLD高性能、低功耗、低成本的優(yōu)點(diǎn),用CPID器件控制整個(gè)圖像采集的時(shí)序邏輯。在軟件平臺(tái)移植了嵌入式操作系統(tǒng)’uClinux,并在此基礎(chǔ)上開發(fā)了底層的驅(qū)動(dòng)程序和應(yīng)用程序。體積小巧,具備圖像采集、顯示和遠(yuǎn)程傳輸功能和良好的可擴(kuò)展性。 全文共分為五個(gè)章節(jié),第一章主要介紹了論文的課題背景和圖像采集技術(shù)的發(fā)展現(xiàn)狀,介紹了論文的研究目標(biāo)和研究?jī)?nèi)容。第二章從硬件和軟件兩方面闡述了嵌入式圖像采集系統(tǒng)的總體設(shè)計(jì)方案,詳細(xì)介紹了硬件開發(fā)平臺(tái)嵌入式系統(tǒng)和軟件開發(fā)平臺(tái)嵌入式操作系統(tǒng)各自的定義和特點(diǎn)。第三章主要介紹基于ARM的圖像采集系統(tǒng)硬件設(shè)計(jì)方面的內(nèi)容,包括各個(gè)模塊的具體實(shí)現(xiàn)方案、系統(tǒng)硬件性能分析和硬件電路的抗干擾設(shè)計(jì)等。第四章研究了基于uClinux平臺(tái)的幾個(gè)主要模塊的軟件設(shè)計(jì),主要包括圖像傳感芯片的初始化和采集程序的實(shí)現(xiàn)、LCD控制器的初始化和圖像顯示程序的實(shí)現(xiàn)、以太網(wǎng)控制器的初始化和圖像數(shù)據(jù)傳輸程序的實(shí)現(xiàn)。第五章是對(duì)全文的一個(gè)總結(jié),概括了作者所做的工作,提出所存在的不足并對(duì)后續(xù)的研究工作做了進(jìn)一步的展望。
標(biāo)簽: ARM 圖像采集系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:wangxuan
隨著信息技術(shù)的不斷發(fā)展,安全、可靠的身份識(shí)別技術(shù)成為許多系統(tǒng)首先考慮的問題。指紋具有唯一性和穩(wěn)定性,因此指紋采集技術(shù)是指紋識(shí)別技術(shù)中的最為重要的一個(gè)環(huán)節(jié),伴隨著生物識(shí)別技術(shù)的不斷提高,以及指紋傳感器的性能不斷提升,指紋識(shí)別技術(shù)的應(yīng)用越來越廣泛。因此,高質(zhì)量的采集指紋圖像技術(shù)已經(jīng)成為一個(gè)重要的研究課題。 本文的內(nèi)容是基于ARM的指紋采集系統(tǒng)的設(shè)計(jì)。按照設(shè)計(jì)思想,系統(tǒng)主要包括兩個(gè)大的模塊:指紋圖像采集模塊、指紋圖像傳輸模塊。在設(shè)計(jì)工作中,根據(jù)系統(tǒng)的實(shí)現(xiàn)要求和本專業(yè)領(lǐng)域內(nèi)最新技術(shù)的發(fā)展?fàn)顩r,確定了以Samsung公司的ARM7處理器S3C44BOX和ALTERA公司的復(fù)雜可邏輯編程器件EPM240為核心的系統(tǒng)組成方案。 本文主要做的工作有:首先介紹了指紋識(shí)別技術(shù)的基本原理和方法,通過對(duì)不同類型指紋傳感器的比較選擇了性價(jià)比較高的電容式指紋傳感器。設(shè)計(jì)了以Samsung ARM和MBF200電容式指紋傳感器為主要組成部分的電容式指紋采集系統(tǒng)。在ADS1.2編譯環(huán)境下對(duì)ARM進(jìn)行基于C語言和匯編語言混合編程的初始化程序,指紋采集程序以及數(shù)據(jù)傳輸程序;采用了USB技術(shù)實(shí)現(xiàn)系統(tǒng)與計(jì)算機(jī)之間的通訊,大大提高了指紋圖像數(shù)據(jù)的傳輸速度;采用CPLD對(duì)系統(tǒng)各個(gè)芯片之間的信號(hào)進(jìn)行邏輯控制;采用SST公司的閃爍存儲(chǔ)器SST39VF160存放系統(tǒng)啟動(dòng)程序Boot loader。 本文首先描述了整個(gè)系統(tǒng)的總體方案,然后主要從硬件電路設(shè)計(jì)和軟件編程兩個(gè)方面對(duì)系統(tǒng)進(jìn)行了詳細(xì)的描述,硬件設(shè)計(jì)包括芯片的選型、核心芯片接口電路設(shè)計(jì)以及處理器的外圍電路設(shè)計(jì),軟件設(shè)計(jì)包括系統(tǒng)主程序、指紋采集程序以及指紋數(shù)據(jù)通訊的流程圖。最后列舉了一些在調(diào)試過程中碰到的一些問題以及解決辦法,并為系統(tǒng)進(jìn)一步優(yōu)化提出了建議。
標(biāo)簽: ARM 指紋采集 系統(tǒng)研究
上傳時(shí)間: 2013-07-23
上傳用戶:zhf1234
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1