亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Video-DVM

  • udio and video memory module memory allocation features

    udio and video memory module memory allocation features

    標簽: memory allocation features module

    上傳時間: 2017-09-24

    上傳用戶:wang5829

  • Video Game Design and Development

    Video Game Design and Development

    標簽: Development Design Video Game

    上傳時間: 2013-12-24

    上傳用戶:陽光少年2016

  • project on Video rental system

    project on Video rental system

    標簽: project rental system Video

    上傳時間: 2017-09-27

    上傳用戶:it男一枚

  • KEDACOM Video

    科達KEDACOM Video

    標簽:

    上傳時間: 2015-05-13

    上傳用戶:ywcina

  • The digital Video Standard

    The digital Video Standard according to ITU-R BT. 601/656 有關接口的協議的大概描述

    標簽: ITU-R BT. 601/656

    上傳時間: 2015-12-21

    上傳用戶:dxw2006

  • Compressed+Video+Communications

    This book examines the technologies underlying the compression and trans- mission of digital video sequences over networking platforms. The incorporated study covers a large spectrum of topics related to compressed video communica- tions. It presents to readers a comprehensive and structured analysis of the issues encountered in the transmission of compressed video streams over networking environments. 

    標簽: Compressed Video Communications

    上傳時間: 2020-05-26

    上傳用戶:shancjb

  • DVB系統信道編碼的研究與FPGA實現.rar

    數字圖像通信的最廣泛的應用就是數字電視廣播系統,與以往的模擬電視業務相比,數字電視在節省頻譜資源、提高節目質量方面帶來了一場新的革命,而與此對應的DVB(Digital Video Broadcasting)標準的建立更是加速了數字電視廣播系統的大規模應用。DVB標準選定MPEG—2標準作為音頻及視頻的編碼壓縮方式,隨后對MPEG—2碼流進行打包形成TS流(transport stream),進行多個傳輸流復用,最后通過不同媒介進行傳輸。在DVB標準的傳輸系統中,無論是衛星傳輸,電纜傳輸還是地面傳輸,為了保障圖像質量,使數字節目在傳輸過程中避免出現因受到各種信道噪聲干擾而出現失真的現象,都采用了信道編碼的方式來保護傳輸數據。信道編碼是數字通信系統中一個必需的、重要的環節。 信道編碼設計方案的優劣決定了DVB系統的成功與否,本文重點研究了DVB系統中的信道編碼算法及其FPGA實現方案,主要進行了如下幾項工作: 1)介紹了DVB系統信道編碼的基本概念及特點,深入研究了DVB標準中信道編碼部分的關鍵技術,并針對每個信道編碼模塊進行工作原理分析、算法分析。 2)根據DVB信道編碼的特點,重點對信道編碼中四個模塊,包括擾碼、RS編碼、卷積交織編碼和卷積編碼的FPGA硬件實現算法進行了比較詳細的分析,并闡述了每個模塊及QPSK調制的設計方案及實現模塊功能的程序流程。 3)在RS(204,188)編碼過程中,利用有限域常數乘法器的特點,對編碼器進行了優化,在很大程度上提高了編碼效率,卷積交織器部分采用RAM移位法,實現起來更為簡單且節省了FPGA器件內部資源。 4)設計以Altera公司的QuartusⅡ為開發平臺,利用FPGA芯片EP1C6Q240C8完成了信道編碼各模塊及QPSK調制的硬件實現,通過Verilog HDL描述和時序仿真來驗證算法的可行性,并給出系統設計中減少毛刺的方法,使系統更為穩定。最終的系統仿真結果表明該系統工作穩定,達到了DVB系統信道編碼設計的要求。

    標簽: FPGA DVB

    上傳時間: 2013-06-26

    上傳用戶:allen-zhao123

  • 基于FPGA的視頻圖像分析.rar

    對弓網故障的檢測是當今列車檢測的一項重要任務。原始故障視頻圖像具有極大的數據量,使實時存儲和傳輸故障視頻圖像極其困難。由于視頻的數據量相當大,需要采用先進的視頻編解碼協議進行處理,進而實現檢測現場的實時監控。 @@ H.264/AVC(Advanced Video Coding)作為MPEG-4的第10部分,因其具有超高的壓縮效率、極好的網絡親和性,而被廣泛研究與應用。H.264/AVC采用了先進的算法,主要有整數變換、1/4像素精度插值、多模式幀間預測、抗塊效應濾波器和熵編碼等。 @@ 本文使用硬件描述語言Verilog,以紅色颶風 II開發板作為硬件平臺,在開發工具QUARTUSII 6.0和MODELSIM_SE 6.1B環境中完成軟核的設計與仿真驗證。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作為核心芯片,實現視頻圖像采集、存儲、顯示以及實現H.264/AVC部分算法的基本系統。 @@ FPGA以其設計靈活、高速、具有豐富的布線資源等特性,逐漸成為許多系統設計的首選,尤其是與Verilog和VHDL等語言的結合,大大變革了電子系統的設計方法,加速了系統的設計進程。 @@ 本文首先分析了FPGA的特點、設計流程、verilog語言等,然后對靜態圖像及視頻圖像的編解碼進行詳細的分析,比如H.264/AVC中的變換、量化、熵編碼等:并以JM10.2為平臺,運用H.264/AVC算法對視頻序列進行大量的實驗,對不同分辨率、量化步長、視頻序列進行編解碼以及對結果進行分析。接著以紅色颶風II開發板為平臺,進行視頻圖像的采集存儲、顯示分析,其中詳細分析了SAA7113的配置、CCD信號的A/D轉換、I2C總線、視頻的數字化ITU-R BT.601標準介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設計;最后運用verilog語言實現H.264/AVC部分算法,并進行功能仿真,得到預計的效果。 @@ 本文實現了整個視頻信號的采集存儲、顯示流程,詳細研究了H.264/AVC算法,并運用硬件語言實現了部分算法,對視頻編解碼芯片的設計具有一定的參考價值。 @@關鍵詞:FPGA;H.264/AVC;視頻;verilog;編解碼

    標簽: FPGA 視頻 圖像分析

    上傳時間: 2013-04-24

    上傳用戶:啦啦啦啦啦啦啦

  • 基于FPGA的HDMI顯示系統的設計與實現.rar

    伴隨著多媒體顯示和傳輸技術的發展,人們獲得了越來越高的視聽享受。從傳統的模擬電視,到標清、高清、全高清。與顯示技術發展結伴而行的是顯示接口技術的發展,從模擬的AV端子,S-Video和VGA接口,到數字顯示的DVI接口,技術上經歷了一個從模擬到數字,從并行到串行,從低速到高速的發展過程。 HDMI是最新的高清晰度多媒體接口,它的規范由Silicon Image等七家公司提出,具有帶寬大,尺寸小,傳輸距離長和支持正版保護等功能,符合當今技術的發展潮流,一經推出,就獲得了巨大的成功。成為平板顯示器、高清電視等設備的標準接口之一,并獲得了越來越廣泛的應用。 從上世紀80年代XILINX發明第一款FPGA芯片以來,FPGA就以其體系結構和邏輯單元靈活,運算速度快,編程方便等優點廣泛應用與IC設計、系統控制、視頻處理、通信系統、航空航天等諸多方面。 本文利用ALTERA的一款高端FPGA芯片EP2S180F1508C3為核心,配合Silicon Image的專用HDMI接收芯片搭建了一個HDMI的接收顯示平臺。針對HDMI帶寬寬,數據量大的特點,使用了新型的DDR2 SDRAM作為視頻信號的輸入和輸出緩沖。在硬件板級設計上,針對HDMI和DDR2的相關高速電路,采用了一系列的高速電路設計方法,有效的避免了信號的反射,串擾等不良現象。同時在對HDMI規范和DDR2 SDRAM時序規范的深入研究的基礎上,在ALTERA的開發平臺QUARTUSII上編寫了系統的頂層模塊和相關各功能子模塊,并仿真通過。 論文的主要工作和創新點表現在以下幾個方面: 1、論文研究了最新的HDMI接口規范和新型存儲器件DDR2的時序規范。 2、論文搭建的整個系統相當龐大,涉及到相關的規范、多種芯片的資料、各種工具軟件的使用、原理圖的繪制和PCB板的布局布線,直至后期的編程仿真,花費了作者大量的時間和精力。 3、論文首次使用FPGA來處理HDMI信號且直接驅動顯示器件,區別于-般的ASIC方案。 4、論文對高速電路特別是的DDR2布局布線,采用了一系列的專門措施,具有一定的借鑒價值。

    標簽: FPGA HDMI 顯示系統

    上傳時間: 2013-07-28

    上傳用戶:xiaoxiang

  • 基于ARMLinuz的視頻監控系統設計與實現

    視頻監控系統是一個集計算機的交互性、多媒體信息的綜合性、通信的分布性和監控的實時性等技術于一體的綜合系統。隨著網絡帶寬,計算機處理能力和存儲容量的快速提高,以及各種實用視頻處理技術的出現,視頻監控進入了全數字化的網絡時代。視頻監控系統的核心功能主要包括兩大部分,一是視頻圖像采集和壓縮處理,一是圖像數據的傳輸。系統的主要硬件模塊分為監控終端和監控控制終端兩個部分。 本文設計并實現了一種基于ARM和嵌入式Linux的視頻監控系統,該系統主要實現了視頻圖像的采集壓縮和圖像數據流基于RTP協議的傳輸。本系統的核心硬件平臺采用韓國SamSung公司的S3C2410微處理器,ARM端作為視頻監控終端,PC機作為監控控制終端。ARM端主要承載了圖像采集、編碼和對圖像數據進行RTP打包并傳輸的功能,PC端主要承載的功能是圖像數據的接收、顯示和對監控終端的控制、訪問。 在視頻圖像采集和壓縮處理部分,利用Video for Linux提供的接口函數,實現了利用攝像頭采集圖像的過程,并設計實現了V4L視頻采集及壓縮模塊,設計了系統JEPG圖像采集和壓縮模塊和MPEG-4圖像采集和壓縮模塊的具體編程流程和實現過程,并實現了基于這兩種編碼方式的視頻壓縮。用Visual C++實現了用戶控制終端,可對應JPEG和MPEG-4兩種編碼方式進行解碼并顯示。 在圖像數據的傳輸部分,系統采用了RTP協議作為視頻數據流傳輸協議,并實現了視頻數據在局域網內的實時性傳輸。移植了現在比較常用的JRTPLIB源碼庫,為RTP的實現提供了可調用的庫函數,按照MPEG-4數據流的RTP封裝格式和流程,設計實現了RTP編程。 最后對系統的功能和性能進行了測試。測試結果顯示MPEG-4在保證與JPEG相當的圖像質量時,大大減少了傳輸的數據量。同時,使用RTP協議進行傳輸,保證了系統的實時性,也保證了圖像的傳輸質量。

    標簽: ARMLinuz 視頻監控 系統設計

    上傳時間: 2013-07-12

    上傳用戶:wzr0701

主站蜘蛛池模板: 洛隆县| 白银市| 澄江县| 墨玉县| 绿春县| 新竹市| 谢通门县| 丁青县| 麻栗坡县| 曲水县| 衢州市| SHOW| 彝良县| 新建县| 榆树市| 武鸣县| 霍山县| 富阳市| 灵寿县| 侯马市| 文登市| 武胜县| 钦州市| 鹰潭市| 平江县| 曲阳县| 颍上县| 金平| 元氏县| 汶川县| 调兵山市| 香港| 新巴尔虎左旗| 改则县| 成都市| 水富县| 成安县| SHOW| 林口县| 博白县| 安顺市|