亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Virtex-IIPro

  • Virtex™ -5 系列提供 FPGA 市場中最新最強大的功能。Virtex-5 系列采用第二代 ASMBL™ (高級硅片組合模塊)列式架構

    Virtex™ -5 系列提供 FPGA 市場中最新最強大的功能。Virtex-5 系列采用第二代 ASMBL™ (高級硅片組合模塊)列式架構, 包含四種截然不同的平臺(子系列),比此前任何 FPGA 系列提供的選擇范圍都大。每種平臺都包含不同的功能配比,以滿 足諸多高級邏輯設計的需求。

    標簽: Virtex 8482 ASMBL FPGA

    上傳時間: 2017-04-03

    上傳用戶:myworkpost

  • Gold Code Generators in Virtex Devices

    Gold Code Generators in Virtex Devices

    標簽: Generators Devices Virtex Gold

    上傳時間: 2013-12-08

    上傳用戶:hasan2015

  • 這個設計是使用Virtex-4實現DDR的控制器的

    這個設計是使用Virtex-4實現DDR的控制器的,設計分為三個主要模塊:Front-End FIFOs,DDR SDRAM Controller和Datapath Module。其中主要是DDR SDRAM Controller,當然還有測試模塊。

    標簽: Virtex DDR 控制器

    上傳時間: 2017-05-20

    上傳用戶:llandlu

  • EDK 9.1 MicroBlaze Tutorial in Virtex-4

    EDK 9.1 MicroBlaze Tutorial in Virtex-4

    標簽: MicroBlaze Tutorial Virtex EDK

    上傳時間: 2013-11-26

    上傳用戶:xiaodu1124

  • audio file on virtex

    audio file on virtex

    標簽: virtex audio file on

    上傳時間: 2013-12-20

    上傳用戶:gououo

  • interface pc to virtex

    interface pc to virtex

    標簽: interface virtex pc to

    上傳時間: 2014-07-05

    上傳用戶:cx111111

  • interface on virtex test ram

    interface on virtex test ram

    標簽: interface virtex test ram

    上傳時間: 2017-07-29

    上傳用戶:xuan‘nian

  • Xilinx FPGA Virtex-7 全系列(AD集成封裝庫) IntLib后綴文件 PCB封裝

    Xilinx FPGA Virtex-7 全系列(AD集成封裝庫),IntLib后綴文件,PCB封裝帶3D視圖,拆分后文件為PcbLib+SchLib格式,Altium Designer原理圖庫+PCB封裝庫,集成封裝型號列表:Library Component Count : 157Name                Description----------------------------------------------------------------------------------------------------XC7V2000T-1FHG1761C Virtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 1, Commerical Grade, Pb-FreeXC7V2000T-1FHG1761I Virtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7V2000T-1FLG1925C Virtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7V2000T-1FLG1925I Virtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7V2000T-2FHG1761C Virtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 2, Commerical Grade, Pb-FreeXC7V2000T-2FLG1925C Virtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 2, Commercial Grade, Pb-FreeXC7V2000T-2GFHG1761EVirtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 2G, Extended Grade, Pb-FreeXC7V2000T-2GFLG1925EVirtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 2G, Extended Grade, Pb-FreeXC7V2000T-2LFHG1761EVirtex-7 FPGA, 1200 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 2L, Extended Grade, Pb-FreeXC7V2000T-2LFLG1925EVirtex-7 FPGA, 1200 User I/Os, 16 GTX, 1924-Ball BGA, Speed Grade 2L, Extended Grade, Pb-FreeXC7V585T-1FFG1157C  Virtex-7 FPGA, 850 User I/Os, 20 GTX, 1156-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7V585T-1FFG1157I  Virtex-7 FPGA, 850 User I/Os, 20 GTX, 1156-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7V585T-1FFG1761C  Virtex-7 FPGA, 850 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 1, Commercial Grade, Pb-FreeXC7V585T-1FFG1761I  Virtex-7 FPGA, 850 User I/Os, 36 GTX, 1760-Ball BGA, Speed Grade 1, Industrial Grade, Pb-FreeXC7V585T-2FFG1157C  Virtex-7 FPGA, 850 User I/Os, 20 GTX, 1156-Ball BGA, Speed Grade 2, Commercial Grade, Pb-FreeXC7V

    標簽: xilinx fpga virtex-7 封裝

    上傳時間: 2021-12-22

    上傳用戶:aben

  • 基于FPGA的嵌入式系統SerialATA大容量數據存儲控制器的研究.rar

    隨著信息技術的飛速發展,數據吞吐量急劇增長,要求有更高的傳輸速度,來滿足大量數據的傳輸,而原有的并行數據傳輸總線結構上存在自身無法克服的缺陷,在高頻環境下容易串擾,而增大誤碼率。SATA串行總線技術應運而生。作為一種新型的總線接口,它提供了高達3.0Gbps的數據傳輸速率,使用8B/10B編碼格式,采用LVDS NRZ串行數據傳輸方式,有良好的抗干擾性能,有更強的達到32位的循環冗余校驗,并且提供了良好的物理接口特性,支持熱拔插,代表著計算機總線接口技術的發展方向。FPGA作為一種低功耗的半導體器件,在高頻工作環境中有優良的性能,將處理器與低功耗FPGA結合起來使用是數據存儲應用的趨勢,這樣能夠使得接口方案更加靈活。而在眾多FPGA器件中,Xilinx公司的Virtex-4平臺內部集成了PowerPC高性能處理器,并且其中提供了Rocket IO MGT這種嵌入式的多速率串行收發器,能夠以6.25-622Mb/s的速度傳送數據,并且支持包括SATA協議在內的多種串行通信協議。 本文從物理層、鏈路層、傳輸層分析了SATA1.0技術的接口協議,在此基礎提出滿足協議需求和適合FPGA設計的設計方案,并給出總體設計框圖,依照FPGA的設計方法,采用Xilinx公司的Virtex-4設計了一個符合SATA1.0接口協議的嵌入式存儲裝置,實現數據的存儲,仿真運行結果正常。

    標簽: SerialATA FPGA 嵌入式系統

    上傳時間: 2013-04-24

    上傳用戶:sz_hjbf

  • 基于FPGA的圖像處理平臺及3D加速引擎的設計.rar

    3D加速引擎是3D圖形加速系統的重要組成部分,以往在軟件平臺上對3D引擎的研究,實現了復雜的渲染模型和渲染算法,但這些復雜算法與模型在FPGA上綜合實現具有一定難度,針對FPGA的3D加速引擎設計及其平臺實現需要進一步研究。 本文在研究3D加速引擎結構的基礎上,實現了基于FPGA的圖像處理平臺,使用模塊化的思想,利用IP核技術分析設計實現了3D加速管道及其他模塊,并進行了仿真、驗證、實現。 圖像處理平臺選用Virtex-Ⅳ FPGA為核心器件,并搭載了Hynix HY5DU573222F-25、AT91FR40162S、XCF32P VO48及其他組件。 為滿足3D加速引擎的實現與驗證,設計搭建的圖像處理平臺還實現了DDR-SDRAM控制器模塊、VGA輸出模塊、總線控制器模塊、命令解釋模塊、指令寄存器模塊及控制寄存器模塊。 3D加速引擎設計包含3D加速渲染管道、視角變換管道、基元讀取、頂點FIFO、基元FIFO、寫內存等模塊。針對FPGA的特性,簡化、設計、實現了光照管道、紋理管道、著色管道和Alpha融合管道。 最后使用Modelsim進行了仿真測試和圖像處理平臺上的驗證,其結果表明3D加速引擎設計的大部分功能得到實現,結果令人滿意。

    標簽: FPGA 3D加速 圖像

    上傳時間: 2013-07-30

    上傳用戶:lepoke

主站蜘蛛池模板: 柘城县| 略阳县| 洪江市| 武鸣县| 扶余县| 巴青县| 玉树县| 许昌县| 荔波县| 盐池县| 苏尼特右旗| 新和县| 原平市| 共和县| 弋阳县| 龙陵县| 大化| 措美县| 濉溪县| 噶尔县| 太仓市| 光山县| 洪泽县| 孟州市| 郎溪县| 彭泽县| 铜川市| 黑水县| 喜德县| 安图县| 凭祥市| 福贡县| 嘉定区| 台南县| 呼图壁县| 乌拉特中旗| 西藏| 阳曲县| 平舆县| 金寨县| 武夷山市|