當(dāng)今集成電路設(shè)計(jì)已經(jīng)進(jìn)入 SOC 時(shí)代,于是各公司針對(duì)自己的設(shè)計(jì)需求挑選一款性價(jià)比較高的處理器作為內(nèi)核是一件非常重要的事情。下面將介紹一款集成了DSP 和MCU 功能的處理器ZSP neo 。ZSP neo 是一類新型的處理器,它在一個(gè)的內(nèi)核中集成了DSP 和MCU 的功能。對(duì)于那些需要比現(xiàn)有8 位微控制器更高的控制處理性能,而又無(wú)需32 位微控制器的對(duì)成本敏感的應(yīng)用來(lái)說(shuō),ZSP neo 是一個(gè)理想的選擇。ZSP neo 針對(duì)其性能要求采用了相應(yīng)的架構(gòu):·采用基于 RISC 的架構(gòu):處理器具有靜態(tài)分支預(yù)測(cè)功能;所以程序員設(shè)計(jì)程序時(shí)無(wú)需考慮跳轉(zhuǎn)延時(shí)。·采用了 Load-Store 架構(gòu):處理器對(duì)存儲(chǔ)器的操作使用 load 和store 指令;操作不直接發(fā)生在存儲(chǔ)器中。所有其他指令均為寄存器-寄存器操作;使用寄存器節(jié)省了存儲(chǔ)器帶寬。采用多種load/store 指令,這樣優(yōu)化了存儲(chǔ)器操作;同時(shí)支持32 位和16 位的數(shù)據(jù)操作。處理器允許前推的靈活架構(gòu);功能單元的結(jié)果能夠在下個(gè)周期無(wú)條件地被其他功能單元使用。
標(biāo)簽:
DSP
MCU
集成處理器
上傳時(shí)間:
2013-10-19
上傳用戶:奔跑的雪糕