該源碼是基于atmel公司的89C51SND1C的mp3解決方案,支持三星和東芝的NAND flash 上的fat12,fat16和fat32文件系統(tǒng)
標(biāo)簽: 66965389C 66965389 SND1 C51
上傳時(shí)間: 2013-04-24
上傳用戶:JasonC
ISP下載軟件。基于AT89S系列以及其它支持ISP燒寫的單片機(jī)程序下載軟件,(計(jì)算機(jī)并口)
標(biāo)簽: isplay
上傳時(shí)間: 2013-05-26
上傳用戶:shinesyh
射頻識(shí)別技術(shù)是一種自20 世紀(jì)80 年代新興的自動(dòng)識(shí)別技術(shù)。它是利用無線射頻方式進(jìn)行非接觸雙向數(shù)據(jù)通信。相對于普遍應(yīng)用的13.56MHz 射頻識(shí)別系統(tǒng),本設(shè)計(jì)中的868MHz 射頻識(shí)別系統(tǒng)有著更多的優(yōu)點(diǎn):讀寫距離遠(yuǎn),閱讀速度快等,是目前國際上RFID產(chǎn)品發(fā)展的熱點(diǎn)。 本課題研究的內(nèi)容包括研究符合ISO18000-6 標(biāo)準(zhǔn)的超高頻RFID 電子標(biāo)簽的主要特點(diǎn)、結(jié)構(gòu)、工作原理及讀寫方法, 重點(diǎn)在于與其相應(yīng)讀卡器的設(shè)計(jì)方案, 包括讀卡器的硬件電路設(shè)計(jì)、軟件程序流程以及與上位機(jī)通信的實(shí)現(xiàn)。 在硬件設(shè)計(jì)中,選用ATMEL 公司的AVR 單片機(jī)ATmega8 作為主控制器,設(shè)計(jì)了主控、復(fù)位、串行通信等電路。并以RFM 公司開發(fā)的TRC101 為射頻收發(fā)芯片進(jìn)行了射頻收發(fā)模塊的設(shè)計(jì)。 軟件設(shè)計(jì)采用模塊化編程和結(jié)構(gòu)化編程的思想,單片機(jī)編程語言為匯編語言,與上位機(jī)串行通信采用Visual Basic 編程。經(jīng)過測試,誤碼率較低,編制的防沖突程序?qū)崿F(xiàn)了基于隨機(jī)二進(jìn)制算法的防沖突功能。 本設(shè)計(jì)具有可靠性高,模塊化設(shè)計(jì)等特點(diǎn),通過驗(yàn)證,滿足標(biāo)準(zhǔn)要求,達(dá)到了預(yù)期的目的,并證明了本設(shè)計(jì)性能的穩(wěn)定性和可靠性。
上傳時(shí)間: 2013-04-24
上傳用戶:shenlan
本文對模糊溫度控制器進(jìn)行了研究,介紹了模糊溫度控制器的硬件和軟件設(shè)計(jì)。此控制器主控部分以Microchip公司的8位單片機(jī)PIC18F252為控制核心,采集測溫電路輸出電壓,實(shí)現(xiàn)模糊控制算法等。此單片機(jī)內(nèi)部集成了AD轉(zhuǎn)換模塊,可以直接對信號(hào)進(jìn)行采集。測溫電路以Pt100鉑電阻傳感器為基礎(chǔ),并對其進(jìn)行了線性補(bǔ)償。鍵盤、LED顯示部分以美國ATMEL公司生產(chǎn)的低價(jià)格,高性能的CMOS 8位單片機(jī)AT89C52為控制核心。兩個(gè)單片機(jī)使用串行通訊接口(USART)進(jìn)行數(shù)據(jù)通訊。在軟件方面,以模糊控制為核心控制算法,實(shí)現(xiàn)恒溫控制功能,用C語言完成整個(gè)控制系統(tǒng)的軟件編程。
上傳時(shí)間: 2013-07-29
上傳用戶:璇珠官人
射頻識(shí)別技術(shù)是一種自20 世紀(jì)80 年代新興的自動(dòng)識(shí)別技術(shù)。它是利用無線射頻方式進(jìn)行非接觸雙向數(shù)據(jù)通信。相對于普遍應(yīng)用的13.56MHz 射頻識(shí)別系統(tǒng),本設(shè)計(jì)中的868MHz 射頻識(shí)別系統(tǒng)有著更多的優(yōu)點(diǎn):讀寫距離遠(yuǎn),閱讀速度快等,是目前國際上RFID產(chǎn)品發(fā)展的熱點(diǎn)。 本課題研究的內(nèi)容包括研究符合ISO18000-6 標(biāo)準(zhǔn)的超高頻RFID 電子標(biāo)簽的主要特點(diǎn)、結(jié)構(gòu)、工作原理及讀寫方法, 重點(diǎn)在于與其相應(yīng)讀卡器的設(shè)計(jì)方案, 包括讀卡器的硬件電路設(shè)計(jì)、軟件程序流程以及與上位機(jī)通信的實(shí)現(xiàn)。 在硬件設(shè)計(jì)中,選用ATMEL 公司的AVR 單片機(jī)ATmega8 作為主控制器,設(shè)計(jì)了主控、復(fù)位、串行通信等電路。并以RFM 公司開發(fā)的TRC101 為射頻收發(fā)芯片進(jìn)行了射頻收發(fā)模塊的設(shè)計(jì)。 軟件設(shè)計(jì)采用模塊化編程和結(jié)構(gòu)化編程的思想,單片機(jī)編程語言為匯編語言,與上位機(jī)串行通信采用Visual Basic 編程。經(jīng)過測試,誤碼率較低,編制的防沖突程序?qū)崿F(xiàn)了基于隨機(jī)二進(jìn)制算法的防沖突功能。 本設(shè)計(jì)具有可靠性高,模塊化設(shè)計(jì)等特點(diǎn),通過驗(yàn)證,滿足標(biāo)準(zhǔn)要求,達(dá)到了預(yù)期的目的,并證明了本設(shè)計(jì)性能的穩(wěn)定性和可靠性。
上傳時(shí)間: 2013-04-24
上傳用戶:lili1990
絕對完整的 Usb ISP 的下載線制做過程和資料
上傳時(shí)間: 2013-06-07
上傳用戶:564708051@qq.com
AVR單片機(jī)的ISP下載制作說明,附源電路圖,及源碼
標(biāo)簽: USBISP
上傳時(shí)間: 2013-04-24
上傳用戶:zgu489
LED顯示屏是LED點(diǎn)陣模塊或者像素單元組成的平面顯示屏幕。自從誕生以來,以其亮度高、視角廣、壽命長、性價(jià)比高的特點(diǎn),在交通、廣告、新聞發(fā)布、體育比賽、電子景觀等領(lǐng)域得到了廣泛應(yīng)用。 LED顯示屏控制器作為控制LED屏顯示圖像、數(shù)據(jù)的關(guān)鍵,是整個(gè)LED視頻顯示系統(tǒng)的核心。本文研究的是對全彩色同步LED屏的控制,控制LED屏同步顯示在上位機(jī)顯示系統(tǒng)中某固定位置處的圖像。根據(jù)已有的LED顯示屏及其驅(qū)動(dòng)器的特點(diǎn),提出了一種可行的方案并進(jìn)行了設(shè)計(jì)。系統(tǒng)主要分為兩個(gè)部分:視頻信號(hào)的獲取,視頻信號(hào)的處理。 經(jīng)過分析比較,決定從顯卡的DVI接口獲得視頻源,視頻源經(jīng)過DVI解碼芯片TFP401A的解碼后,可以獲得圖像的數(shù)字信息,這些信息包括紅、綠、藍(lán)三基色的數(shù)據(jù)以及行同步、場同步、使能等控制信號(hào)。這些信號(hào)將在視頻信號(hào)處理模塊中被使用。 信號(hào)處理模塊在接收視頻信號(hào)源后,對數(shù)據(jù)進(jìn)行處理,最后輸出數(shù)據(jù)給驅(qū)動(dòng)電路。在信號(hào)處理模塊中,采用了可編程邏輯器件FPGA來完成。可編程邏輯器件具有高集成度、高速度、高可靠性、在線可編程(ISP)等特點(diǎn),所以特別適合于本設(shè)計(jì)。利用FPGA的可編程性,在FPGA內(nèi)部劃分了各個(gè)小模塊,各小模塊中通過少量的信號(hào)進(jìn)行聯(lián)系,這樣就將比較大的系統(tǒng)轉(zhuǎn)化成許多小的系統(tǒng),使得設(shè)計(jì)更加簡單,容易驗(yàn)證。本文分析了驅(qū)動(dòng)電路所需要的數(shù)據(jù)的特點(diǎn),全彩色灰度級(jí)的實(shí)現(xiàn)方式,決定把系統(tǒng)劃分為視頻源截取、RGB格式轉(zhuǎn)化、位平面分離、讀SRAM地址發(fā)生器、寫SRAM地址發(fā)生器、讀寫SRAM選擇控制器、灰度實(shí)現(xiàn)等模塊。 最后利用示波器和SignalTap II邏輯分析儀等工具,對系統(tǒng)進(jìn)行了聯(lián)合調(diào)試。改進(jìn)了時(shí)序、優(yōu)化了布局布線,使得系統(tǒng)性能得到了良好的改善。 在分析了所需要的資源的基礎(chǔ)上,課題決定采用Altera的Cyclone EP1C12 FPGA設(shè)計(jì)視頻信號(hào)處理模塊,在Quartus II和modelsim平臺(tái)下,用Verilog HDL語言開發(fā)。
上傳時(shí)間: 2013-05-19
上傳用戶:玉簫飛燕
隨著以太網(wǎng)技術(shù)的不斷發(fā)展,網(wǎng)絡(luò)的傳輸速度已經(jīng)由最初的10M發(fā)展到現(xiàn)在的10,000M。用可編程邏輯器件(FPGA)實(shí)現(xiàn)以太網(wǎng)控制器與其它SOC系統(tǒng)的互連成為當(dāng)前的研究熱點(diǎn)。本文闡述了MAC層的FPGA設(shè)計(jì)、仿真及測試;介紹了整個(gè)系統(tǒng)的內(nèi)部結(jié)構(gòu)、模塊劃分,并對各個(gè)模塊的設(shè)計(jì)過程進(jìn)行了詳細(xì)闡述,接著介紹了開發(fā)環(huán)境和驗(yàn)證工具,同時(shí)給出測試方案、驗(yàn)證數(shù)據(jù)、實(shí)現(xiàn)結(jié)果及時(shí)序仿真波形圖。 對MAC層的主要功能模塊如:發(fā)送模塊、接收模塊、MAC流程控制模塊、寄存器模塊、MⅡ接口模塊和主機(jī)接口模塊以及CRC,CSMA/CD,HASH表等算法給出了基于FPGA及硬件描述語言的解決方法。 本課題針對以下三個(gè)方面進(jìn)行了研究并取得一定的成果: 1)FPGA開發(fā)平臺(tái)的硬件實(shí)現(xiàn)。選用Xilinx公司的XC3S1000-FT256-4-C和ATMEL公司的ARM9200作為測試的核心器件,采用LXT971芯片作為物理層芯片,AT91RM9200作為數(shù)據(jù)輸入源和雙blockram作為幀緩存搭建FPGA硬件驗(yàn)證開發(fā)平臺(tái)。 2)基于FPGA實(shí)現(xiàn)以太網(wǎng)控制器。用VerilogHDL語言構(gòu)建以太網(wǎng)控制器,實(shí)現(xiàn)CSMA/CD協(xié)議、10M/100M自適應(yīng)以及與物理層MⅡ接口等。 3)采用片上系統(tǒng)通用的WS接口。目的是便于與具有通用接口的片上系統(tǒng)互連,也為構(gòu)建SOC上處理器提供條件。 本論文實(shí)現(xiàn)了一個(gè)基于WS總線接口可裁減的以太網(wǎng)MAC控制器IP軟核,為設(shè)計(jì)具有自主知識(shí)產(chǎn)權(quán)的以太網(wǎng)MAC控制器積累了經(jīng)驗(yàn)。同時(shí),為與其它WS接口的控制器實(shí)現(xiàn)直接互連創(chuàng)造了條件,對高層次設(shè)計(jì)這一先進(jìn)ASIC設(shè)計(jì)方法也有了較為深入的認(rèn)識(shí)。
標(biāo)簽: 10M100M FPGA 以太網(wǎng)控制器
上傳時(shí)間: 2013-07-17
上傳用戶:bruce
stc單片機(jī)編程軟件,用來將編譯完成的HEX文件燒寫到單片機(jī)中.
標(biāo)簽: stc-isp-v not-setup 4.80 zip
上傳時(shí)間: 2013-07-08
上傳用戶:zhangsan123
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1